電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開(kāi)發(fā)和FPGA

利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開(kāi)發(fā)和FPGA

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

全面的SystemC TLM驅(qū)動(dòng)式IP設(shè)計(jì)與驗(yàn)證解決方案

用于早期軟件開(kāi)發(fā)和調(diào)試的虛擬平臺(tái)可能包含由SystemC TLM模型組成的子系統(tǒng)。得益于它們的快速執(zhí)行,為創(chuàng)建硬件設(shè)計(jì)而開(kāi)發(fā)的模型也可用來(lái)加速軟件設(shè)計(jì)。
2020-09-05 12:23:174817

基于BIST利用ORCA結(jié)構(gòu)測(cè)試FPGA邏輯單元的方法

Reconfigurable Cell Array)結(jié)構(gòu)測(cè)試FPGA邏輯單元PLB(Programmable Logic Block)的方法,該方法對(duì)邏輯單元PLB 進(jìn)行了分類(lèi)、分階段的測(cè)試,同時(shí)進(jìn)行電路模擬實(shí)驗(yàn)。
2018-11-28 09:02:004021

利用FPGA資源和最小模擬電路發(fā)電進(jìn)行開(kāi)關(guān)電源設(shè)計(jì)的方法

本文將引導(dǎo)您采用極簡(jiǎn)/簡(jiǎn)單的方法進(jìn)行開(kāi)關(guān)電源設(shè)計(jì),并介紹幾種利用 FPGA 資源和最小模擬電路發(fā)電的方法。
2023-02-20 09:14:50727

如何使用Verilog HDL進(jìn)行FPGA設(shè)計(jì)

FPGA設(shè)計(jì)流程是利用EDA開(kāi)發(fā)軟件和編程工具對(duì)FPGA芯片進(jìn)行開(kāi)發(fā)的過(guò)程。FPGA的設(shè)計(jì)流程如上圖所示:包括設(shè)計(jì)定義、代碼實(shí)現(xiàn)、功能仿真、邏輯綜合、前仿真、布局布線(xiàn)、后仿真和板級(jí)調(diào)試等步驟!
2023-04-04 10:29:511281

FPGA IP開(kāi)發(fā)流程概要

開(kāi)發(fā)和驗(yàn)證 FPGA IP 不僅僅是編寫(xiě) HDL,而是需要更多的思考。讓我們來(lái)看看如何做吧!
2023-10-17 09:57:19533

FPGA的設(shè)計(jì)開(kāi)發(fā)流程

開(kāi)發(fā)流程FPGA的設(shè)計(jì)流程就是利用EDA開(kāi)發(fā)軟件和編程工具對(duì)FPGA芯片進(jìn)行開(kāi)發(fā)的過(guò)程。FPGA開(kāi)發(fā)流程一般如圖2所示,包括電路設(shè)計(jì)、設(shè)計(jì)輸入、功能仿真、綜合優(yōu)化、綜合后仿真、實(shí)現(xiàn)、布線(xiàn)后仿真、板級(jí)
2017-01-10 15:50:15

FPGA設(shè)計(jì)方法概論

單元、大容量處理器、吉比特收發(fā)器、混合邏輯、IP以及原有的設(shè)計(jì)部分組成。相應(yīng)的FPGA規(guī)模大都在百萬(wàn)門(mén)以上,適合于許多領(lǐng)域,如電信、計(jì)算機(jī)等行業(yè)。 系統(tǒng)設(shè)計(jì)方法是SOC常用的方法學(xué),其優(yōu)勢(shì)在于,可進(jìn)行
2015-11-30 15:28:41

IP設(shè)計(jì)原理是什么?如何進(jìn)行IP模塊設(shè)計(jì)?

USB OTG的工作原理是什么?IP設(shè)計(jì)原理是什么?如何進(jìn)行IP模塊設(shè)計(jì)?USB OTG IP核有什么特性?如何對(duì)USB OTG IP進(jìn)行FPGA驗(yàn)證?
2021-04-27 06:44:33

SystemC Cycle Models版本11.5參考平臺(tái)入門(mén)指南

使用默認(rèn)應(yīng)用程序模擬后,您可以: ·通過(guò)修改參考平臺(tái)測(cè)試臺(tái)和相應(yīng)的構(gòu)建系統(tǒng)對(duì)其進(jìn)行更改,以包括、實(shí)例化和連接新的或更新的模型。 ·復(fù)制和移植作為參考平臺(tái)一部分的SystemC周期模型,并將其構(gòu)建到您自己的定制平臺(tái)中。 ·修改ARM參考平臺(tái),方法是將您自己的SystemC模型類(lèi)添加到參考平臺(tái)
2023-08-23 07:21:54

SystemC是什么?SystmeC的作用是什么?

SystemC是什么?SystmeC的作用是什么?SystemC的用途是什么?
2021-06-21 07:37:41

SystemC是什么?有什么作用?

SystemC是什么?SystmeC的作用是什么?
2021-06-21 08:05:06

利用FPGA自帶的IP核實(shí)現(xiàn)雙口RAM用于2片MCU進(jìn)行數(shù)據(jù)交換時(shí)多次讀數(shù)據(jù)后RAM中數(shù)據(jù)變?yōu)榱?

利用FPGA自帶的IP核實(shí)現(xiàn)雙口RAM用于2片MCU進(jìn)行數(shù)據(jù)交換時(shí)多次讀數(shù)據(jù)后RAM中數(shù)據(jù)變?yōu)榱?,是什么意思,打什么幫幫忙!?。。。。。。。。。。。?!
2018-01-15 16:22:16

AMBA-PV TLM擴(kuò)展用戶(hù)指南

TLM 2.0的AMBA-PV擴(kuò)展(AMBA-PV)將AMBA?總線(xiàn)映射到TLM 2.0之上。 其主要特點(diǎn)是: ?本課程專(zhuān)注于程序員視圖(PV),專(zhuān)注于高級(jí)、功能準(zhǔn)確的事務(wù)建模。低電平信號(hào),例如信道
2023-08-10 06:56:50

ARM System C循環(huán)模型用戶(hù)指南

ARM系統(tǒng)C周期模型直接從RTL代碼編譯而來(lái)。 SystemC模型包裝器以源代碼形式提供,以支持對(duì)任何符合SystemC 2.3.1標(biāo)準(zhǔn)的模擬器進(jìn)行編譯。 您可以將這些模型直接集成到任何符合IEEE
2023-08-12 07:02:07

Cortex-R8 SystemC循環(huán)模型用戶(hù)指南

標(biāo)準(zhǔn)的模擬器進(jìn)行編譯。 您可以在A(yíng)RM周期模型參考平臺(tái)中使用SystemC周期模型,也可以將它們直接集成到任何符合IEEE 1666的SystemC環(huán)境中
2023-08-16 06:47:09

SystemVerilog 的VMM驗(yàn)證方法學(xué)教程教材

SystemVerilog 的VMM 驗(yàn)證方法學(xué)教程教材包含大量經(jīng)典的VMM源代碼,可以實(shí)際操作練習(xí)的例子,更是ic從業(yè)人員的絕佳學(xué)習(xí)資料。SystemVerilog 的VMM 驗(yàn)證方法學(xué)教程教材[hide][/hide]
2012-01-11 11:21:38

Verilog 中g(shù)enerate if語(yǔ)句如何用systemc實(shí)現(xiàn)?

( ? :)嗎?或者說(shuō):systemc中三目運(yùn)算符( ? :)是不可綜合的?[groupid=554]FPGA[/groupid]
2014-08-29 16:11:21

【Combat FPGA開(kāi)發(fā)板】基于FPGA的網(wǎng)口設(shè)計(jì)——MAC協(xié)議的開(kāi)發(fā)

`本視頻是Combat FPGA開(kāi)發(fā)板的配套視頻課程,本章節(jié)課程主要介紹如何利用Gowin FPGA實(shí)現(xiàn)MAC協(xié)議開(kāi)發(fā)。內(nèi)容包括MAC協(xié)議概述,MAC幀結(jié)構(gòu),以及Gowin以太網(wǎng)Mac IP使用簡(jiǎn)介
2021-05-06 15:08:59

【Combat FPGA開(kāi)發(fā)板】配套視頻教程——MIPI的IP CORE的使用

本視頻是Combat FPGA開(kāi)發(fā)板的配套視頻課程,本章節(jié)課程主要介紹MiPi-DPHY的基礎(chǔ)知識(shí)、MiPi-DPHY的IP core的調(diào)用以及MiPi-DPHY的仿真。課程資料包含豐富
2021-05-06 15:23:20

【Runber FPGA開(kāi)發(fā)板】配套視頻教程——高云IP core的簡(jiǎn)介及使用

core、常用的高云IP core有哪些、如何配置和調(diào)用IP core以及高云關(guān)于IP core介紹的官方文檔,幫助用戶(hù)快速掌握高云IP core的使用。本視頻教程利用Runber開(kāi)發(fā)進(jìn)行講解,視頻課程注重基礎(chǔ)知識(shí)和設(shè)計(jì)思路的講解,幫助初學(xué)者理解和掌握FPGA設(shè)計(jì)。
2021-04-12 16:45:11

【Runber FPGA開(kāi)發(fā)板】配套視頻教程合集(視頻+資料)

本合集為系列視頻教程利用Runber FPGA開(kāi)發(fā)進(jìn)行講解,包含是視頻及代碼資料下載。視頻課程注重基礎(chǔ)知識(shí)和設(shè)計(jì)思路的講解,幫助初學(xué)者理解和掌握FPGA設(shè)計(jì)?!綬unber FPGA開(kāi)發(fā)板】配套
2021-04-13 14:01:49

【星核計(jì)劃】FPGA開(kāi)發(fā)板配套教程合集(視頻+資料)

視頻教程利用Combat開(kāi)發(fā)進(jìn)行講解,視頻課程注重基礎(chǔ)知識(shí)和設(shè)計(jì)思路的講解,幫助用戶(hù)快速了解Gowin的DDR3的 IP core的使用。硬件篇1、【MiniStar FPGA開(kāi)發(fā)板】配套視頻教程
2021-05-11 14:50:21

一種基于FPGA的可配置FFT IP核實(shí)現(xiàn)設(shè)計(jì)

摘要針對(duì)FFT算法基于FPGA實(shí)現(xiàn)可配置的IP核。采用基于流水線(xiàn)結(jié)構(gòu)和快速并行算法實(shí)現(xiàn)了蝶形運(yùn)算和4k點(diǎn)FFT的輸入點(diǎn)數(shù)、數(shù)據(jù)位寬、分解基自由配置。使用Verilog語(yǔ)言編寫(xiě),利用ModelSim
2019-07-03 07:56:53

什么是IP開(kāi)發(fā)FPGA建模?

隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來(lái)越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。那么我們就需要弄明白,什么是IP開(kāi)發(fā)FPGA建模?
2019-08-01 07:41:01

基于IP核的FPGA設(shè)計(jì)方法是什么?

核的分類(lèi)和特點(diǎn)是什么?基于IP核的FPGA設(shè)計(jì)方法是什么?
2021-05-08 07:07:01

如何利用FPGA保護(hù)IP?

  什么是FPGA (現(xiàn)場(chǎng)可編程門(mén)陣列)?如何保護(hù)系統(tǒng)的關(guān)鍵功能和知識(shí)產(chǎn)權(quán)(IP)?
2019-08-26 08:25:51

如何利用SystemC/TLM方法學(xué)進(jìn)行IP開(kāi)發(fā)FPGA建模?

隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來(lái)越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開(kāi)發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜系統(tǒng)的驗(yàn)證。
2019-08-12 07:01:58

如何利用庫(kù)函數(shù)的方法進(jìn)行開(kāi)發(fā)使用STM32外設(shè)的基本流程呢

如何利用庫(kù)函數(shù)的方法進(jìn)行開(kāi)發(fā)使用STM32外設(shè)的基本流程呢?如何驅(qū)動(dòng)平臺(tái)上的用戶(hù)指示燈呢?
2022-02-25 07:38:22

如何利用現(xiàn)成FPGA開(kāi)發(fā)進(jìn)行ASIC原型開(kāi)發(fā)?

ASIC驗(yàn)證能夠采用的主要技術(shù)是什么?如何利用現(xiàn)成FPGA開(kāi)發(fā)進(jìn)行ASIC原型開(kāi)發(fā)
2021-05-08 07:51:04

如何在ModelSim下用SystemC的做驗(yàn)證?

。很多人問(wèn)我如何將SystemC綜合和編譯為可以下載的CPLD/FPGA的比特文件或者綜合為ASIC網(wǎng)表,我的回答是用SystemC做RTL設(shè)計(jì)還為時(shí)過(guò)早??梢韵胂髮?lái)可能將SystemC的行為級(jí)的描述
2012-03-01 11:30:19

如何基于uvm方法學(xué)采用systemc進(jìn)行IC驗(yàn)證?

請(qǐng)教各位大佬,UVM是基于sv的驗(yàn)證方法學(xué),如果采用systemc語(yǔ)言編程,如何實(shí)現(xiàn)?
2019-11-07 15:30:16

承接各類(lèi)FPGA/DSP/ARM/IP開(kāi)發(fā)相關(guān)項(xiàng)目

深圳明德?lián)P科技教育有限公司,是一家高科技民營(yíng)公司,主營(yíng)業(yè)務(wù)為IC/FPGA設(shè)計(jì)、開(kāi)發(fā)、培訓(xùn)。旗下包括廣州健飛集成電路設(shè)計(jì)有限公司(辦公設(shè)在廣州市南沙自貿(mào)區(qū))、龍核集成電路IP核交易平臺(tái)。明德?lián)P
2018-06-02 17:35:40

有什么方法可以進(jìn)行IP開(kāi)發(fā)FPGA建模?

基于SystemC/TLM方法學(xué)IP開(kāi)發(fā)FPGA建模
2021-04-29 06:54:48

有什么辦法能進(jìn)行IP開(kāi)發(fā)FPGA建模?

隨著系統(tǒng)級(jí)芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來(lái)越大,因而變得非常復(fù)雜,同時(shí)上市時(shí)間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開(kāi)發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜系統(tǒng)的驗(yàn)證。
2019-08-15 06:34:17

求一種基于FPGA的微處理器的IP的設(shè)計(jì)方法

本文根據(jù)FPGA的結(jié)構(gòu)特點(diǎn),圍繞在FPGA上設(shè)計(jì)實(shí)現(xiàn)八位微處理器軟核設(shè)計(jì)方法進(jìn)行探討,研究了片上系統(tǒng)的設(shè)計(jì)方法和設(shè)計(jì)復(fù)用技術(shù),并給出了指令集和其調(diào)試方法,提出了一種基于FPGA的微處理器的IP的設(shè)計(jì)方法。
2021-04-29 06:38:37

FPGA開(kāi)發(fā)

       億海微6系 EQ6HL45型可編程邏輯芯片開(kāi)發(fā)平臺(tái)采用核心板加擴(kuò)展板的模式,方便用戶(hù)對(duì)核心板的二次開(kāi)發(fā)利用,為前期驗(yàn)證和后期應(yīng)用提供了可能。相信這樣的一款產(chǎn)品非常適合從事FPGA開(kāi)發(fā)的工程師、科研人員等群體。
2022-02-16 17:06:51

EasyGo FPGA Solver

。EasyGo FPGA Solver 的優(yōu)點(diǎn)在于,能夠?qū)imulink的圖形化模型利用解算器軟件轉(zhuǎn)化成FPGA執(zhí)行的代碼,而不需要進(jìn)行FPGA的編譯
2022-05-19 09:21:43

海信TLM3229G、TLM3729G彩電電路圖

海信TLM3229G彩電電路圖海信TLM3229G彩色電視機(jī)電路圖,海信TLM3229G彩電圖紙,海信TLM3229G原理圖
2009-05-08 17:31:1889

SystemC進(jìn)行SoC的系統(tǒng)級(jí)設(shè)計(jì)與仿真

IC 技術(shù)已發(fā)展到SoC 階段,系統(tǒng)級(jí)設(shè)計(jì)、仿真和驗(yàn)證已成為IC 設(shè)計(jì)面臨的巨大挑戰(zhàn)。SystemC 是新興的系統(tǒng)級(jí)設(shè)計(jì)語(yǔ)言,為復(fù)雜系統(tǒng)的設(shè)計(jì)與驗(yàn)證提供了解決方案。本文介紹SystemC 的特點(diǎn)
2009-05-18 13:44:5828

Systemc From The Ground Up

Systemc From The Ground Up:The first question any reader should ask is “Why this book?” We
2009-07-10 17:27:570

基于SystemC事務(wù)級(jí)的建模仿真研究

事務(wù)級(jí)(Transaction-Level,TL)建模是SystemC 中提出的一種新型高層次建模方法,以CoCentric System Studio(CCSS)作為SystemC 仿真工具,以一個(gè)IP 路由系統(tǒng)為建模實(shí)例,分析了事務(wù)級(jí)建模
2009-07-30 15:27:2724

利用面向?qū)ο蠹夹g(shù)進(jìn)行可配置的FFT IP設(shè)計(jì)與實(shí)現(xiàn)

利用面向?qū)ο蠹夹g(shù)進(jìn)行可配置的FFT IP 設(shè)計(jì)與實(shí)現(xiàn)摘要:為了縮短產(chǎn)品上市時(shí)間并降低設(shè)計(jì)成本,IP 復(fù)用已經(jīng)成為IC設(shè)計(jì)的重要手段。以往利用RTL 代碼編寫(xiě)的IP,往往是針對(duì)特定應(yīng)
2010-07-04 11:42:138

利用FFT IP Core實(shí)現(xiàn)FFT算法

利用FFT IP Core實(shí)現(xiàn)FFT算法 摘要:結(jié)合工程實(shí)踐,介紹了一種利用FFT IP Core實(shí)現(xiàn)FFT的方法,設(shè)計(jì)能同時(shí)對(duì)兩路實(shí)數(shù)序列進(jìn)行256點(diǎn)FFT運(yùn)算,并對(duì)轉(zhuǎn)換結(jié)果進(jìn)行
2008-01-16 10:04:586709

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案 Cadence設(shè)計(jì)系統(tǒng)公司今天推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡享事務(wù)級(jí)建模(TLM)的好處。
2009-08-07 07:32:00674

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于RTL流程的開(kāi)發(fā)效率 Cadence設(shè)計(jì)系統(tǒng)公司推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡
2009-08-11 09:12:18499

SystemC 和SystemVerilog的比較

SystemC 和 SystemVerilog 這兩種語(yǔ)言而言, SystemC 是C++在硬件支持方面的擴(kuò)展,而 SystemVerilog 則繼承了 Verilog,并對(duì) Verilog 在面向?qū)ο蠛万?yàn)證能力方面進(jìn)行了擴(kuò)展。這兩種語(yǔ)言均支持
2010-08-16 10:52:485140

賽靈思和Synopsys聯(lián)手推出FPGA原型開(kāi)發(fā)方法手冊(cè)

FPGA的原型開(kāi)發(fā)方法手冊(cè)》(FPMM),這是一本介紹如何使用 FPGA 作為平臺(tái)進(jìn)行片上系統(tǒng)(SoC)開(kāi)發(fā)的實(shí)用指南。FPMM 收錄了眾多公司的設(shè)計(jì)團(tuán)隊(duì)在設(shè)計(jì)和驗(yàn)證方面的寶貴經(jīng)驗(yàn),
2011-03-14 09:06:50734

基于SystemVerilog語(yǔ)言的驗(yàn)證方法學(xué)介紹

文章主要介紹《VMM for SystemVerilog》一書(shū)描述的如何利用SystemVerilog語(yǔ)言,采用驗(yàn)證方法學(xué)以及驗(yàn)證庫(kù)開(kāi)發(fā)出先進(jìn)驗(yàn)證環(huán)境。文章分為四部分,第一部分概述了用SystemVerilog語(yǔ)言驗(yàn)證復(fù)雜S
2011-05-09 15:22:0252

基于FPGA IP核的線(xiàn)性調(diào)頻信號(hào)脈沖壓縮

本文主要介紹了一種利用FPGA IP核設(shè)計(jì)線(xiàn)性調(diào)頻信號(hào)脈沖壓縮的方法,通過(guò)各種仿真與實(shí)際測(cè)試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計(jì)方法非常靈活,參數(shù)的設(shè)置和修改方便
2011-06-29 10:40:207309

TLM驅(qū)動(dòng)式新方案探討

引言 Cadence設(shè)計(jì)系統(tǒng)公司目前提供一種全面的SystemC TLM 驅(qū)動(dòng)式IP設(shè)計(jì)與驗(yàn)證解決方案,包括方法學(xué)指南、高階綜合、有TLM感知的驗(yàn)證以及客戶(hù)服務(wù),推動(dòng)用戶(hù)向TLM驅(qū)動(dòng)設(shè)計(jì)與驗(yàn)證流程轉(zhuǎn)變
2011-08-25 09:56:241141

基于EDK的FPGA嵌入式系統(tǒng)開(kāi)發(fā)

本書(shū)介紹Xilinx公司的嵌入式集成開(kāi)發(fā)平臺(tái)EDK工具組的使用方法,FPGA內(nèi)嵌CPU核軟核Microblaze和硬核PowerFC405,以及使用這些CPU核與Xilinx提供的多種外設(shè)IP進(jìn)行嵌入式設(shè)計(jì)的流程與方法。引
2011-11-23 10:47:01102

龍芯處理器IP核的FPGA驗(yàn)證平臺(tái)設(shè)計(jì)

本文利用Altera公司的FPGA開(kāi)發(fā)工具對(duì)皋于國(guó)產(chǎn)龍芯I號(hào)處理器IP核的SoC芯片進(jìn)行ASIC流片前的系統(tǒng)驗(yàn)證,全實(shí)時(shí)方式運(yùn)行協(xié)同設(shè)計(jì)所產(chǎn)生的硬件代碼和軟件代碼,構(gòu)建一個(gè)可獨(dú)立運(yùn)行、可現(xiàn)場(chǎng)
2012-04-21 15:22:013161

片上網(wǎng)絡(luò)的SystemC建模研究

為了實(shí)現(xiàn)軟硬件協(xié)同設(shè)計(jì)和提高仿真速度的需求,采用SystemC語(yǔ)言的建模方法,通過(guò)對(duì)片上網(wǎng)絡(luò)體系結(jié)構(gòu)的研究,提出了一種片上網(wǎng)絡(luò)的建模方案,并對(duì)一個(gè)mesh結(jié)構(gòu)完成了SystemC的建模設(shè)
2013-07-30 11:46:4442

基于Xilinx_FPGA_IP核的FFT算法的設(shè)計(jì)與實(shí)現(xiàn)

利用FPGAIP核設(shè)計(jì)和實(shí)現(xiàn)FFT算法
2016-05-24 14:14:4736

編程方法學(xué)講義factorial-trace

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Thread-Package

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Concurrency-Examples

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Introduction-To-Scheme

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Scheme-Examples

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Functions-As-Data

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義More-Concurrency

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Scheme-Functions

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義Networking-With-Python

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Python-Basics

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義Computer-Architecture

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義Unix-Development

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

方法學(xué)講義memory

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義Computer-Architecture

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義stack-implementation

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

編程方法學(xué)講義Course-Informati

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Function-Call

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:37:000

編程方法學(xué)講義Unix-Basics

斯坦福大學(xué)公開(kāi)課: 編程方法學(xué)-分課時(shí)課件與作業(yè)。
2016-12-14 20:19:070

FPGA實(shí)戰(zhàn)開(kāi)發(fā)技巧(13)

基于IP的設(shè)計(jì)已成為目前FPGA設(shè)計(jì)的主流方法之一,本章首先給出IP的定義,然后以FFT IP核為例,介紹賽靈思IP核的應(yīng)用。
2017-02-11 15:21:091124

VIVADO——IP封裝技術(shù)封裝一個(gè)普通的VGA IP-FPGA

有關(guān)FPGA——VIVADO15.4開(kāi)發(fā)IP 的建立
2017-02-28 21:04:3515

利用FPGA開(kāi)發(fā)進(jìn)行ASIC原型開(kāi)發(fā)的技巧

ASIC設(shè)計(jì)在尺寸和復(fù)雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進(jìn)展意味著這些設(shè)計(jì)中的2/3能夠使用單個(gè)FPGA進(jìn)行建模。然而,這些設(shè)計(jì)中仍然保留有1/3(那就是說(shuō),所有ASIC
2017-11-25 09:05:02924

SystemC 的驗(yàn)證方法和流程介紹

SystemC 是由C++衍生而來(lái),本質(zhì)是在C++的基礎(chǔ)上添加了硬件擴(kuò)展庫(kù)和仿真核,這使SystemC 可以在不同抽象級(jí)對(duì)復(fù)雜電子系統(tǒng)建模。
2018-07-19 11:55:004708

FPGA利用IP核實(shí)現(xiàn)SOC系統(tǒng)中的串口收發(fā)接口的設(shè)計(jì)

資源。為簡(jiǎn)化設(shè)計(jì),降低硬件資源開(kāi)銷(xiāo),可以在FPGA利用IP核實(shí)現(xiàn)的嵌入式微處理器來(lái)對(duì)串口數(shù)據(jù)進(jìn)行處理。
2019-08-02 08:08:003816

Vivado中PLL開(kāi)發(fā)調(diào)用IP方法

開(kāi)發(fā)PL時(shí)一般都會(huì)用到分頻或倍頻,對(duì)晶振產(chǎn)生的時(shí)鐘進(jìn)行分頻或倍頻處理,產(chǎn)生系統(tǒng)時(shí)鐘和復(fù)位信號(hào),這是同步時(shí)序電路的關(guān)鍵,這時(shí)就需要使用到時(shí)鐘向?qū)?b class="flag-6" style="color: red">IP,下面就介紹一下在vivado中進(jìn)行PL開(kāi)發(fā)時(shí)調(diào)用IP方法。
2018-12-22 15:14:3810069

如何使用XILINX FPGA進(jìn)行片上嵌入式系統(tǒng)的用戶(hù)IP開(kāi)發(fā)

隨著FPGA技術(shù)的發(fā)展,在FPGA上實(shí)現(xiàn)片上系統(tǒng)在技術(shù)上已經(jīng)可能?;?b class="flag-6" style="color: red">FPGA片上系統(tǒng)開(kāi)發(fā)已成為目前FPGA應(yīng)用的一個(gè)熱點(diǎn)。但是基于FPGA片上系統(tǒng)對(duì)使用者的知識(shí)要求比較高,使用流程比較復(fù)雜,參考資料不多。成為目前開(kāi)發(fā)者應(yīng)用的瓶頸。
2019-03-14 17:38:3913

FPGA通過(guò)開(kāi)發(fā)軟件和編程工具來(lái)對(duì)芯片進(jìn)行開(kāi)發(fā)

FPGA的設(shè)計(jì)流程就是利用EDA開(kāi)發(fā)軟件和編程工具對(duì)FPGA芯片進(jìn)行開(kāi)發(fā)的過(guò)程。FPGA開(kāi)發(fā)流程一般如下圖所示,包括功能定義/器件選型、設(shè)計(jì)輸入、功能仿真、邏輯綜合、布局布線(xiàn)與實(shí)現(xiàn)、編程調(diào)試等主要步驟。
2019-10-15 11:25:073356

利用XILINX提供的FIFO IP進(jìn)行讀寫(xiě)測(cè)試

FIFO是FPGA應(yīng)用當(dāng)中非常重要的模塊,廣泛用于數(shù)據(jù)的緩存,跨時(shí)鐘域數(shù)據(jù)處理等。學(xué)好FIFO是FPGA的關(guān)鍵,靈活運(yùn)用好FIFO是一個(gè)FPGA工程師必備的技能。本章主要介紹利用XILINX提供的FIFO IP進(jìn)行讀寫(xiě)測(cè)試。
2022-02-08 17:08:322324

FPGA_ASIC-DSP和FPGA共用FLASH進(jìn)行配置的方法

FPGA_ASIC-DSP和FPGA共用FLASH進(jìn)行配置的方法(哪些專(zhuān)業(yè)適合嵌入式開(kāi)發(fā))-該文檔為FPGA_ASIC-DSP和FPGA共用FLASH進(jìn)行配置的方法講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 11:16:5521

FPGA入門(mén)之FPGA 開(kāi)發(fā)流程

FPGA 的設(shè)計(jì)流程就是利用 EDA 開(kāi)發(fā)軟件和編程工具對(duì) FPGA 芯片進(jìn)行開(kāi)發(fā)的過(guò)程。原理圖和HDL(Hardware description language,硬件描述語(yǔ)言)是兩種最常用的數(shù)字
2023-03-21 10:26:502624

利用FPGA開(kāi)發(fā)進(jìn)行ASIC原型開(kāi)發(fā)的技巧

ASIC設(shè)計(jì)在尺寸和復(fù)雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進(jìn)展意味著這些設(shè)計(jì)中的2/3能夠使用單個(gè)FPGA進(jìn)行建模。然而,這些設(shè)計(jì)中仍然保留有1/3(那就是說(shuō),所有ASIC
2023-06-04 16:50:01699

UVM中基于SOCKET通信的TLM2.0介紹

TLM2.0在2009年成為OSCI標(biāo)準(zhǔn),主要用于構(gòu)造總線(xiàn)系統(tǒng)的SystemC模型。
2023-06-25 09:58:381182

學(xué)習(xí)FPGAIP核的正確打開(kāi)方式

FPGA開(kāi)發(fā)過(guò)程中,利用各種IP核,可以快速完成功能開(kāi)發(fā),不需要花費(fèi)大量時(shí)間重復(fù)造輪子。
2023-08-07 15:43:19440

SystemC TLM中的接口

SystemC TLM中的接口 在SystemC TLM中,接口是一個(gè)C++的抽象類(lèi)。抽象類(lèi)中的所有方法都是用“=0”標(biāo)識(shí)表示的純虛函數(shù)。C++不允許創(chuàng)建抽象類(lèi)的對(duì)象,因?yàn)槌橄箢?lèi)對(duì)象是沒(méi)有意義
2023-11-02 15:54:21270

已全部加載完成