電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>可編程模擬器件在接收機(jī)動(dòng)態(tài)可重構(gòu)結(jié)構(gòu)應(yīng)用

可編程模擬器件在接收機(jī)動(dòng)態(tài)可重構(gòu)結(jié)構(gòu)應(yīng)用

12下一頁(yè)全文

本文導(dǎo)航

  • 第 1 頁(yè):可編程模擬器件在接收機(jī)動(dòng)態(tài)可重構(gòu)結(jié)構(gòu)應(yīng)用
  • 第 2 頁(yè):CypressPSoC器件
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

僅需使用兩個(gè)模擬器件的靈活的PLC/DCS模擬輸出模塊

所示電路是一種僅使用兩個(gè)模擬器件的全功能、靈活、可編程模擬輸出解決方案,它滿足可編程邏輯控制器(PLC)和分布式控制系統(tǒng)(DCS)應(yīng)用的大部分要求。
2013-11-06 10:20:251588

重構(gòu)體系結(jié)構(gòu)分為哪幾種?動(dòng)態(tài)重構(gòu)系統(tǒng)有哪些應(yīng)用實(shí)例?

重構(gòu)體系結(jié)構(gòu)分為哪幾種?典型動(dòng)態(tài)重構(gòu)系統(tǒng)結(jié)構(gòu)有哪幾種?動(dòng)態(tài)重構(gòu)系統(tǒng)有哪些應(yīng)用實(shí)例?
2021-04-28 06:13:00

滿足高性能數(shù)字接收機(jī)動(dòng)態(tài)性能要求的ADC和射頻器件有哪些?

滿足高性能數(shù)字接收機(jī)動(dòng)態(tài)性能要求的ADC和射頻器件有哪些?
2021-05-28 06:45:13

可編程模擬的各種架構(gòu)

吸引力。一些需求能很好地適合這些器件的優(yōu)點(diǎn):保持某個(gè)產(chǎn)品領(lǐng)域的設(shè)計(jì)前沿,不花費(fèi)很多的設(shè)計(jì)成本,并且不存在會(huì)影響任何一個(gè)設(shè)計(jì)進(jìn)入量產(chǎn)的最終用戶需求。這樣的日子可能為時(shí)不遠(yuǎn)了。不過(guò),如果可編程模擬時(shí)代
2019-07-05 07:51:19

可編程模擬器件重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì)有哪些?

什么是可編程模擬器件?如何去實(shí)現(xiàn)相位檢測(cè)器?實(shí)現(xiàn)可編程ADC有哪些方法?
2021-04-28 06:50:09

可編程器件編程原理是什么?

可編程器件編程原理是什么?指令集對(duì)CPU的意義是什么?
2021-11-30 07:39:47

可編程邏輯器件

數(shù)據(jù)處理和存儲(chǔ),以及到儀器儀表、電信和數(shù)字信號(hào)處理等。被應(yīng)用的很到位!可編程邏輯器件設(shè)計(jì)過(guò)程中為客戶提供了更大的靈活性,因?yàn)閷?duì)于可編程邏輯器件來(lái)說(shuō),設(shè)計(jì)反復(fù)只需要簡(jiǎn)單地改變編程文件就可以了,而且設(shè)計(jì)改變
2014-04-15 10:02:54

可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用

可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用.ppt
2017-01-21 20:34:49

可編程邏輯器件發(fā)展歷史

)幾個(gè)發(fā)展階段,其中 CPLD/FPGA 屬高密度可編程邏輯器件,CPLD 和 FPGA 是 80年代中后期出現(xiàn)的,其特點(diǎn)是具有用戶可編程的特性。 利用 CPLD/FPGA,電子系統(tǒng)設(shè)計(jì)工程師可以實(shí)驗(yàn)室
2019-02-26 10:08:08

可編程邏輯器件是如何發(fā)展的?

可編程邏輯器件是如何發(fā)展的?
2021-04-29 06:23:22

FPGA-現(xiàn)場(chǎng)可編程門陣列

1.FPGA-現(xiàn)場(chǎng)可編程門陣列  每一塊FPGA芯片都是由有限多個(gè)帶有可編程連接的預(yù)定義源組成來(lái)實(shí)現(xiàn)一種重構(gòu)數(shù)字電路?! D1.FPGA不同構(gòu)成  FPGA芯片說(shuō)明書(shū)中,包含了可編程邏輯模...
2021-07-30 07:23:42

FPGA重構(gòu)設(shè)計(jì)的結(jié)構(gòu)基礎(chǔ)

  重構(gòu)設(shè)計(jì)是指利用重用的軟、硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。FPGA器件可多次重復(fù)配置邏輯的特性使重構(gòu)系統(tǒng)成為可能,使系統(tǒng)兼具靈活、便捷、硬件資源復(fù)用等性能
2011-05-27 10:22:36

FPGA可編程器件和CPLD可編程器件有哪些相同點(diǎn)和不同點(diǎn)

CPLD是什么?FPGA包含哪幾類可編程資源呢?FPGA可編程器件和CPLD可編程器件有哪些相同點(diǎn)和不同點(diǎn)?
2021-11-10 07:42:51

PLD可編程邏輯器件

PLD可編程邏輯器件 英文全稱為:programmable logic device 即 PLD。PLD是做為一種通用集成電路產(chǎn)生的,他的邏輯功能按照用戶對(duì)器件編程來(lái)確定。一般的PLD的集成度很高
2021-07-22 09:05:48

SCH5407-NW 是"可編程模擬器件"嗎

`SCH5407-NW是"可編程模擬器件"嗎?`
2013-02-04 16:59:55

與普通模擬電路相比,可編程模擬器件有哪些優(yōu)勢(shì)?

可編程模擬器件內(nèi)部結(jié)構(gòu)與基本開(kāi)發(fā)流程是怎樣的?
2021-04-12 06:38:19

中文版器件數(shù)據(jù)手冊(cè)PSoC 4 可編程片上系統(tǒng) (PSoC?)

PSoC? 4 是一種混合信號(hào)可編程嵌入式系統(tǒng)控制器的擴(kuò)展、重構(gòu)的平臺(tái)架構(gòu),其核心是 ARM Cortex?-M0 中央處理器(CPU),該系列為嵌入式應(yīng)用提供可編程的平臺(tái)。它結(jié)合了靈活的可編程
2013-07-04 09:35:37

什么是可編程邏輯

批量生產(chǎn)。對(duì)有些需要極高性能的應(yīng)用,固定邏輯也可能是最佳的選擇。然而,可編程邏輯器件提供了一些優(yōu)于固定邏輯器件的重要優(yōu)點(diǎn),包括:PLD設(shè)計(jì)過(guò)程中為客戶提供了更大的靈活性,因?yàn)閷?duì)于PLD來(lái)說(shuō),設(shè)計(jì)反復(fù)
2009-05-29 11:36:21

關(guān)于可編程器件你想知道的都在這

本文詳細(xì)介紹了可編程器件、編程器件重配置器件的基本概念,它對(duì)正確選擇器件很有必要。
2021-04-29 06:29:09

具有中頻和基帶可變?cè)鲆嬉约?b class="flag-6" style="color: red">可編程基帶濾波功能的中頻至基帶接收機(jī),不看肯定后悔

基于IQ解調(diào)器,具有中頻和基帶可變?cè)鲆嬉约?b class="flag-6" style="color: red">可編程基帶濾波功能的中頻至基帶接收機(jī)。
2021-05-24 07:00:30

分享一款不錯(cuò)的基于SRAM編程技術(shù)的PLD核心重構(gòu)電路結(jié)構(gòu)設(shè)計(jì)

CPLD的核心可編程結(jié)構(gòu)介紹基于SRAM編程技術(shù)的PLD電路結(jié)構(gòu)設(shè)計(jì)
2021-04-08 06:51:29

基于可編程模擬器件實(shí)的直流伺服電機(jī)速度控制設(shè)計(jì)

進(jìn)行控制。本文介紹一種方法,介于模擬調(diào)速及數(shù)字調(diào)速二者之間,即采用可編程模擬器件(ispPAC10)實(shí)現(xiàn)模擬調(diào)速系統(tǒng),系統(tǒng)的電路參數(shù)可以通過(guò)軟件進(jìn)行調(diào)整,并且可以對(duì)建立的系統(tǒng)模型進(jìn)行仿真。采用這種方法對(duì)原有的直流調(diào)速器一種CCD相機(jī)的自動(dòng)變焦系統(tǒng)進(jìn)行改進(jìn),取得了很好的效果。
2019-07-10 07:52:50

基于可編程模擬器件的小信號(hào)測(cè)量系統(tǒng)應(yīng)用

1 引 言   系統(tǒng)可編程模擬電路(In System ProgrammabilityProgrammable Analog Circuits,ispPAC)是可編程模擬器件的一種,其內(nèi)部有可編程
2019-07-02 07:06:27

基于EDA技術(shù)的可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用

摘要:介紹了可編程邏輯器件在數(shù)字信號(hào)處理系統(tǒng)中的應(yīng)用。并運(yùn)用VHDL語(yǔ)言對(duì)采用Lattice公司的ispLSI1032E可編程邏輯器件所構(gòu)成的乘法器的結(jié)構(gòu)、原理及各位加法器的VHDL作了詳細(xì)的描述
2019-06-28 06:14:11

基于FPGA的重構(gòu)系統(tǒng)結(jié)構(gòu)分析

系統(tǒng)運(yùn)行過(guò)程中動(dòng)態(tài)產(chǎn)生。重構(gòu)時(shí)系統(tǒng)可以邊重構(gòu)邊工作。這種重構(gòu)系統(tǒng)設(shè)計(jì)復(fù)雜,但靈活性大,能充分發(fā)揮出硬件運(yùn)算的效率,較適合高速數(shù)字濾波器、演化計(jì)算、定制計(jì)算等方面的應(yīng)用?! 默F(xiàn)有的重構(gòu)系統(tǒng)組織結(jié)構(gòu)
2011-05-27 10:24:20

基于PAD的接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)應(yīng)用

和ASIC電路高速性的解決方案。筆者所從事的系統(tǒng)設(shè)計(jì)中,當(dāng)模擬器件的一些性能改變但又不能及時(shí)更新調(diào)整后端的數(shù)字基帶處理時(shí),比如濾波器由于工作時(shí)間過(guò)長(zhǎng)引起的溫漂特性所帶來(lái)的影響,此時(shí)就可以用可編程模擬器件替代一部分前端固定模擬器件,進(jìn)而可以實(shí)時(shí)的對(duì)FPGA模塊進(jìn)行動(dòng)態(tài)重構(gòu)操作,最終達(dá)到系統(tǒng)性能的最優(yōu)化。
2019-07-10 07:56:06

基于部分動(dòng)態(tài)重構(gòu)技術(shù)的信號(hào)解調(diào)系統(tǒng)該怎么設(shè)計(jì)?

隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號(hào)的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對(duì)高速大帶寬的信號(hào)進(jìn)行實(shí)時(shí)解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用
2019-09-19 07:29:47

如何更有效地使用可編程時(shí)鐘器件

如何更有效地使用可編程時(shí)鐘器件?設(shè)計(jì)SERDES參考時(shí)鐘源面臨的挑戰(zhàn)有哪些?如何去實(shí)現(xiàn)XAUI參考時(shí)鐘源?
2021-04-20 06:03:53

如何設(shè)計(jì)基于FPGA的可編程電壓源系統(tǒng)?

可編程電源指某些功能或參數(shù)可以通過(guò)計(jì)算機(jī)軟件編程進(jìn)行控制的電源。可編程電源的實(shí)現(xiàn)方法有很多種。其中,現(xiàn)場(chǎng)可編程門陣列(Field ProgrammableGate Array,F(xiàn)PGA)具有性能好,規(guī)模大,重復(fù)編程,開(kāi)發(fā)投資小等優(yōu)點(diǎn)。
2019-11-04 06:26:07

如何輸入并實(shí)現(xiàn)自己的可編程模擬電路?

請(qǐng)問(wèn)大佬們?cè)撊绾屋斎氩?shí)現(xiàn)自己的可編程模擬電路?
2021-04-12 06:15:29

如何通過(guò)ARM對(duì)可編程器件進(jìn)行配置?

通過(guò)ARM對(duì)可編程器件進(jìn)行配置的的設(shè)計(jì)和實(shí)現(xiàn)
2021-04-13 06:20:21

如何采用FPGA部分動(dòng)態(tài)重構(gòu)方法設(shè)計(jì)信號(hào)解調(diào)系統(tǒng)?

隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號(hào)的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對(duì)高速大帶寬的信號(hào)進(jìn)行實(shí)時(shí)解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用
2019-09-05 07:08:02

怎么實(shí)現(xiàn)基于FPGA的動(dòng)態(tài)重構(gòu)系統(tǒng)設(shè)計(jì)?

本文提出的通過(guò)微處理器加FPGA結(jié)合串行菊花鏈實(shí)現(xiàn)重構(gòu)的方式,實(shí)現(xiàn)了動(dòng)態(tài)重構(gòu)FPGA結(jié)構(gòu)設(shè)計(jì)的一種應(yīng)用。
2021-05-10 06:22:19

怎么設(shè)計(jì)PAD接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用?

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運(yùn)算情況重組自身資源,實(shí)現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計(jì)算技術(shù)。動(dòng)態(tài)重構(gòu)技術(shù)快速實(shí)現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計(jì)算問(wèn)題提供了一種兼具通用處理器靈活性和ASIC電路高速性的解決方案。
2019-08-13 07:56:00

怎么采用可編程邏輯器件設(shè)計(jì)數(shù)字系統(tǒng)?

本文以乘法器的設(shè)計(jì)為例,來(lái)說(shuō)明采用可編程邏輯器件設(shè)計(jì)數(shù)字系統(tǒng)的方法。
2021-04-29 06:22:10

有什么FPGA重構(gòu)方法可以對(duì)EPCS在線編程?

對(duì)FPGA器件進(jìn)行編程配置,從而實(shí)現(xiàn)系統(tǒng)工作模式的重構(gòu)。本設(shè)計(jì)則通過(guò)開(kāi)發(fā)CPLD先對(duì)FPGA的配置芯片EPCS進(jìn)行編程配置,然后再由FPGA從EPCS配置芯片下載配置程序來(lái)實(shí)現(xiàn)重構(gòu),并通過(guò)用戶界面
2019-07-31 07:15:40

有哪些,"可編程模擬器件"?

有哪些,"可編程模擬器件"?
2013-02-04 17:01:33

求一種重構(gòu)測(cè)控系統(tǒng)的設(shè)計(jì)構(gòu)想

本文基于現(xiàn)代測(cè)控系統(tǒng)的通用化結(jié)構(gòu)特征和重構(gòu)的現(xiàn)場(chǎng)可編程門陣列FPGA技術(shù)的發(fā)展,提出一種重構(gòu)測(cè)控系統(tǒng)(Reconfigurable Mo—nitoring System,RMS)的設(shè)計(jì)構(gòu)想,并給出其應(yīng)用實(shí)例。
2021-04-30 06:40:43

系統(tǒng)可編程模擬器件如何實(shí)現(xiàn)雙二階型濾波器?

系統(tǒng)可編程模擬電路的結(jié)構(gòu)雙二階型濾波器的實(shí)現(xiàn)方法
2021-04-07 06:42:10

請(qǐng)教器件可編程的基本概念

有些疑問(wèn)和大家求證下。什么叫可編程寄存器?>>> 是不是那種通過(guò)IO操作可以修改寄存器的值。什么叫可編程邏輯器件?>>>是不是就是器件和某一RAM相關(guān)聯(lián),修改
2013-07-13 17:06:40

請(qǐng)問(wèn)如何選擇PLC可編程邏輯器件

如何選擇PLC可編程邏輯器件?
2021-04-27 06:39:03

采用FPGA實(shí)現(xiàn)重構(gòu)計(jì)算應(yīng)用

重構(gòu)計(jì)算技術(shù)概述隨著20世紀(jì)80年代中期Xilinx公司推出其第一款現(xiàn)場(chǎng)可編程門陣列(FPGA)以來(lái),另一種實(shí)現(xiàn)手段——重構(gòu)計(jì)算技術(shù)逐漸受到人們的重視,因?yàn)樗軌蛱峁┯布δ艿男屎蛙浖?b class="flag-6" style="color: red">可編程性,隨著可編程器件容量根據(jù)摩爾定律的不斷增大和自動(dòng)設(shè)計(jì)技術(shù)的發(fā)展,重構(gòu)技術(shù)正迅速地成熟起來(lái)。
2019-07-29 06:26:03

可編程器件與MAX+plusII簡(jiǎn)介

熟悉常用邏輯器件的分類;了解常用可編程邏輯器件的內(nèi)部結(jié)構(gòu);熟悉可編程邏輯器件的開(kāi)發(fā)流程;掌握MAX+plusII軟件。重點(diǎn):基于MAX+plusII軟件進(jìn)行PLD設(shè)計(jì)的流程。難點(diǎn):PLD的
2008-12-01 17:36:4519

如何輸入自己的可編程模擬電路

如何輸入自己的可編程模擬電路摘要:只有為數(shù)不多的公司在模擬IC 中提供拓?fù)?b class="flag-6" style="color: red">可編程性,其中最著名的公司有Zetex 公司、Lattice半導(dǎo)體公司和Anadigm 公司。這些IC 提供可編程
2009-03-30 16:58:1334

在系統(tǒng)可編程模擬器件的應(yīng)用

介紹了在系統(tǒng)可編程模擬器件的特點(diǎn),論述用ispPAC 實(shí)現(xiàn)施密特觸發(fā)器、微控制器與傳感器橋的接口電路及高通/ 低通濾波器的原理.關(guān)鍵詞: ispPAC;施密特觸發(fā)器;接口;濾波器
2009-07-11 09:42:0829

可編程模擬器件原理與開(kāi)發(fā)

可編程模擬器件原理與開(kāi)發(fā)作者:趙曙光陳麗萍 殷延瑞 趙明英關(guān)鍵詞:可編程模擬器件,模擬集成電路,ASIC摘要:可編程模擬器件(Programmable Analog Device)是近年來(lái)嶄露頭
2010-02-06 17:05:2744

可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書(shū)

可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書(shū) 《可編程邏輯器件基礎(chǔ)及應(yīng)用》是一門側(cè)重掌握可編程邏輯器件的基本結(jié)構(gòu)和原理的課程。重點(diǎn)是使學(xué)生掌握基于可編程
2010-03-24 14:22:4629

在系統(tǒng)可編程器件模擬電路中的應(yīng)用

介紹了在系統(tǒng)可編程技術(shù)的特點(diǎn),以及在系統(tǒng)可編程模擬器件的內(nèi)部結(jié)構(gòu)最后通過(guò)一個(gè)有源濾波囂的設(shè)計(jì)實(shí)例介紹了在系統(tǒng)可縞程器件模擬電路中的應(yīng)用.關(guān)鍵詞模擬電路
2010-04-25 10:08:5714

在系統(tǒng)可編程模擬電路的原理與應(yīng)用

摘要:從分析在系統(tǒng)可編程模擬電路中的基本單元PAC塊出發(fā).闡述了在系統(tǒng)可編程模擬電路的原理、特點(diǎn)及應(yīng)用。美鍵詞:運(yùn)算跨導(dǎo)放大器 模擬前端
2010-05-08 09:37:2015

在系統(tǒng)可編程模擬器件ispPAC10及在放大中的應(yīng)用

摘要:文章介紹了美國(guó)Lattice半導(dǎo)體公司推出的可編程模擬器件ispPAC10的內(nèi)部結(jié)構(gòu),并分析研究了用該器件設(shè)計(jì)放大電路,特別是高精度放大電路的方法及措施.關(guān)鍵詞:可編程
2010-05-18 08:55:3014

在系統(tǒng)可編程模擬器件ISPPAC20及其應(yīng)用

摘要:可編程器件已有很久的發(fā)展歷史,除了它體積小、容量大、I/O口豐富、易編程和加密等優(yōu)點(diǎn)外,更突出的特點(diǎn)是其芯片的在系統(tǒng)可編程技術(shù)。也就是說(shuō)它不但具有可編程和可
2010-07-12 10:04:4732

單芯片可重構(gòu)數(shù)字接收機(jī)的研究

本文從系統(tǒng)的小型化和可重構(gòu)性出發(fā),利用可編程系統(tǒng)芯片(SOPC)技術(shù),對(duì)單芯片可重構(gòu)數(shù)字接收機(jī)的實(shí)現(xiàn)進(jìn)行了研究,給出了具體的實(shí)現(xiàn)方案。在此基礎(chǔ)上,利用系統(tǒng)工具DSP Builde
2010-07-17 17:12:2912

高速可編程遙感衛(wèi)星數(shù)據(jù)模擬源的設(shè)計(jì)與實(shí)現(xiàn)

本文以高性能可編程邏輯器件,高精度、低抖動(dòng)、低畸變可編程時(shí)鐘芯片為核心器件,采用PCI總線技術(shù),設(shè)計(jì)了高速可編程遙感衛(wèi)星數(shù)據(jù)模擬源,在使用windows2000 的高性能服務(wù)器上
2010-08-09 15:27:0311

用GC1012B構(gòu)建可編程數(shù)字無(wú)線電接收機(jī)

?? 摘要:介紹了數(shù)字下變頻器CCl012B,并使用這款芯片構(gòu)建了一個(gè)可編程數(shù)字無(wú)線電結(jié)構(gòu)的OFDM[1]傳輸系統(tǒng)的接收機(jī)。 現(xiàn)代
2006-03-11 13:32:55593

在系統(tǒng)可編程模擬器件ispPAC10及其應(yīng)用

在系統(tǒng)可編程模擬器件ispPAC10及其應(yīng)用 介紹lattice半導(dǎo)體公司推出的可編程模擬器件ispPAC10內(nèi)部結(jié)構(gòu)及設(shè)計(jì)應(yīng)用。該控制芯片可方便的完成對(duì)信號(hào)的放大,衰減及濾波的功能。
2009-03-28 15:11:131124

第三十二講 可編程邏輯器件及應(yīng)用

第三十二講 可編程邏輯器件及應(yīng)用第10章 可編程邏輯器件及應(yīng)用10.1 概述10.1.1 PLD器件的基本結(jié)構(gòu)10.1.2 PLD器件的分類10.1.3 PLD器件的優(yōu)點(diǎn)一、
2009-03-30 16:37:511333

什么是PLD(可編程邏輯器件)

什么是PLD(可編程邏輯器件) PLD是可編程邏輯器件(Programable Logic Device)的簡(jiǎn)稱,F(xiàn)PGA是現(xiàn)場(chǎng)可編程門陣列(Field Programable Gate Array)
2009-06-20 10:32:3214283

可編程模擬器件原理與開(kāi)發(fā)

摘要:介紹了可編程模擬器件的基本原理和開(kāi)發(fā)流程。列舉了主流器件系列,并說(shuō)明其核心技術(shù)。展望了可編程模擬器件的發(fā)展前景。 關(guān)鍵詞:
2009-06-20 11:47:341164

ispPAC10在系統(tǒng)可編程模擬器及其應(yīng)用

摘要:ispPAC10是美國(guó)Lattice公司最新推出的模擬電路在系統(tǒng)可編程器件,它為電子電路設(shè)計(jì)者進(jìn)行電路設(shè)計(jì)提供了一條有效的新途徑。文中介紹了ispPAC模擬電路在系統(tǒng)可編程器件
2009-06-20 11:49:261289

現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)

現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)   摘要:現(xiàn)場(chǎng)可編程門陣列(FPGA——Field Programmable Gate Array)是上世紀(jì)80年代末發(fā)展起
2009-07-07 10:59:171349

用在系統(tǒng)可編程模擬器件實(shí)現(xiàn)雙二階型濾波器

用在系統(tǒng)可編程模擬器件實(shí)現(xiàn)雙二階型濾波器 闡述了在系統(tǒng)可編程模擬器件的特點(diǎn)以及用它設(shè)計(jì)雙二階型、連續(xù)時(shí)間低通和帶通濾波器的方法。
2009-12-08 14:57:42540

PAD在接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì)

PAD在接收機(jī)動(dòng)態(tài)重構(gòu)結(jié)構(gòu)中的應(yīng)用設(shè)計(jì) 可重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運(yùn)算情況重組自身資源,實(shí)現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計(jì)算技術(shù)。動(dòng)態(tài)重構(gòu)技術(shù)可快
2009-12-28 09:15:32717

可編程模擬器件實(shí)現(xiàn)直流伺服電機(jī)的速度控制

可編程模擬器件實(shí)現(xiàn)直流伺服電機(jī)的速度控制   摘 要:介紹了可編程模擬器件模擬調(diào)速系統(tǒng)中的應(yīng)用,結(jié)合一個(gè)具體實(shí)例,給出了如何用ispPAC10實(shí)現(xiàn)直
2010-01-15 10:55:361021

可編程SoC(SoPC),什么是可編程SoC(SoPC)

可編程SoC(SoPC),什么是可編程SoC(SoPC) SOPC ( System on a Programmable Chip,片上可編程系統(tǒng))是以PLD(可編程邏輯器件)取代ASIC(專用集成電路),更
2010-03-26 17:01:352336

接收機(jī)動(dòng)態(tài)范圍的測(cè)試實(shí)驗(yàn)

實(shí)驗(yàn) 光接收機(jī)動(dòng)態(tài)范圍的測(cè)試 一 實(shí)驗(yàn)?zāi)康?nbsp; 1  理解光接收機(jī)動(dòng)態(tài)范圍的概念  2  掌握光接收機(jī)動(dòng)態(tài)范圍的測(cè)試方法 二 實(shí)
2010-08-22 09:26:386146

EDA技術(shù)與應(yīng)用(可編程邏輯器件)

7.1 可編程邏輯器件的基本原理 7.2 可編程邏輯器件的設(shè)計(jì)技術(shù) 7.3 可編程邏輯器件編程與配置
2012-05-23 10:46:19142

ADI模擬輸出解決方案:僅需兩個(gè)模擬器件

電路是一種僅使用兩個(gè)模擬器件的全功能、靈活、可編程模擬輸出解決方案,它滿足可編程邏輯控制器(PLC)和分布式控制系統(tǒng)(DCS)應(yīng)用的大部分要求。
2013-01-09 11:06:034064

可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用

可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用
2016-12-11 23:38:390

可編程邏輯器件(書(shū)皮)

可編程邏輯器件(書(shū)皮)
2022-07-10 14:34:540

可編程器件緒論

可編程器件緒論
2017-09-19 15:40:117

接收機(jī)中的射頻前端結(jié)構(gòu)及設(shè)計(jì)技術(shù)

作為接收機(jī)重要組成部分的接收機(jī)射頻前端是接收機(jī)動(dòng)態(tài)性能的關(guān)鍵部件,它工作于中頻放大器之前。諸如動(dòng)態(tài)范圍、互調(diào)失真、-1dB壓縮點(diǎn)和三階互調(diào)截獲點(diǎn)等,都與接收機(jī)前端的性能有直接關(guān)系。本文以下將介紹接收機(jī)中的射頻前端設(shè)計(jì)技術(shù)。
2017-11-23 16:30:536906

重構(gòu)技術(shù)分析及動(dòng)態(tài)重構(gòu)系統(tǒng)設(shè)計(jì)

基于SRAM的FPGA的問(wèn)世標(biāo)志著現(xiàn)代可重構(gòu)技術(shù)的開(kāi)端,并極大地推動(dòng)了其發(fā)展。可編程FPGA可以根據(jù)不同算法設(shè)計(jì)合理的硬件結(jié)構(gòu),以達(dá)到提高執(zhí)行效率的目的。動(dòng)態(tài)重構(gòu)FPGA可以在程序運(yùn)行中動(dòng)態(tài)完成
2017-11-25 10:20:0112296

基于接收機(jī)的應(yīng)用提出了一種混合式高動(dòng)態(tài)范圍AGC算法

基于接收機(jī)的應(yīng)用提出了一種混合式高動(dòng)態(tài)范圍AGC算法。該算法由射頻前饋與中頻反饋算法組成,借助現(xiàn)場(chǎng)可編程門陣列得以實(shí)現(xiàn)。
2018-02-07 13:49:126535

小信號(hào)測(cè)量系統(tǒng)的作用、電路原理及可編程模擬器件在其的應(yīng)用介紹

在系統(tǒng)可編程模擬電路(In System ProgrammabilityProgrammable Analog Circuits,ispPAC)是可編程模擬器件的一種,其內(nèi)部有可編程模擬單元
2018-11-14 10:50:004524

采用5管單元的SRAM結(jié)構(gòu)實(shí)現(xiàn)CPLD可編程電路的設(shè)計(jì)

顯然,設(shè)計(jì)基于SRAM編程技術(shù)的CPLD可以很好解決上述應(yīng)用問(wèn)題。CPLD的設(shè)計(jì)和實(shí)現(xiàn)的關(guān)鍵問(wèn)題是核心可編程電路結(jié)構(gòu)的實(shí)現(xiàn)。因此,本文主要探討針對(duì)CPLD的核心可編程結(jié)構(gòu),如何設(shè)計(jì)具有相似功能且基于SRAM編程技術(shù)的電路結(jié)構(gòu),從而更好滿足動(dòng)態(tài)重構(gòu)系統(tǒng)中實(shí)現(xiàn)復(fù)雜狀態(tài)機(jī)和譯碼電路的應(yīng)用。
2020-04-25 10:21:001687

可編程邏輯器件的分類有哪些

可編程邏輯器件(PLD)是20世紀(jì)70年代發(fā)展起來(lái)的一種新型邏輯器件,是目前數(shù)字系統(tǒng)設(shè)計(jì)的主要硬件基礎(chǔ)。根據(jù)可編程邏輯器件結(jié)構(gòu)、集成度以及編程工藝的不同,它存在以下不同的分類方法。
2020-06-10 17:52:1926761

可編程模擬器件的工作原理和設(shè)計(jì)優(yōu)勢(shì)資料下載

電子發(fā)燒友網(wǎng)為你提供可編程模擬器件的工作原理和設(shè)計(jì)優(yōu)勢(shì)資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-04-21 08:51:265

模擬可編程單結(jié)晶體管器件振蕩器設(shè)計(jì)

模擬可編程單結(jié)晶體管器件振蕩器設(shè)計(jì)
2021-06-27 10:31:3627

可編程邏輯器件EPLD是如何設(shè)計(jì)的

可編程邏輯器件(Electrically Programmable Logic Device,EPLD)是指采用電信號(hào)的可擦可編程邏輯器件。
2022-08-22 18:12:37935

AND8413/D 可編程模擬功能

AND8413/D 可編程模擬功能
2022-11-14 21:08:040

可編程邏輯器件結(jié)構(gòu)

常見(jiàn)的可編程邏輯器件分為FPGA、EPLD(CPLD)。下面簡(jiǎn)單介紹兩類器件結(jié)構(gòu)和區(qū)別。
2023-03-24 14:18:28798

可編程邏輯器件測(cè)試方法

可編程邏輯器件 (Programmable Loeie Device,PLD)是一種用戶編程實(shí)現(xiàn)某種邏輯功能的邏輯器件,主要由可編程的與陣列、或陣列、門陣列等組成,可通過(guò)編程來(lái)實(shí)現(xiàn)一定的邏輯功能
2023-06-06 15:35:59659

可編程邏輯器件測(cè)試

可編程邏輯器件 (Programmable Loeie Device,PLD)是一種用戶編程實(shí)現(xiàn)某種邏輯功能的邏輯器件,主要由可編程的與陣列、或陣列、門陣列等組成,可通過(guò)編程來(lái)實(shí)現(xiàn)一定的邏輯功能。
2023-06-06 15:37:45405

什么叫可編程邏輯器件 可編程邏輯器件有哪些特征和優(yōu)勢(shì)?

可編程邏輯器件(Programmable Logic Device,PLD)是一類集成電路器件,可以根據(jù)用戶的需求進(jìn)行編程和配置,以實(shí)現(xiàn)特定的邏輯功能。它們具有可編程的邏輯門、時(shí)鐘資源和互連結(jié)構(gòu),可以替代傳統(tǒng)的固定功能邏輯芯片,提供更靈活和可定制的解決方案。
2023-09-14 15:25:551108

已全部加載完成