利用硬件模塊來替代軟件算法以充分利用硬件所固有的快速特性(硬件加速通常比軟件算法的效率要高),從而達(dá)到性能提升、成本優(yōu)化目的,當(dāng)前主要是如下兩大加速方式:FPGA 現(xiàn)場可編程門陣列,可針對(duì)某個(gè)具體的軟件
2017-12-29 11:25:28
從可編程器件發(fā)展看FPGA未來趨勢 15第三章、FPGA主要供應(yīng)商與產(chǎn)品 173.1.1 賽靈思主要產(chǎn)品介紹 17第四章、FPGA開發(fā)基本流程 294.1 典型FPGA開發(fā)流程與注意事項(xiàng) 294.2
2009-04-09 18:28:46
、存儲(chǔ)三個(gè)方向進(jìn)一步探索,重構(gòu)數(shù)據(jù)中心基礎(chǔ)架構(gòu)。云端的數(shù)據(jù)中心業(yè)務(wù)日新月異,更需要一種高性能、高靈活的底層硬件結(jié)構(gòu),所以FPGA聯(lián)合團(tuán)隊(duì)通過云端開放FPGA計(jì)算服務(wù),從硬件層面加速云計(jì)算在各個(gè)場景中
2017-04-15 16:17:41
FPGA是用altera多還是賽靈思的多呢,我買的開發(fā)板是altera的,但是很多人推薦說學(xué)習(xí)賽靈思的好
2016-01-09 21:27:25
FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn),DSP算法是很多工程師在設(shè)計(jì)過程中都會(huì)遇到的問題,本文將從FPGA設(shè)計(jì)的角度來講解浮點(diǎn)DSP算法的實(shí)現(xiàn)。FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)是賽靈思工程師最新力作,資料不可多得,大家珍惜啊1FPGA設(shè)計(jì)之浮點(diǎn)DSP算法實(shí)現(xiàn)[hide][/hide]
2012-03-01 15:23:56
的一條或多條路徑。在 FPGA 設(shè)計(jì)中主要有四種類型的時(shí)序約束:PERIOD、OFFSET IN、OFFSET OUT 以及 FROM: TO(多周期)約束。賽靈思FPGA設(shè)計(jì)時(shí)序約束指南[hide][/hide]`
2012-03-01 15:08:40
。ROHM與安富利公司共同開發(fā)賽靈思7系列FPGA及Zynq?–7000 All Programmable SoC的評(píng)估套件Mini-Module Plus 用的電源模塊。安富利公司已經(jīng)開發(fā)出多款賽靈思
2018-12-04 10:02:08
`賽靈思FPGA原理圖例子之s3astarter 賽靈思一向是FPGA領(lǐng)域里的領(lǐng)先者,運(yùn)用FPGA需要深入的理解它的工作原理,小編親子整理了s3astarter 的經(jīng)典fpga原理圖分享給電子工程師們。賽靈思FPGA原理圖例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19
賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了賽靈思Virtex?-5 FPGA系列產(chǎn)品。
2019-08-19 07:12:03
賽靈思FPGA設(shè)計(jì)大賽參賽者自評(píng)分表格下載自評(píng)分表填寫指引:參賽者須于提交設(shè)計(jì)作品時(shí)一并呈交自評(píng)分表。每一個(gè)參賽作品最高可獲得10分自評(píng)分。請?jiān)谶m當(dāng)?shù)姆礁裆洗蚬?。參賽者作品自評(píng)分表格下載:[hide
2012-04-24 15:07:27
什么是賽靈思FPGA?如何幫助內(nèi)窺鏡制造商克服復(fù)雜的設(shè)計(jì)約束,生產(chǎn)出極具競爭優(yōu)勢的產(chǎn)品?如何幫助他們成功構(gòu)建外形小巧的低功耗內(nèi)窺鏡攝像頭、高性價(jià)比的攝像機(jī)控制單元(CCU),以及多功能、低成本的圖像管理設(shè)備?
2019-09-17 06:31:55
賽靈思fpga設(shè)計(jì)比賽于4月23日上線,得到了廣大電子工程師特別是fpga愛好者的大力關(guān)注和廣泛支持。本次大賽支持個(gè)人報(bào)名和團(tuán)體報(bào)名,其中團(tuán)隊(duì)報(bào)名數(shù)量達(dá)到了20個(gè)團(tuán)隊(duì)。還沒有參加比賽的電子工程師
2012-06-06 14:49:12
每一版本都提供了完整的FPGA設(shè)計(jì)流程,并且專門針對(duì)特定的用戶群體(工程師)和特定領(lǐng)域的設(shè)計(jì)方法及設(shè)計(jì)環(huán)境要求進(jìn)行了優(yōu)化。那大家知道賽靈思ISE? 設(shè)計(jì)套件11.1版對(duì)FPGA有什么優(yōu)化作用嗎?
2019-07-30 06:52:50
賽靈思Verilog(FPGACPLD)設(shè)計(jì)小技巧
2012-08-19 22:52:02
賽靈思Virtex-6 HXT FPGA ML630評(píng)估套件采用SiTime電子發(fā)燒友振具體型號(hào)為:SIT9102AI-243N25E200.0000,而目前針對(duì)這一型號(hào)sitime推出了抖動(dòng)更低
2014-11-17 15:07:35
的可擴(kuò)展處理平臺(tái)(EPP), 賽靈思在今年3月發(fā)布了基于Zynq -7000新系列的首批器件。 采用28 nm制造工藝, Zynq-7000嵌入式處理平臺(tái)系列的每款產(chǎn)品均采用帶有NEON及雙精度浮點(diǎn)引擎
2019-05-16 10:44:42
可擴(kuò)展的處理平臺(tái)- 是系統(tǒng)集成、軟件可編程性的靈活性與FPGA 硬件加速的完美結(jié)合,支持客戶打造定制和優(yōu)化的系統(tǒng)。全球第一個(gè)支持高層次綜合設(shè)計(jì)方法的可編程邏輯企業(yè)- 其 AutoESL? 高層次綜合
2012-03-22 15:17:12
自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進(jìn)一步
2020-11-02 08:34:50
賽靈思有哪幾種ISE設(shè)計(jì)套件配置版本 ?
2021-04-30 06:30:50
賽靈思的FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包
2018-05-24 17:51:38
【來源】:《電子設(shè)計(jì)工程》2010年02期【摘要】:<正>賽靈思公司與聯(lián)華電子共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex-6FPGA,已經(jīng)完全通過生產(chǎn)前的驗(yàn)證
2010-04-24 09:06:05
賽靈思(XILINX)全新7系列FPGA詳述
2012-08-14 12:20:22
。Xilinx(賽靈思)微處理器是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商,具有廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP核,其產(chǎn)品被廣泛運(yùn)用在無線電話基站、DVD播放機(jī)的數(shù)字電子應(yīng)用技術(shù)中
2019-10-18 11:46:45
本文撰寫之時(shí),Google和百度皆無法搜索到關(guān)于GNN硬件加速的中文研究。本文的撰寫動(dòng)機(jī),旨在將國外最新的GNN算法、加速技術(shù)研究、以及筆者對(duì)GNN的FPGA加速技術(shù)的探討相結(jié)合起來,以全景圖的形式
2021-07-07 08:00:00
Vivado HLS視頻庫加速Zynq-7000 All Programmable SoC OpenCV應(yīng)用加入賽靈思免費(fèi)在線研討會(huì),了解如何在Zynq?-7000 All Programmable
2013-12-30 16:09:34
FinFET工藝技術(shù)的Virtex UltraScale All Programmable器件,進(jìn)一步提升系統(tǒng)集成度和系統(tǒng)級(jí)單位功耗性能,以滿足高端FPGA需求。 7. 賽靈思的堆疊硅片互連技術(shù)帶給
2013-12-17 11:18:00
` 本帖最后由 MGJOY 于 2017-4-10 15:07 編輯
本周三,4月12日,賽靈思FPGA技術(shù)及應(yīng)用線上公開課。歡迎大家觀看、學(xué)習(xí)交流~分享主題【賽靈思FPGA人工智能領(lǐng)域技術(shù)及應(yīng)用】嵌入式視覺領(lǐng)域技術(shù)和解決方案機(jī)器學(xué)習(xí)方面的技術(shù)和解決方案ADAS/自動(dòng)駕駛方面的應(yīng)用`
2017-04-10 15:06:16
能做賽靈思方案的,請聯(lián)系
2019-01-21 19:31:40
`{:4_122:}{:4_122:}搶樓啦?。 ?b class="flag-6" style="color: red">賽靈思”搶樓活動(dòng)第二輪中獎(jiǎng)樓層公布號(hào)外號(hào)外{:4_104:}:為了答謝各位壇友們的大力支持,我和我的小伙伴們決定在增加5個(gè)中獎(jiǎng)樓層,讓各位中獎(jiǎng)的幾率
2013-10-11 10:40:34
廠商的數(shù)據(jù)中心中都會(huì)搭載賽靈思的技術(shù)與產(chǎn)品,讓開發(fā)者可以直接通過云服務(wù)軟件接入賽靈思ACAP/FPGA的能力,不需要硬件開發(fā)能力。 根據(jù)深鑒科技給出的數(shù)據(jù),賽靈思提供的高效FPGA加速語音識(shí)別引擎
2018-03-23 14:31:40
項(xiàng)目名稱:圖像目標(biāo)識(shí)別FPGA硬件加速試用計(jì)劃:申請理由 本人供職于一家AI公司,現(xiàn)在在使用FPGA硬件加速相關(guān)目標(biāo)檢測算法的端側(cè)實(shí)現(xiàn)(鑒黃/司機(jī)行為識(shí)別),公司已經(jīng)有非常成熟的軟件算法以及GPU
2019-01-09 14:51:09
PYNQ-Z2平臺(tái)完善該項(xiàng)目的開源設(shè)計(jì),并進(jìn)一步提升性能。項(xiàng)目計(jì)劃①根據(jù)文檔,對(duì)賽靈思PYNQ-Z2快速入門②通過學(xué)習(xí)賽靈思PYNQ-Z2的軟件和系統(tǒng),了解實(shí)際應(yīng)用案例,熟悉開發(fā)過程③基于賽靈思PYNQ-Z2
2019-01-09 14:49:25
,但是現(xiàn)在您可以在一顆芯片上就能實(shí)現(xiàn)上述功能。賽靈思Zynq?-7000 All Programmable SoC,采用賽靈思聯(lián)盟計(jì)劃成員OmniTek的OSVP可擴(kuò)展視頻處理IP。賽靈思
2014-05-14 16:14:01
我想進(jìn)入硬件加速。什么板對(duì)此有好處,為什么?
2019-10-10 07:00:38
Altera和賽靈思20年來都在FPGA這個(gè)窄眾市場激烈的競爭者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場的絕對(duì)領(lǐng)先者。
2019-09-02 06:04:21
今年年初,賽靈思率先在FPGA領(lǐng)域提出目標(biāo)設(shè)計(jì)平臺(tái)概念,旨在通過選用開放的標(biāo)準(zhǔn)、通用的開發(fā)流程以及類似的設(shè)計(jì)環(huán)境,減少通用工作對(duì)設(shè)計(jì)人員時(shí)間的占用,確保他們能集中精力從事創(chuàng)新性的開發(fā)工作。
2019-08-13 07:27:15
儲(chǔ)器類型支持DDR2/3、LPDDR2、QSPI、NOR和NAND閃存。系統(tǒng)甚至支持從QSPI器件安全啟動(dòng)。處理器可以裝載FPGA配置信息。有個(gè)普通的AXI-4接口,用于鏈接FPGA。目前許多賽靈思和第三方
2011-06-21 10:58:29
賽靈思 MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP完美結(jié)合的統(tǒng)一工具。
2021-01-28 06:33:40
統(tǒng)一軟件平臺(tái), Vitis? AI, 用于 AI 推理應(yīng)用開發(fā)的 AI 引擎工具利用賽靈思 Versal AI 內(nèi)核系列器件實(shí)現(xiàn) AI 接口加速圖 2:賽靈思 Versal AI 內(nèi)核 VC1902
2022-11-25 16:29:20
通信功能,可廣泛滿足虛擬機(jī)之間、進(jìn)程之間加速需求。FPGA云計(jì)算任務(wù)執(zhí)行流程:主流數(shù)據(jù)中心以FPGA為計(jì)算密集型任務(wù)加速卡,賽靈思及阿爾特拉推出基于OpenCL的高層次編程模型,模型依托CPU觸達(dá)
2021-07-04 08:30:00
通信功能,可廣泛滿足虛擬機(jī)之間、進(jìn)程之間加速需求。FPGA云計(jì)算任務(wù)執(zhí)行流程:主流數(shù)據(jù)中心以FPGA為計(jì)算密集型任務(wù)加速卡,賽靈思及阿爾特拉推出基于OpenCL的高層次編程模型,模型依托CPU觸達(dá)
2021-07-04 08:30:00
港電子集成電路實(shí)力收購!工廠盤點(diǎn)集成電路賽靈思芯片優(yōu)勢收購!《《電子元器件收購,集成電路收購 ,回收Xilinx帶板芯片,回收賽靈思芯片 ●●○○帝歐電子回收Xilinx帶板芯片,專業(yè)收購的品牌有美信
2021-12-17 10:02:19
超過10年的FPGA設(shè)計(jì)和支持經(jīng)驗(yàn),擁有新加坡南洋理工大學(xué)電子工程博士學(xué)位?!狙葜v題目】發(fā)揮 Xilinx All Programmable技術(shù),助力智能工業(yè)系統(tǒng)通過此次研討會(huì),您將獲得以下信息:1
2013-11-01 13:48:38
國外的融合技術(shù)專家展示了一項(xiàng)基于FPGA的數(shù)據(jù)采集系統(tǒng),用于合成孔徑成像技術(shù)。采用了Xilinx ISE設(shè)計(jì)軟件,支持ARM AMBA AXI4接口。文風(fēng)犀利,觀點(diǎn)新穎,FPGA中使用ARM及AMBA總線中不可多得的資料在賽靈思FPGA中使用ARM及AMBA總線[hide][/hide]
2012-03-01 15:48:17
基于賽靈思的FPGA的EtherCAT主站總線控制 ,論壇有做運(yùn)動(dòng)控制這方面的技術(shù)嗎?目前我已實(shí)現(xiàn)帶32軸同步運(yùn)行,同步抖動(dòng)±75ns,控制精度125us。感興趣的可以一起探討下
2018-07-23 12:00:39
計(jì)算集群。因此,亟需一種能夠加速算法又不會(huì)顯著增加功耗的處理平臺(tái)。在這樣的背景下,FPGA 似乎是一種理想的選擇,其固有特性有助于在低功耗條件下輕松啟動(dòng)眾多并行過程。讓我們來詳細(xì)了解一下如何在賽靈思
2019-06-19 07:24:41
和功能測試覆蓋了完整LTE協(xié)議棧及其應(yīng)用。射頻前端采用本地多輸入多輸出(MIMO)設(shè)計(jì),可支持5MHz、10MHz、15MHz和20MHz多種不同帶寬?! ∵@個(gè)仿真器中心采用三個(gè)賽靈思Virtex?-5
2019-06-17 06:36:10
,主要用于FPGA硬件加速。板卡設(shè)計(jì)滿足工業(yè)級(jí)要求。如下圖所示: 圖 1:硬件加速卡實(shí)物圖 二、技術(shù)指標(biāo)圖 2:硬件加速卡結(jié)構(gòu)框圖 標(biāo)準(zhǔn)PCIe半高、半長卡,符合PCI Express 3.0 規(guī)范
2018-08-22 17:31:55
FAST包處理器的核心功能是什么如何使用賽靈思FPGA加速包處理?
2021-04-30 06:32:20
一半,而性能提高兩倍。通過選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)覆蓋所有產(chǎn)品系列的、統(tǒng)一的、可擴(kuò)展的架構(gòu),以及創(chuàng)新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價(jià)值, 為客戶提供具備 ASIC 級(jí)功能
2019-08-09 07:27:00
怎么利用賽靈思FGPA實(shí)現(xiàn)降采樣FIR濾波器?這種濾波器在軟件無線電與數(shù)據(jù)采集類應(yīng)用中都很常見。
2019-08-15 08:21:22
“玩轉(zhuǎn)FPGA:iPad2,賽靈思開發(fā)板等你拿”活動(dòng)持續(xù)火爆進(jìn)行中……………………活動(dòng)得到了廣大電子工程師積極強(qiáng)烈的支持,為了回報(bào)電子工程師和網(wǎng)站會(huì)員,現(xiàn)在只需提交fpga設(shè)計(jì)方案,就有機(jī)會(huì)獲得賽靈
2012-07-06 17:24:41
剛開始學(xué)賽靈思的FPGA,求他的ISE軟件下載地址,我在網(wǎng)上沒搜到。謝謝了
2012-08-02 09:52:12
2018年 XDF (賽靈思開發(fā)者大會(huì))北京站的全部演講內(nèi)容現(xiàn)已開放,現(xiàn)整理供大家下載學(xué)習(xí),以下是本屆 XDF 的各分論壇演講題目與資料。云端分論壇收斂 IO 加速平臺(tái) - Xilinx
2019-01-03 15:19:42
FPGA 賽靈思FPGA設(shè)計(jì)大賽”,讓廣大工程師朋友深入了解及學(xué)習(xí)FPGA相關(guān)設(shè)計(jì)知識(shí),認(rèn)識(shí)賽靈思FPGA芯片。賽靈思公司作為All Programmable FPGA、SoC和3D IC 的全球領(lǐng)先
2012-09-06 11:52:48
專家進(jìn)行探討交流的機(jī)會(huì),提高對(duì)技術(shù)知識(shí)的應(yīng)用和產(chǎn)品商業(yè)化的認(rèn)知;為廣大電子愛好者深入了解賽靈思產(chǎn)品的機(jī)會(huì),利用賽靈思FPGA器件,開發(fā)設(shè)計(jì)產(chǎn)品,進(jìn)一步提高FPGA設(shè)計(jì)能力和水平?! 〈筚悈⑴c情況
2012-09-06 11:54:16
經(jīng)歷過和牛人一起進(jìn)行FPGA設(shè)計(jì)比賽的激烈競爭嗎?你感受過FPGA原廠開發(fā)板和fpga行業(yè)泰斗直接帶來的強(qiáng)烈震撼嗎? 沒經(jīng)歷過沒關(guān)系,電子發(fā)燒友網(wǎng)主辦,賽靈思贊助的“賽靈思FPGA方案開發(fā)設(shè)計(jì)大賽”已經(jīng)為
2012-04-23 09:31:16
設(shè)計(jì)水平。為電子工程師與業(yè)界專家進(jìn)行探討交流的機(jī)會(huì),提高對(duì)技術(shù)知識(shí)的應(yīng)用和產(chǎn)品商業(yè)化的認(rèn)知。為廣大電子工程師深入了解賽靈思產(chǎn)品的機(jī)會(huì),利用賽靈思FPGA器件,開發(fā)設(shè)計(jì)產(chǎn)品,進(jìn)一步提高FPGA設(shè)計(jì)能力
2012-04-24 14:40:58
。Virtex-5 FXT 系列中的 PowerPC 440 處理器提供了有效接口,能夠?qū)?b class="flag-6" style="color: red">賽靈思軟 FPU 等硬件加速器連接至該處理器內(nèi)核。該方案可通過結(jié)構(gòu)協(xié)處理器總線 (FCB) 將 PowerPC 440
2018-08-03 11:15:23
Zynq? All Programmable SoC為基礎(chǔ),并結(jié)合廣泛使用的計(jì)算機(jī)視覺庫OpenCV和高層次綜合(HLS)工具,以實(shí)現(xiàn)關(guān)鍵功能的硬件加速。這種強(qiáng)強(qiáng)組合能為設(shè)計(jì)和實(shí)現(xiàn)Smarter
2014-04-21 15:49:33
詳解賽靈思All Programmable Smarter Vision解決方案
2021-06-02 06:56:12
絲印查不到系列型號(hào),引腳數(shù)量也對(duì)不上賽靈思所有型號(hào)規(guī)格,賽靈思也沒有韓國產(chǎn)地
2023-02-24 17:01:32
成本 通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級(jí)中,功耗和性能平衡得非常好?! ?2
2012-09-06 16:24:35
) 的靈活可編程 VESADisplayPort v.1.1a 解決方案。該 IP 可隨時(shí)提供給賽靈思的客戶,但在用戶展開設(shè)計(jì)之前,建議先了解與該標(biāo)準(zhǔn)的部分關(guān)鍵功能有關(guān)的其它背景信息,如olicy Maker
2012-03-01 11:10:18
的工作負(fù)載需求。 百度執(zhí)行總監(jiān)劉煬表示:“應(yīng)用加速對(duì)跟上快速增長的數(shù)據(jù)中心工作負(fù)載而言相當(dāng)重要,也是支持我們進(jìn)一步發(fā)展的重要因素?!薄 “俣茸詣?dòng)駕駛事業(yè)部總監(jiān)鮑君威補(bǔ)充說:“賽靈思FPGA在這個(gè)關(guān)鍵任務(wù)
2016-12-15 17:15:52
高價(jià)回收賽靈思系列IC長期回收賽靈思系列IC,高價(jià)求購賽靈思系列IC。深圳帝歐長期回收ic電子料,帝歐趙生***QQ1816233102/879821252郵箱dealic@163.com。帝歐回收
2021-04-06 18:07:50
的混疊現(xiàn)象。單個(gè)8抽取DDC能夠使賽靈思Artix-7 FPGA系統(tǒng)可支持的ADC數(shù)量提高至四倍。將輸入信號(hào)通過混頻降至基帶時(shí),由于過濾了負(fù)像,因而會(huì)出現(xiàn)6 dB的信號(hào)損失。NCO還會(huì)額外產(chǎn)生一個(gè)
2019-06-14 05:00:09
)FPGA設(shè)計(jì)大賽圓滿結(jié)束。本活動(dòng)的獎(jiǎng)品由賽靈思和華強(qiáng)PCB合力提供,在此電子發(fā)燒友網(wǎng)小編代表電子發(fā)燒友網(wǎng)感謝賽靈思公司和華強(qiáng)PCB網(wǎng)的鼎力支持。接下來,我們就一起來見見咱們獲獎(jiǎng)?wù)叩莫?jiǎng)品的強(qiáng)大陣容吧
2012-09-06 14:33:50
品牌XILINX/賽靈思封裝240-PQFP批次08+數(shù)量3500濕氣敏感性等級(jí) (MSL)3(168 小時(shí))產(chǎn)品族嵌入式 - FPGA(現(xiàn)場可編程門陣列)系列Spartan?-XLLAB/CLB
2022-04-19 09:45:33
XC7A50T-1FGG484C FPGA可編程邏輯器件XILINX/賽靈思ALINX SoM AC7A50T,基于Artix-7 XC7A50T-1FGG484C,由FPGA + 2 DDR3
2022-06-17 17:53:59
針對(duì)復(fù)雜算法中矩陣運(yùn)算量大, 計(jì)算復(fù)雜, 耗時(shí)多, 制約算法在線計(jì)算性能的問題, 從硬件實(shí)現(xiàn)角度, 研究基于FPGA/Nios-Ⅱ的矩陣運(yùn)算硬件加速器設(shè)計(jì), 實(shí)現(xiàn)矩陣并行計(jì)算。首先根據(jù)矩陣運(yùn)算
2011-12-06 17:30:4189 全球FPGA、SoC及3D IC供應(yīng)商賽靈思21日宣布,其All Programmable 7系列FPGA和Zynq-7000 All Programmable SoC全線器件均均達(dá)到PCI Express規(guī)范要求,現(xiàn)已列入PCI-SIG集成商名單。
2013-05-22 10:53:581140 SuperVessel將包括賽靈思SDAccel開發(fā)環(huán)境,支持用C、C++和OpenCL實(shí)現(xiàn)FPGA加速 All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司與IBM公司今天聯(lián)合宣布
2017-02-08 16:06:08228 多家客戶跨不同領(lǐng)域的眾多創(chuàng)新。尤其是在過去的兩年中,賽靈思的形象更是超越了硬件進(jìn)入軟件,超越了數(shù)字進(jìn)入模擬,超越了單芯片進(jìn)入3D芯片,實(shí)現(xiàn)了從一個(gè)單純的FPGA企業(yè)到一個(gè)All Programmable
2018-01-12 11:16:14874 針對(duì)MD5軟件實(shí)現(xiàn)方法存在占用資源大、安全性差等缺點(diǎn),提出了基于NetMagic平臺(tái)的MD5硬件加速模型設(shè)計(jì)方案,并基于ModelSim和NetMagic平臺(tái)對(duì)提出的非流水線與流水線硬件加速模型進(jìn)行
2018-01-12 16:45:070 很多人認(rèn)為硬件加速器無非是一種速度更快的仿真器而已。毫無疑問,由于硬件加速器使用物理硬件進(jìn)行仿真,使用硬件加速器驗(yàn)證復(fù)雜的集成電路和大型片上系統(tǒng)(SoC)能比軟件仿真器快若干數(shù)量級(jí)。與仿真用通用計(jì)算機(jī)相比,仿真用單一功能計(jì)算機(jī)能提供更高容量、更高效的系統(tǒng)。
2018-03-28 14:50:003160 Xilinx All Programmable空間級(jí)器件
2018-11-21 06:47:002927 本教程討論基于Xilinx FPGA的Memcached硬件加速器的技術(shù)細(xì)節(jié),該硬件加速器可為10G以太網(wǎng)端口提供線速M(fèi)emcached服務(wù)。
2018-11-27 06:41:003433 該演示展示了Zynq-7000 All Programmable SoC及其使用NEON引擎或硬件加速來加速軟件的能力。
查看Zynq-7000 SoC的靈活性,以加速軟件和利用......
2018-11-26 06:56:004796 該演示將展示工業(yè)控制系統(tǒng)(ICS),該系統(tǒng)突出了Zynq?SoC和Zynq UltraScale +?MPSoC器件的All Programmable功能,適用于工業(yè)4.0自動(dòng)化。
2018-11-23 06:35:002526 網(wǎng)上對(duì)于FPGACNN加速的研究已經(jīng)很多了,神經(jīng)網(wǎng)絡(luò)的硬件加速似乎已經(jīng)滿大街都是了,這里我們暫且不討論誰做的好誰做的不好,我們只是根據(jù)許許多多的經(jīng)驗(yàn)來總結(jié)一下實(shí)現(xiàn)硬件加速,需要哪些知識(shí),考慮哪些因素。
2019-03-08 14:44:333601 Long-short term memory,簡稱LSTM,被廣泛的應(yīng)用于語音識(shí)別、機(jī)器翻譯、手寫識(shí)別等。LSTM涉及到大量的矩陣乘法和向量乘法運(yùn)算,會(huì)消耗大量的FPGA計(jì)算資源和帶寬。為了實(shí)現(xiàn)硬件加速,提出了稀疏LSTM。
2019-08-24 10:32:352798 在開發(fā)一個(gè)加速程序的之前,有一個(gè)很重要的步驟:正確設(shè)計(jì)程序架構(gòu)。開發(fā)人員需要明確軟件應(yīng)用程序中哪一部分是需要硬件加速的,并且它多少的并行量,以保證硬件加速器件(FPGA)能完美發(fā)揮其作用。本文將分為5個(gè)步驟來介紹
2022-08-02 10:33:07386 該項(xiàng)目基于AMD Xilinx Varium C1100 FPGA加速卡,為 Filecoin 區(qū)塊鏈應(yīng)用中的Poseidon哈希算法提供了一套完整的硬件加速方案。
2022-08-19 10:25:022367
評(píng)論
查看更多