為解決現(xiàn)場(chǎng)測(cè)試系統(tǒng)中微弱信號(hào)的高速實(shí)時(shí)采集處理和及時(shí)可靠存儲(chǔ)的問(wèn)題,本文提出了基于PCI總線的數(shù)據(jù)采集電路的設(shè)計(jì)方案,該方案將模擬信號(hào)通過(guò)高速A/D芯片有效采樣,在FPGA的控制下將數(shù)據(jù)上傳到PC
2014-01-24 09:45:291605 研究一種基于PCI軟核的軸角編碼數(shù)據(jù)采集系統(tǒng),實(shí)現(xiàn)伺服系統(tǒng)角度位置量的實(shí)時(shí)測(cè)控。采用FPGA器件實(shí)現(xiàn)PCI接口邏輯。##PCI接口采用Altera公司的Megacore宏單元PCI_MT32實(shí)現(xiàn)
2014-02-11 14:15:522361 1 引 言PCI(Peripheral Component Interconnect)總線,即外圍部件互連總線,是一種先進(jìn)的高性能32/64位地址數(shù)據(jù)復(fù)用局部總線。PCI總線與處理器和時(shí)鐘頻率無(wú)關(guān)
2018-12-17 11:23:00
1、引言PCI總線是目前應(yīng)用最廣泛。最流行的一種高速同步總線,具有32bit總線寬度,總線時(shí)鐘頻率為0~3MHZ,最大傳輸速率可以達(dá)到132Mbyte/s,遠(yuǎn)遠(yuǎn)大于ISA總線5Mbyte/s的速度
2018-11-29 14:52:52
PCI總線接口的開(kāi)發(fā)提供了一種簡(jiǎn)潔的方法,設(shè)計(jì)者只需設(shè)計(jì)出本地總線接口控制電路,即可實(shí)現(xiàn)與PCI總線的高速數(shù)據(jù)傳輸。圖3是應(yīng)用PCI9054作為接口芯片,開(kāi)發(fā)PCI總線擴(kuò)展卡的總體硬件框架圖 下面簡(jiǎn)單
2018-12-05 10:12:42
框架圖,最后給出一個(gè)簡(jiǎn)單的實(shí)例。關(guān)鍵詞:PCI總線;局部總線;PCI9054一、 引言PCI 總線是英特爾公司推出的一種高性能局部總線,其數(shù)據(jù)總線為32 位,且可擴(kuò)展成64 位,最大數(shù)據(jù)傳輸速率為
2008-10-09 11:23:38
計(jì)算機(jī)總線發(fā)展大業(yè),成立了PCI集團(tuán)。PCI:Peripheral Component Interconnect,外圍設(shè)備互聯(lián)總線,是一種局部總線,已成為局部總線的新標(biāo)準(zhǔn),廣泛用于當(dāng)前高檔微機(jī)、工作站
2012-04-06 14:37:24
PCI總線的信號(hào)定義PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過(guò)一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)...
2022-02-16 06:48:12
PCI是由Intel公司1991年推出的一種局部總線。從結(jié)構(gòu)上看,PCI是在CPU和原來(lái)的系統(tǒng)總線之間插入的一級(jí)總線,具體由一個(gè)橋接電路實(shí)現(xiàn)對(duì)這一層的管理,并實(shí)現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。
2019-10-23 09:11:20
PCI總線是一種不依附于某個(gè)具體處理器的局部總線。從結(jié)構(gòu)上看,PCI是在CPU和原來(lái)的系統(tǒng)總線之間插入的一級(jí)總線,具體由一個(gè)橋接電路實(shí)現(xiàn)對(duì)這一層的管理,并實(shí)現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了
2008-12-09 13:46:13
五軸伺服數(shù)控沖床的數(shù)控系統(tǒng)說(shuō)明 本數(shù)控系統(tǒng)提供了一種集成度高,編程簡(jiǎn)單,成本低,易于控制,應(yīng)用方便,速度快,精度高的五軸伺服數(shù)控沖床的數(shù)控系統(tǒng)。技術(shù)方案如下:本數(shù)控系統(tǒng),由主板,信號(hào)采集模塊
2016-06-29 09:52:05
本文提出了一種基于PCI Express總線接口的、具備可擴(kuò)展性能、并可大容量存儲(chǔ)數(shù)據(jù)的采集系統(tǒng)。該系統(tǒng)的最高采樣速率可達(dá)80 MHz,利用計(jì)算機(jī)并通過(guò)PCI Express總線和采集卡、Raid
2019-06-11 05:00:06
電平信號(hào),再經(jīng)過(guò)耦合電路,到達(dá)CY7B933的差分線輸入端。 CY7B933是Cypress公司的一種用于點(diǎn)對(duì)點(diǎn)高速串行數(shù)據(jù)通信的接收芯片,它完成碼流輸入模塊的核心功能。它有三種工作模式,這里選用
2012-11-28 15:38:05
實(shí)時(shí)采集、高精度測(cè)量等。FPGA的特點(diǎn)是完全由用戶通過(guò)軟件進(jìn)行配置和編程,從而完成某種特定的功能,且可以反復(fù)擦寫(xiě),因此,以FPGA為核心進(jìn)行電路搭建已成為當(dāng)前數(shù)字系統(tǒng)設(shè)計(jì)的主流方法。本文利用FPGA設(shè)計(jì)了一種多通道頻率測(cè)量系統(tǒng),易于擴(kuò)展,精度較高,符合實(shí)際的需求。
2019-06-27 07:23:11
引進(jìn)。我們?cè)谘兄颇承滦惋w機(jī)火控雷達(dá)系統(tǒng)的檢測(cè)設(shè)備的過(guò)程中,組建了VXI總線雷達(dá)自動(dòng)檢測(cè)系統(tǒng)。在研制該系統(tǒng)過(guò)程中,我們開(kāi)發(fā)了一種利用CPLD和雙口RAM設(shè)計(jì)的寄存器基VXI總線儀器接口電路,下面我們就這一
2018-11-27 11:48:33
請(qǐng)求大佬詳細(xì)介紹一下一種新型微弱激光檢測(cè)系統(tǒng)
2021-04-21 06:19:40
個(gè)字節(jié)取整),乘以采樣速度,再乘以通道的數(shù)量,計(jì)算出所需的最小帶寬。例如,一個(gè) 16 位設(shè)備(2 字節(jié))以 4 MS/s 的速度采樣,四個(gè)通道上的總帶寬為您的總線帶寬需要能夠支持數(shù)據(jù)采集的速度,需要
2018-03-21 11:18:43
PCI9052是PLX公司繼PCI9050之后新推出的一種低成本的PCI總線目標(biāo)接口芯片,它傳輸速率高,數(shù)據(jù)吞吐量大,可避免用戶直接面對(duì)復(fù)雜的PCI總線協(xié)議。文中主要介紹了PLX公司的PCI總線目標(biāo)
2012-01-05 10:47:37
labview基于pci總線的數(shù)據(jù)采集程序,通過(guò)caen公司的v2718插件對(duì)其它的插件進(jìn)行數(shù)據(jù)的讀取
2016-02-27 23:37:53
基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開(kāi)發(fā)和應(yīng)用,因此迫切需要設(shè)計(jì)一種更為簡(jiǎn)便通用的高速數(shù)據(jù)采集通信系統(tǒng)來(lái)完成數(shù)據(jù)采集以及與計(jì)算機(jī)的數(shù)據(jù)交互?! 〗陙?lái)通用串行總線(USB)以即插即用等技術(shù)優(yōu)勢(shì)得到了廣泛
2014-12-16 11:32:57
接電路實(shí)現(xiàn)對(duì)這一層的管理,并實(shí)現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了信號(hào)緩沖,使之能支持10種外設(shè),并能在高時(shí)鐘頻率下保持高性能。PCI總線也支持總線主控技術(shù),允許智能設(shè)備在需要時(shí)取得總線
2012-03-26 17:25:56
電路。前端調(diào)理電路主要負(fù)責(zé)對(duì)輸入信號(hào)的放大,濾波,限幅等,以及要結(jié)合所選AD芯片的輸入模式,將輸入信號(hào)進(jìn)行轉(zhuǎn)化,大多ADI公司生產(chǎn)的高速AD芯片采用的是差分輸入方式,將單端信號(hào)轉(zhuǎn)化為差分信號(hào)一般有兩種
2015-11-06 10:01:48
,并實(shí)現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供信號(hào)緩沖,能在高時(shí)鐘頻率下保持高性能,適合為顯卡,聲卡,網(wǎng)卡,MODEM等設(shè)備提供連接接口,工作頻率為33MHz/66MHz。 PCI總線系統(tǒng)要求有一
2009-05-03 22:15:14
(高密度)2mm引腳與插座連接器(IEC認(rèn)可,Bellcore) ? PCI局部總線 PCI即外圍設(shè)備互聯(lián)之意,1992年由Intel發(fā)布,很快成為商業(yè)PC機(jī)總線標(biāo)準(zhǔn)。PCI是一種獨(dú)立于處理器的數(shù)據(jù)
2009-06-14 16:06:55
本文介紹了一種三十二通道掃描數(shù)據(jù)采集模塊的設(shè)計(jì)方案。該方案最高采樣率為200KSa/s,存儲(chǔ)深度IM×16bit ,垂直分辨率16bit,增益可編程為1、2、5、10、100五個(gè)等級(jí)的PCI數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)。
2021-04-14 07:00:18
摘要: 介紹了一種由PCI 9054 和EP1C6Q240C8 構(gòu)成的高速數(shù)據(jù)采集系統(tǒng), 詳細(xì)地?cái)⑹隽讼到y(tǒng)設(shè)計(jì)原理與軟硬件的實(shí)現(xiàn)方法。該系統(tǒng)具有結(jié)構(gòu)簡(jiǎn)單、工作可靠、經(jīng)濟(jì)實(shí)用等特點(diǎn)。關(guān)鍵詞:PCI
2010-09-22 08:51:09
的一種用于點(diǎn)對(duì)點(diǎn)高速串行數(shù)據(jù)通信的接收芯片,它完成碼流輸入模塊的核心功能。它有三種工作模式,這里選用它的解碼模式對(duì)輸入信號(hào)進(jìn)行8B/10B解碼和串并轉(zhuǎn)換。最后輸出經(jīng)過(guò)字節(jié)對(duì)齊的8位并行TLL信號(hào),輸出
2018-12-07 10:34:34
一種基于PCI總線和DSP技術(shù)的虛擬儀器設(shè)計(jì)傳統(tǒng)的虛擬儀器由一塊基于PCI總線的直接利用A/D和D/A芯片構(gòu)成的數(shù)據(jù)采集板卡和相應(yīng)的軟件組成,但隨著計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)的迅速發(fā)展,越來(lái)越多的數(shù)據(jù)需要
2009-04-20 10:51:10
獨(dú)立的配置空間,可實(shí)現(xiàn)即插即用。這些優(yōu)點(diǎn)使得PCI總線在數(shù)據(jù)采集、嵌入式系統(tǒng)和測(cè)控等領(lǐng)域得到廣泛應(yīng)用。實(shí)現(xiàn)PCI總線協(xié)議目前主要有專用接口芯片和CPLD實(shí)現(xiàn)兩種方式。專用接口芯片使用簡(jiǎn)單方便、工作穩(wěn)定
2019-05-29 05:00:02
診斷及排查故障點(diǎn),429總線數(shù)據(jù)的仿真發(fā)送及采集顯得尤為重要。本文提出一種基于AEC429-PCI-22/S5總線接口卡的ARINC429總線數(shù)據(jù)的仿真發(fā)送與采集系統(tǒng),通過(guò)與機(jī)載電子設(shè)備點(diǎn)對(duì)點(diǎn)的數(shù)據(jù)收發(fā)
2019-05-29 05:00:04
對(duì)于絕大多數(shù)數(shù)據(jù)采集系統(tǒng)而言,其采集對(duì)象一般都為大信號(hào),即有用信號(hào)的幅值遠(yuǎn)遠(yuǎn)大于噪聲,然而在一些特殊的場(chǎng)合,采集到的信號(hào)往往很微弱,并且常常被隨機(jī)噪聲所淹沒(méi)。這種情況下,僅僅采用放大器和濾渡器無(wú)法
2020-04-15 07:33:04
為提取噪聲背景下的微弱信號(hào),提出了一種硬件與軟件相結(jié)合的實(shí)現(xiàn)方案。采用儀表放大技術(shù)和單片機(jī)控制技術(shù)相結(jié)合對(duì)數(shù)據(jù)進(jìn)行檢測(cè)和處理。該系統(tǒng)優(yōu)化硬件調(diào)理電路設(shè)計(jì),保證采集數(shù)據(jù)的精度要求。利用ARM實(shí)現(xiàn)
2014-11-07 15:33:02
與PCI的通信。1.4 系統(tǒng)的電路設(shè)計(jì)如圖2所示系統(tǒng)電路主要由3部分組成:第一部分是PCI9052與PCI插槽間的信號(hào)連接電路,包括地址數(shù)據(jù)復(fù)用信號(hào)AD[31::0];總線命令信號(hào)C/BE[3::0
2018-12-17 11:29:06
本文的應(yīng)用背景為某一工業(yè)測(cè)控系統(tǒng),該系統(tǒng)采用FPGA實(shí)現(xiàn)測(cè)量數(shù)據(jù)的采集和控制信號(hào)的輸出,通過(guò)定制PCI接口IP實(shí)現(xiàn)一個(gè)32位目標(biāo)設(shè)備的PCI總線接口轉(zhuǎn)換。PCI核選用AlteraPCI編譯器所包括
2018-12-04 10:35:21
基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開(kāi)發(fā)和應(yīng)用,因此迫切需要設(shè)計(jì)一種更為簡(jiǎn)便通用的高速數(shù)據(jù)采集通信系統(tǒng)來(lái)完成數(shù)據(jù)采集以及與計(jì)算機(jī)的數(shù)據(jù)交互?! 〗陙?lái)通用串行總線(USB)以即插即用等技術(shù)優(yōu)勢(shì)得到了廣泛
2019-05-07 09:40:04
基于USB總線的高速數(shù)據(jù)采集系統(tǒng)介紹了一種基于USB總線的高速數(shù)據(jù)采集系統(tǒng),討論了USB控制器EZ-USB FX2?CY7C68013?的性能及傳輸方式?給出了該系統(tǒng)的硬件和基于GPIF主控方式實(shí)現(xiàn)
2009-04-11 17:20:15
PCI Express總線是什么?如何去設(shè)計(jì)一種PCI Express接口?如何對(duì)PCI Express接口進(jìn)行仿真測(cè)試?
2021-05-21 06:54:27
采用具有24位∑-△型A/D轉(zhuǎn)換器的系統(tǒng)級(jí)單片機(jī)MSC1210結(jié)合低成本的供電解決方案與CAN控制器SJA1000以及CAN總線收發(fā)器82C250,設(shè)計(jì)一種具有CAN總線接口的24位稱重數(shù)據(jù)采集系統(tǒng),可應(yīng)用于組合稱重設(shè)備、選別設(shè)備。
2021-04-14 06:15:25
本文設(shè)計(jì)一種基于CPLD的數(shù)據(jù)采集控制板。它能實(shí)現(xiàn)信號(hào)采集與控制、信號(hào)處理、通訊及輸出控制等功能。
2021-05-08 07:33:42
本文在分析并行打印接口工作特點(diǎn)的基礎(chǔ)上,設(shè)計(jì)出以51單片機(jī)為核心的并行口數(shù)據(jù)采集系統(tǒng)。
2021-05-31 06:09:25
本文提出了一種新的包括PCI9054單周期讀、寫(xiě)和存儲(chǔ)器映射傳輸?shù)脑O(shè)計(jì),并討論了通用PCI總線高速數(shù)據(jù)采集卡的實(shí)現(xiàn)方案。
2021-06-08 06:28:30
本文介紹一種以FPGA為核心,設(shè)計(jì)了一種基于FPGA的數(shù)字秒表?
2021-05-10 06:40:32
一種基于DSP和CAN總線的數(shù)據(jù)采集與處理系統(tǒng)
2021-06-03 06:14:45
怎樣去設(shè)計(jì)一種信號(hào)調(diào)理電路?怎樣去設(shè)計(jì)一種數(shù)據(jù)采集與控制電路?
2021-05-28 06:29:12
芯片PCI 9030。PCI 9030 是 PLX 公司開(kāi)發(fā)的一種為擴(kuò)展適配卡推出的高性能目標(biāo)接口芯片,其符合 PCI2.2 規(guī)范,3.3V 核心電壓,低功耗,176 引腳 PQFP 或180 引腳
2019-05-05 09:29:33
本文設(shè)計(jì)了一種以 Freescale MC9S08SH4 單片機(jī)和 AD7705 為核心構(gòu)成的智能傳感器系統(tǒng),在普通傳感器上增加了軟件調(diào)零、浮點(diǎn)數(shù)據(jù)處理、自動(dòng)補(bǔ)償、與上位機(jī)雙向通訊、標(biāo)準(zhǔn)化數(shù)字輸出等功能,可以很方便地實(shí)現(xiàn)上位機(jī)對(duì)數(shù)據(jù)的實(shí)時(shí)采集和處理,并具有測(cè)量精度高、結(jié)構(gòu)緊湊、抗干擾能力強(qiáng)等特點(diǎn)。
2021-03-18 06:54:59
本文給出了一種以單片機(jī)為核心的頻率測(cè)量系統(tǒng)的設(shè)計(jì)方法。
2021-05-14 06:17:05
本文介紹了一種基于PCI總線的高速噪聲檢測(cè)系統(tǒng),介紹了采用PCI 9052作為PCI總線接口芯片的數(shù)據(jù)采集部分的設(shè)計(jì)原理,并說(shuō)明了數(shù)據(jù)采集卡的高速采樣和速率可變的實(shí)現(xiàn)原理,給出了底層硬件同上層軟件的連接實(shí)現(xiàn)。
2021-04-09 06:21:14
怎么設(shè)計(jì)一種高性能數(shù)據(jù)采集系統(tǒng)?影響工業(yè)數(shù)據(jù)采集系統(tǒng)DAS的主要噪聲和干擾源有哪些?如何利用接地和屏蔽措施保持信號(hào)完整性?PCB布線通用規(guī)則有哪些?
2021-04-21 06:48:07
是Cypress公司的一種用于點(diǎn)對(duì)點(diǎn)高速串行數(shù)據(jù)通信的接收芯片,它完成碼流輸入模塊的核心功能。它有三種工作模式,這里選用它的解碼模式對(duì)輸入信號(hào)進(jìn)行8B/10B解碼和串并轉(zhuǎn)換。最后輸出經(jīng)過(guò)字節(jié)對(duì)齊的8位并行TLL信號(hào)
2019-05-05 09:29:32
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來(lái)設(shè)計(jì),其通用性、靈活性差,不能
2009-10-30 15:09:49
進(jìn)行轉(zhuǎn)換后可以被外設(shè)設(shè)備使用的信號(hào)。通常,所需要設(shè)計(jì)的功能電路都會(huì)需要一定的邏輯控制,所以PCI9030提供的局部總線接口信號(hào)通常會(huì)引入FPGACPLD中實(shí)現(xiàn)時(shí)序邏輯的控制以簡(jiǎn)化電路。比較重要的信號(hào)有
2019-05-30 05:00:02
的PCI總線速度更快(數(shù)據(jù)傳輸率為133 Mb/s)、實(shí)時(shí)性更好、可控性更佳,更易于實(shí)現(xiàn)高速實(shí)時(shí)的I/O口控制卡、通信接口卡、數(shù)據(jù)采集卡等。但PCI總線也因其32位地址與數(shù)據(jù)復(fù)用、控制總線及時(shí)序較復(fù)雜
2019-04-29 07:00:09
示意圖如圖2所示。3.3 PCI總線接口設(shè)計(jì) PCI總線是Intel公司推出的一種高性能局部總線,其數(shù)據(jù)總線為32位,且可擴(kuò)展成64位,最大數(shù)據(jù)傳輸速率為128 Mb/s~256 Mb/s,遠(yuǎn)遠(yuǎn)
2019-04-26 07:00:08
目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來(lái)設(shè)計(jì),其通用性、靈活性差,不能很好地發(fā)揮PCI總線的性能。針對(duì)這些不足,在分析
2009-03-16 18:02:0510 介紹 PCI 總線的特點(diǎn),對(duì)現(xiàn)有的 PCI 總線的接口設(shè)計(jì)方法進(jìn)行分析;介紹 PCI 接口芯片CY7C09449PV的結(jié)構(gòu)及其與數(shù)字信號(hào)處理器TMS320C32之間接口電路的設(shè)計(jì),提出一種基于PCI和 C32的數(shù)據(jù)
2009-04-08 09:53:4226 基于PCI總線的高速數(shù)據(jù)采集卡系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn):本文介紹一種基于PCI總線的高速數(shù)據(jù)采集卡系統(tǒng)的設(shè)計(jì)方法,討論了設(shè)計(jì)高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵技術(shù),給出了系統(tǒng)整體設(shè)計(jì)方案和P
2009-06-22 19:04:5444 基于FPGA的PCI總線接口設(shè)計(jì)::PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接
2009-06-25 08:17:1848 本文設(shè)計(jì)并實(shí)現(xiàn)了一種基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),主要包括模擬輸入、采集、數(shù)據(jù)傳輸存儲(chǔ)以及計(jì)算機(jī)接口等部分。此系統(tǒng)可用于對(duì)雷達(dá)信號(hào)進(jìn)行實(shí)時(shí)的高速采集,其性能和
2009-07-30 15:02:2817 PCI 總線接口控制器的設(shè)計(jì)是基于PCI總線的應(yīng)用設(shè)計(jì)的關(guān)鍵所在。本文在介紹PCI9054接口控制器的基礎(chǔ)上,給出了一種通用的高速數(shù)據(jù)采集接口的設(shè)計(jì),并提出了一種新的包括PCI9054單
2009-07-30 15:33:1318 介紹以TMS320C542 為核心處理器的數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)微弱信號(hào)檢測(cè)。該系統(tǒng)優(yōu)化硬件調(diào)理電路設(shè)計(jì),保證采集數(shù)據(jù)的精度要求。利用DSP 實(shí)現(xiàn)時(shí)域信號(hào)的取樣積累平均算法,改善信噪
2009-08-07 09:27:1120 本文詳細(xì)闡述了在開(kāi)發(fā)PCI 數(shù)據(jù)采集卡過(guò)程中,本地總線和PCI 總線之間基于FIFO的DMA 模塊設(shè)計(jì),包括其硬件電路設(shè)計(jì)和WDM 驅(qū)動(dòng)程序的編寫(xiě)。PCI 總線是先進(jìn)的高性能32/64 位局部總
2009-08-07 10:27:2922 介紹了一種基于單片機(jī)C8051F300 控制的微弱生理信號(hào)多通道數(shù)據(jù)采集終端的硬件研制。系統(tǒng)硬件主要包括干擾抑制電路、濾波放大電路以及單片機(jī)信號(hào)采集電路。采用普通Ag/AgCl 電極
2009-08-15 08:28:4634 本文對(duì)基于PCI 總線的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)作了詳細(xì)的說(shuō)明,設(shè)計(jì)出的數(shù)據(jù)采集系統(tǒng)可以應(yīng)用于諸如數(shù)字示波器、數(shù)字頻譜儀和語(yǔ)音識(shí)別等領(lǐng)域。系統(tǒng)采用了PCI 總線作為
2009-08-15 10:48:2021 PCI 總線是先進(jìn)的高性能32/64 位局部總線,成為微機(jī)總線標(biāo)準(zhǔn)。PCI 總線接口設(shè)計(jì)較其它總線接口設(shè)計(jì)復(fù)雜,本文討論了接口設(shè)計(jì)的方案,選擇CH365 作為接口芯片,描述了數(shù)據(jù)采集
2009-08-19 10:19:5527 本文介紹一種基于FPGA 和DSP 的高性能PCI 數(shù)據(jù)采集處理卡的電路原理設(shè)計(jì)和PCI接口軟件設(shè)計(jì)。該數(shù)據(jù)采集處理卡主要采用TI 公司的TMS320C6416 數(shù)字信號(hào)處理器和XILINX公司VIRTEX2 系列的
2009-08-24 10:55:3234 本文介紹了一種基于PCI 總線的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案,該方案具有高速度、低成本的優(yōu)點(diǎn)。并給出了PCI 總線控制器的實(shí)現(xiàn)和具體的硬件電路設(shè)計(jì),最后介紹了用Windriver 編寫(xiě)
2009-08-31 11:51:3319 以低成本,高性能的設(shè)計(jì)思路實(shí)現(xiàn)了一種用于建筑工程材料測(cè)試的數(shù)據(jù)采集卡,系統(tǒng)基于PCI 數(shù)據(jù)總線,8 路模擬量輸入,配置為不同放大系數(shù)。具有結(jié)構(gòu)緊湊,高可靠性和高穩(wěn)定性
2009-09-01 09:01:0118 一種測(cè)量微弱信號(hào)的鎖定放大電路設(shè)計(jì)摘要: 分析了基于相關(guān)技術(shù)測(cè)量微弱信號(hào)的鎖定放大電路的工作原理和各組成部分. 針對(duì)非接觸式基于多磁場(chǎng)渦流效應(yīng)的DC
2010-05-23 15:20:0647 針對(duì)某綜合測(cè)試系統(tǒng)的測(cè)試需求,采用一種基于PCI總線的塔康(TACAN)視頻信號(hào)產(chǎn)生電路設(shè)計(jì)方案,實(shí)現(xiàn)了塔康視頻信號(hào)方位可調(diào)整的功能。介紹了系統(tǒng)的工作原理和設(shè)計(jì)要求;重點(diǎn)
2010-07-21 16:13:5818 本文介紹一種基于PCI Express 總線的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案及功能實(shí)現(xiàn)。給出系統(tǒng)的基本結(jié)構(gòu)及單元組成,重點(diǎn)闡述系統(tǒng)硬件設(shè)計(jì)的關(guān)鍵技術(shù)和本地總線的控制邏輯,詳細(xì)探
2010-09-22 08:15:0462 基于PCI總線數(shù)字信號(hào)處理機(jī)的硬件設(shè)計(jì)
以INTEL公司為主推出的PCI總線規(guī)范。采用PCI總線設(shè)備所具有的配置空間以及PCI總線通過(guò)橋接電路與CPU相連的技
2009-03-30 12:21:39566 一種基于PCI總線和DSP技術(shù)的虛擬儀器設(shè)計(jì)
傳統(tǒng)的虛擬儀器由一塊基于PCI總線的直接利用A/D和D/A芯片構(gòu)成的數(shù)據(jù)采集板卡和相應(yīng)的軟件組成,但隨著計(jì)算機(jī)網(wǎng)
2009-04-22 17:44:37651 文章介紹了一種基于PCI總線的高速噪聲檢測(cè)系統(tǒng),介紹了采用PCI 9052作為PCI總線接口芯片的數(shù)據(jù)采集部分的設(shè)計(jì)原理,并說(shuō)明了數(shù)據(jù)采集卡的高速采樣和速率可變的實(shí)現(xiàn)原理,給出了底層
2009-06-16 07:59:44659 摘 要 :PCI是一種高性能的局部總線規(guī)范,可實(shí)現(xiàn)各種功能標(biāo)準(zhǔn)的PCI總線卡。本文簡(jiǎn)要介紹了PCI總線的特點(diǎn)、信號(hào)與命令,提出了一種利用高速FPGA實(shí)現(xiàn)PCI總線接口的
2009-06-20 13:13:28936 基于PCI總線多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
摘 要:基于PCI總線的高速數(shù)據(jù)采集系統(tǒng)是近年來(lái)數(shù)據(jù)采集及其傳輸技術(shù)的一個(gè)發(fā)展方向。文中
2009-10-22 17:52:101312 微弱振動(dòng)信號(hào)自適應(yīng)采集系統(tǒng)設(shè)計(jì)
在許多交通運(yùn)行機(jī)械的振動(dòng)信號(hào)測(cè)量中,強(qiáng)噪聲和微弱振動(dòng)信號(hào)混疊在正常振動(dòng)信號(hào)中,給振動(dòng)系統(tǒng)的微弱信號(hào)
2009-10-25 12:36:331801 PCI總線接口技術(shù)及其在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
一種基于PCI總線的高速數(shù)據(jù)采集傳輸系統(tǒng)的實(shí)現(xiàn),討論了PCI總線控制器9054的性能及三種傳輸模式,
2009-12-08 14:39:061016 摘要:隨著數(shù)字信號(hào)處理技術(shù)和計(jì)算機(jī)技術(shù)的不斷發(fā)展,基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)將會(huì)得到越來(lái)越廣泛的應(yīng)用。以實(shí)際開(kāi)發(fā)的系統(tǒng)為背景,詳細(xì)論述了基于DSP的PCI總線結(jié)構(gòu)的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。 關(guān)鍵詞:DSP;PCI總線;驅(qū)動(dòng)模型;數(shù)字
2011-02-28 00:36:31119 本文介紹了PCI總線接口芯片PCI9054的性能、總線操作及其DMA數(shù)據(jù)傳輸方式,并且通過(guò)它在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用實(shí)例,闡述了PCI9054在PCI接口電路設(shè)計(jì)中的簡(jiǎn)便性和實(shí)用性。
2011-07-18 15:32:1164 本文介紹的DSP與PCI總線的接 接方案靈活簡(jiǎn)單,減小了布板的復(fù)雜度,簡(jiǎn)化了PCI總線要求的時(shí)序,縮短了開(kāi)發(fā)周期。采用該方案設(shè)計(jì)的數(shù)據(jù)處理系統(tǒng)工作穩(wěn)定,已應(yīng)用在低頻信號(hào)檢測(cè)領(lǐng)域
2011-08-19 16:11:061660 本文在詳細(xì)闡述處理板的整體結(jié)構(gòu)和DSP與PCI9656的接口電路設(shè)計(jì)原理的基礎(chǔ)上,提出一種ADSPTS201基于橋芯片PCI9656實(shí)現(xiàn)與CPCI總線通信的雷達(dá)信號(hào)處理板的設(shè)計(jì)方案,實(shí)現(xiàn)RocketIO到DSP數(shù)據(jù)的
2011-09-08 13:56:471970 為提取噪聲背景下的微弱信號(hào),提出了一種硬件與軟件相結(jié)合的實(shí)現(xiàn)方案。采用儀表放大技術(shù)和單片機(jī)控制技術(shù)相結(jié)合對(duì)數(shù)據(jù)進(jìn)行檢測(cè)和處理。該系統(tǒng)優(yōu)化硬件調(diào)理電路設(shè)計(jì),保證采集
2012-02-28 17:47:12348 針對(duì)LVDS在航空測(cè)控領(lǐng)域的某特殊要求,研制開(kāi)發(fā)了一種符合PCI總線規(guī)范的LVDS信號(hào)采集卡,該信號(hào)采集卡以FPGA為核心構(gòu)建,具有本地存儲(chǔ)大容量數(shù)據(jù)的能力,能夠?qū)Ω咚俅?b class="flag-6" style="color: red">數(shù)據(jù)量的LVD
2013-09-18 10:47:2634 基于PCI總線接口卡的ARINC429總線數(shù)據(jù)仿真與采集系統(tǒng)
2017-01-14 11:24:3913 一種傳感器微弱信號(hào)放大電路的設(shè)計(jì)
2017-10-12 15:03:527 對(duì)于絕大多數(shù)數(shù)據(jù)采集系統(tǒng)而言,其采集對(duì)象一般都為大信號(hào),即有用信號(hào)的幅值遠(yuǎn)遠(yuǎn)大于噪聲,然而在一些特殊的場(chǎng)合,采集到的信號(hào)往往很微弱,并且常常被隨機(jī)噪聲所淹沒(méi)。這種情況下,僅僅采用放大器和濾渡器無(wú)法
2017-11-30 12:06:51693 傳輸速率為132~264MB/s,是目前使用較為廣泛的一種總線。在高速信號(hào)的實(shí)時(shí)處理中,利用PCI總線將采集數(shù)據(jù)直接傳送到微機(jī)系統(tǒng)內(nèi)存,可有效解決數(shù)據(jù)的實(shí)時(shí)傳輸和存儲(chǔ),為信號(hào)的實(shí)時(shí)處理提供方便。利用PCI
2019-01-28 18:06:01355 本文詳細(xì)介紹了一種基于PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在Windows2000 環(huán)境下進(jìn)行數(shù)據(jù)采集和存儲(chǔ)的方法。該系統(tǒng)用于某型號(hào)衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計(jì)與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2019-11-27 16:19:004 PCI總線的信號(hào)定義 PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過(guò)一系列信號(hào)與PCI總線相連,這些信號(hào)由地址/數(shù)據(jù)信號(hào)、控制信號(hào)、仲裁信號(hào)、中斷信號(hào)等多種
2021-07-18 09:55:321981 Component Interconnect)是Intel公司推出的一種高性能32/64位局部總線,最大數(shù)據(jù)傳輸速率為132~264MB/s,是目前使用較為廣泛的一種總線。在高速信號(hào)的實(shí)時(shí)處理中,利用PCI總線將采集數(shù)據(jù)直接傳送到微機(jī)系統(tǒng)內(nèi)存,可有效解決數(shù)據(jù)的實(shí)時(shí)傳輸和存儲(chǔ),為信號(hào)的實(shí)時(shí)處理提供方便。利用PCI總線進(jìn)
2023-10-07 14:55:02289
評(píng)論
查看更多