完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): High Temp 20-80MHz 10Bit Bus LVDS SerDes w/IEEE 1149.1 JTAG & at-speed BIST 數(shù)據(jù)表
SCAN921025H將10位寬并行LVCMOS /LVTTL數(shù)據(jù)總線轉(zhuǎn)換為帶有嵌入式時(shí)鐘的單個(gè)高速總線LVDS串行數(shù)據(jù)流。 SCAN921226H接收總線LVDS串行數(shù)據(jù)流,并將其轉(zhuǎn)換回10位寬的并行數(shù)據(jù)總線并恢復(fù)并行時(shí)鐘。
這兩款設(shè)備均符合IEEE 1149.1邊界掃描測(cè)試標(biāo)準(zhǔn)。 IEEE 1149.1功能通過(guò)標(biāo)準(zhǔn)測(cè)試訪問(wèn)端口(TAP)為背板或電纜互連提供設(shè)計(jì)或測(cè)試工程師訪問(wèn),并具有驗(yàn)證差分信號(hào)完整性的能力。這對(duì)器件還具有高速BIST模式,可以快速驗(yàn)證串行器和解串器之間的互連。
SCAN921025H通過(guò)背板或電纜傳輸數(shù)據(jù)。單差分對(duì)數(shù)據(jù)路徑使PCB設(shè)計(jì)更容易。此外,減少的電纜,PCB走線數(shù)量和連接器尺寸極大地降低了成本。由于一個(gè)輸出串行傳輸時(shí)鐘和數(shù)據(jù)位,因此可以消除時(shí)鐘到數(shù)據(jù)和數(shù)據(jù)到數(shù)據(jù)的偏移。當(dāng)不使用任何一個(gè)器件時(shí),掉電引腳通過(guò)降低電源電流來(lái)節(jié)省功耗。在串行器啟動(dòng)時(shí),您可以選擇激活同步模式或允許解串器使用同步到隨機(jī)數(shù)據(jù)功能。通過(guò)使用同步模式,解串器將在指定的鎖定時(shí)間內(nèi)建立對(duì)信號(hào)的鎖定。此外,嵌入式時(shí)鐘確保每12位周期在總線上進(jìn)行轉(zhuǎn)換。這消除了由于充電電纜條件導(dǎo)致的傳輸錯(cuò)誤。此外,您可以將SCAN921025H輸出引腳置于三態(tài)以實(shí)現(xiàn)高阻態(tài)。 PLL可鎖定20 MHz至80 MHz之間的頻率。
所有商標(biāo)均為他們各自的所有者。
? |
---|
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
SCAN921025H | SCAN921226H |
---|---|
-40 to 125 ? ? | -40 to 125 ? ? |
NFBGA ? ? | NFBGA ? ? |
49NFBGA: 49 mm2: 7 x 7(NFBGA) ? ? | 49NFBGA: 49 mm2: 7 x 7(NFBGA) ? ? |
49NFBGA ? ? | 49NFBGA ? ? |