NB4L52是差分數(shù)據(jù)和時鐘D觸發(fā)器,具有差分異步復位功能。差分輸入包含內(nèi)部50歐姆端接電阻,可接受LVPECL,LVCMOS,LVTTL,CML或LVDS邏輯電平。當時鐘從低電平變?yōu)楦唠娖綍r,數(shù)據(jù)將被傳輸?shù)讲罘諰VPECL輸出。差分時鐘輸入允許NB4L52也用作負邊沿觸發(fā)設備。該器件采用小型3mm x 3mm 16引腳QFN封裝。
特性 |
|
|
|
- 差分LVPECL輸出,750 mV PeaktoPeak,典型
|
- 工作范圍:VCC = 2.375 V至5.5 V,VEE = 0 V
|
電路圖、引腳圖和封裝圖