電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于FPGA硬件實現(xiàn)數(shù)字Costas環(huán)的設(shè)計

基于FPGA硬件實現(xiàn)數(shù)字Costas環(huán)的設(shè)計

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

基于FPGA數(shù)字核脈沖分析器硬件設(shè)計方案

為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。用QuartusⅡ軟件在FPGA平臺上完成了數(shù)字核脈沖的幅度提取并生成能譜。
2013-11-21 10:57:261948

FPGA數(shù)字核脈沖分析器硬件電路

基于FPGA數(shù)字核脈沖分析器硬件設(shè)計方案,該方案采用現(xiàn)場可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計。
2015-02-03 09:55:051870

FPGA+DSP;FPGA+ARM硬件設(shè)計

本人剛?cè)腴TFPGA,不知道如何實現(xiàn)FPGA+DSP,FPGA+ARM接口設(shè)計,網(wǎng)上查詢有的說FPGA+DSP可以通過EMIF,IP核實現(xiàn),FPGA+ARM可以通過SPI,有沒有具體硬件參考的?
2016-08-27 11:30:26

FPGA實現(xiàn)原理

控制這些開關(guān),從而定義FPGA內(nèi)部的信號路徑。 FPGA的工作原理主要涉及以下步驟: 設(shè)計描述 :首先,用戶需要使用硬件描述語言(如VHDL或Verilog)來描述他們想要實現(xiàn)數(shù)字系統(tǒng)。這個描述稱為
2024-01-26 10:03:55

FPGA實現(xiàn)負(fù)反饋控制純數(shù)字鎖相環(huán)

該文章是完全原創(chuàng),用最簡潔的語言講清楚FPGA實現(xiàn)負(fù)反饋的精要。震撼!FPGA實現(xiàn)負(fù)反饋控制純數(shù)字鎖相環(huán)!.zip (225.26 KB )
2019-04-30 04:50:41

FPGA數(shù)字信號處理實現(xiàn)原理及方法

FPGA數(shù)字信號處理實現(xiàn)原理及方法
2012-08-15 19:00:58

FPGA數(shù)字信號處理實現(xiàn)原理及方法

FPGA數(shù)字信號處理實現(xiàn)原理及方法
2012-08-19 13:37:35

FPGA硬件設(shè)計教程資料

,整板硬件包括FPGA電路, DDR3電路,外圍接口電路,加上時鐘和控制邏輯等輔助電路,形成一個完整的、一體化的數(shù)字系統(tǒng)硬件平臺。能夠快速接入FC-AE網(wǎng)絡(luò),實現(xiàn)光纖總線終端的數(shù)據(jù)通訊。課程提供項目
2021-11-17 23:12:06

FPGA畢業(yè)論文選題大全

)設(shè)計交通燈控制電路  采用可編程器件(FPGA/CPLD)設(shè)計數(shù)字鐘  基于VHDL建模實現(xiàn)FSK的調(diào)制與解調(diào)  數(shù)字鎖相環(huán)法位同步信號  基于FPGA的碼速調(diào)整電路的建模與設(shè)計  基于VHDL或
2012-02-10 10:40:31

FPGA設(shè)計與DSP設(shè)計有什么區(qū)別

,PWM等等數(shù)字電路,也就說我們要用其實現(xiàn)一個特定的或是通用的硬件功能一個或是多個模塊,這些模塊的各個細(xì)節(jié)都要要用HDL來描述設(shè)計實現(xiàn)。目前的FPGA都可以直接內(nèi)嵌諸如ARM7,CoretexM1
2019-06-27 06:22:39

costas loop

這幾天一直在做用costas環(huán)法提取載波,做得都想吐了,還是沒能成功。。郁悶了。。
2013-08-07 17:24:18

costas環(huán)載波同步

做DVB_S2解調(diào)器,接觸了載波同步,我們選用了costas環(huán)來做載波同步,之前聽一個工程師和我說,costas環(huán)的輸入信號是基帶信號,但我查了很多論文,也加上自己的推導(dǎo)都告訴我,costas環(huán)是對中頻信號進(jìn)行載波恢復(fù)的,這個就很矛盾了,到底是信有經(jīng)驗的工程師,還是相信自己推導(dǎo)出來的結(jié)論,糾結(jié)中……
2017-03-02 15:14:21

數(shù)字信號處理的FPGA實現(xiàn)

數(shù)字信號處理的FPGA實現(xiàn)
2019-12-31 17:24:40

數(shù)字信號處理的FPGA實現(xiàn)

數(shù)字信號處理的FPGA實現(xiàn)
2020-04-06 11:20:46

數(shù)字信號處理的FPGA實現(xiàn)

數(shù)字信號處理的FPGA實現(xiàn),還有個大的,上傳不了,要的M
2013-03-15 17:26:53

數(shù)字鎖相環(huán)設(shè)計步驟

堆疊著鑒相、同相積分、中相積分、濾波等專用名詞。這些概念距離硬件設(shè)計實現(xiàn)數(shù)字鎖相環(huán)較遠(yuǎn)。Div20PLL Port(clock : in std_logic; --80M local clkflow
2012-01-12 15:29:12

硬件環(huán)(HiL)

硬件環(huán),也即是硬件在回路(HiL),首先看一下下面三種情況的區(qū)別(如果將實際控制器的仿真稱為 虛擬控制器,實際對象的仿真稱為虛擬對象,可得到控制系統(tǒng)仿真的3種形式:)①虛擬控制器+虛擬對象=動態(tài)
2016-02-03 15:57:33

AD9653和FPGA硬件接法

AD9653和FPGA硬件接法,ADC數(shù)字供電1.8,輸出LVDS信號,與FPGA連接的這個BANK多少電壓供電
2021-08-05 18:25:35

一種基于FPGA的DSU硬件實現(xiàn)方法

摘要:為了實現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明
2019-06-28 08:27:33

什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?

什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?
2021-05-08 08:05:40

利用FPGA怎么實現(xiàn)數(shù)字信號處理?

DSP技術(shù)廣泛應(yīng)用于各個領(lǐng)域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現(xiàn)數(shù)字信號處理系統(tǒng),具有很強(qiáng)的實時性和靈活性,因此利用FPGA實現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27

基于FPGA數(shù)字三相鎖相環(huán)的基本原理分析

HDL硬件描述語言對優(yōu)化前后的算法進(jìn)行了編碼實現(xiàn)。仿真和實驗結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。關(guān)鍵詞:FPGA;三相鎖相環(huán);乘法復(fù)用;CORDIC
2019-06-27 07:02:23

基于FPGA數(shù)字電路實驗平臺,要求上位機(jī)用labview ,實現(xiàn)幾個模塊功能,并且實現(xiàn)自動打分功能

內(nèi)容:1.掌握Verilog語法及使用方法,初步了解FPGA的基本工作原理及其他簡單數(shù)字系統(tǒng)的系統(tǒng)級設(shè)計方法,學(xué)會如何利用FPGA實現(xiàn)實際的各種功能。 2.采用Labview實現(xiàn)上位機(jī)程序編寫,實現(xiàn)
2016-04-19 20:33:42

基于FPGA數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

的互聯(lián)比較多,因此要求FPGA的引腳數(shù)足夠多。同時由于晶振提供的時鐘頻率為50MHz,滿足不了100M以上的傳輸速度,因此需要FPGA內(nèi)部帶有鎖相環(huán)。另外,為了實現(xiàn)系統(tǒng)脫機(jī)工作,要求FPGA支持配置
2018-12-11 10:59:36

基于FPGA的FFT算法硬件實現(xiàn)

本帖最后由 gk320830 于 2015-3-8 21:23 編輯 開始科創(chuàng),老師給了我們一個題基于FPGA的FFT算法硬件實現(xiàn)。但是什么都不會,想找些論文看看,求相關(guān)的論文
2012-05-24 22:14:40

基于FPGA的GPS接收機(jī)設(shè)計方案

利用可編程片上系統(tǒng)(SOPC)技術(shù),設(shè)計了一種基于FPGA的GPS接收機(jī)。提出了基于多普勒頻域移位的捕獲策略,并分析了捕獲時間?;谘舆t鎖定環(huán)Costas 環(huán)跟蹤方法,給出接收機(jī)的SOPC實現(xiàn)
2023-09-19 06:34:35

基于FPGA的超高速FFT硬件實現(xiàn)

是處理數(shù)字信號如圖形、語音及圖像等領(lǐng)域的重要變換工具??焖俑道锶~變換(FFT)是DFT的快速算法。FFT算法的硬件實現(xiàn)一般有3種形式:1)使用通用DSP來實現(xiàn);2)用專用DSP來實現(xiàn);3)通過FPGA
2009-06-14 00:19:55

如何實現(xiàn)基于VHDL語言的全數(shù)字鎖相環(huán)?

 隨著集成電路技術(shù)的不斷進(jìn)步,數(shù)字化應(yīng)用逐漸普及,在數(shù)字通信、電力系統(tǒng)自動化等方面越來越多地運用了數(shù)字鎖相環(huán)。它的好處在于免去了模擬器件的繁瑣,而且成本低、易實現(xiàn)、省資源。本文綜合以上考慮,在一片FPGA中以Quartus II為平臺用VHDL實現(xiàn)了一個全數(shù)字鎖相環(huán)功能模塊,構(gòu)成了片內(nèi)鎖相環(huán)。   
2019-10-10 06:12:52

如何創(chuàng)建硬件環(huán)測試系統(tǒng)?

怎么選擇硬件環(huán)測試系統(tǒng)I/O接口?如何創(chuàng)建硬件環(huán)測試系統(tǒng)?
2021-04-12 06:39:58

如何去設(shè)計基于FPGA硬件環(huán)仿真器?

為何需要基于FPGA硬件環(huán)仿真器?如何去設(shè)計基于FPGA硬件環(huán)仿真器?
2021-05-06 09:18:32

如何用數(shù)字IC/FPGA實現(xiàn)算法

主要內(nèi)容包括:1. 為什么很多人覺得學(xué)習(xí)FPGA很困難,以及HDL學(xué)習(xí)的一些誤區(qū);2. 軟件和硬件在算法實現(xiàn)上的區(qū)別;3. 通過具體例子詳細(xì)講解了從算法的行為級建模向RTL級建模的轉(zhuǎn)換思想和底層電路
2015-09-18 15:44:39

如何采用ADF4111實現(xiàn)數(shù)字鎖相式可調(diào)頻率源的設(shè)計?

鎖相環(huán)是什么工作原理?如何采用FPGA與頻率綜合器ADF4111相結(jié)合的方法實現(xiàn)數(shù)字鎖相式頻率源的設(shè)計?
2021-04-14 07:00:20

如何采用VHDL實現(xiàn)數(shù)字鎖相環(huán)電路的設(shè)計?

數(shù)字鎖相環(huán)由那幾部分組成?數(shù)字鎖相環(huán)的原理是什么?如何采用VHDL實現(xiàn)數(shù)字鎖相環(huán)電路的設(shè)計?
2021-05-07 06:14:44

異步FIFO和鎖相環(huán)結(jié)構(gòu)在CvcloneⅢFPGA中怎么實現(xiàn)?

,影響系統(tǒng)可靠性,要進(jìn)一步提高系統(tǒng)實時性,必須研究開發(fā)高速嵌入式雷達(dá)信號采集系統(tǒng)。這里結(jié)合高速嵌入式數(shù)據(jù)采集系統(tǒng),提出一種基于CvcloneⅢFPGA實現(xiàn)的異步FIFO和鎖相環(huán)(PLL)結(jié)構(gòu)來實現(xiàn)
2019-08-21 06:56:32

怎么實現(xiàn)BCH譯碼器的FPGA硬件設(shè)計?

本文通過對長BCH碼優(yōu)化方法的研究與討論,針對標(biāo)準(zhǔn)中二進(jìn)制BCH碼的特性,設(shè)計了實現(xiàn)該譯碼器的FPGA硬件結(jié)構(gòu)。
2021-06-15 09:23:27

怎么實現(xiàn)基于fpga+stm32的數(shù)字示波器設(shè)計?

怎么實現(xiàn)基于fpga+stm32的數(shù)字示波器設(shè)計?
2021-11-15 07:09:58

怎么利用FPGA實現(xiàn)數(shù)字圖像的空域濾波算法?

本文研究的就是在FPGA設(shè)計平臺上設(shè)計硬件電路,實現(xiàn)數(shù)字圖像的空域濾波算法。
2021-04-30 06:29:41

怎么利用FPGA實現(xiàn)數(shù)字電壓表的設(shè)計

怎么利用FPGA實現(xiàn)數(shù)字電壓表的設(shè)計?
2021-05-06 10:19:03

怎么利用FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC?

數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-08-19 06:15:33

怎么在Matlab中實現(xiàn)數(shù)字通信FPGA硬件設(shè)計?

System Generator for DSP的特點是什么?如何使用System Generator for DSP實現(xiàn)系統(tǒng)級建模?怎么在Matlab中實現(xiàn)數(shù)字通信FPGA硬件設(shè)計?
2021-04-29 06:20:46

有關(guān)fpga中的鎖相環(huán)

fpga中的用鎖相環(huán)產(chǎn)生時鐘信號相比于用計數(shù)器進(jìn)行分頻有哪些優(yōu)點,看fpga中鎖相環(huán)的結(jié)構(gòu),其前期的輸入信號和后期的輸出信號不也是通過計數(shù)器進(jìn)行分頻實現(xiàn)的嗎
2014-10-06 10:46:05

求一種使用CPU控制數(shù)字鎖相環(huán)頻率合成系統(tǒng)FPGA實現(xiàn)方法

數(shù)字鎖相環(huán)頻率合成系統(tǒng)的工作原理CPU控制數(shù)字鎖相環(huán)頻率合成系統(tǒng)FPGA實現(xiàn)
2021-04-09 06:20:37

求助:小波算法的FPGA硬件如何實現(xiàn)

本帖最后由 upup11 于 2012-11-21 20:45 編輯 我想請教一個問題:如何用FPGA硬件實現(xiàn)小波變換。 問題的由來:我在做一個不影響語音通信的前提下,電話線感應(yīng)信號特征提取
2012-11-20 21:35:16

請問ADF4351能做數(shù)字鎖相環(huán)實現(xiàn)位同步嗎

工程師您好:ADF4351內(nèi)部集成VCO振蕩器,如果結(jié)合外部環(huán)路濾波器和外部參考時鐘頻率能構(gòu)成數(shù)字鎖相環(huán)嗎?如果不能是不是因為ADF4351內(nèi)部沒有鑒相器,如果我想做數(shù)字鎖相環(huán)還要和ADF4002合用嗎?能實現(xiàn)位同步嗎?期待您們的答復(fù)!
2018-09-14 14:23:29

采用FPGA實現(xiàn)數(shù)字視頻轉(zhuǎn)換接口設(shè)計

芯片提供視頻數(shù)據(jù)的模擬通道,共同匯集到DVI-I輸出接口,傳送到數(shù)字顯示器或模擬顯示器上顯示。   圖2 硬件構(gòu)架框圖   輸出圖像的分辨率要求FPGA與TMDS發(fā)送芯片之間傳送數(shù)據(jù)的帶寬在100M
2019-05-05 09:29:33

基于FPGA的超高速FFT硬件實現(xiàn)

介紹了頻域抽取基二快速傅里葉運算的基本原理;討論了基于FPGA達(dá)4 096點的大點數(shù)超高速FFT硬件系統(tǒng)設(shè)計與實現(xiàn)方法,當(dāng)多組大點數(shù)進(jìn)行FFT運算時,利用FPGA內(nèi)部大容量存儲資源,采
2009-04-26 18:33:0826

基于FPGA的Kohonen競爭網(wǎng)絡(luò)硬件實現(xiàn)

本文介紹了神經(jīng)網(wǎng)絡(luò)VLSI硬件實現(xiàn)的基本情況和VerilgHDL硬件設(shè)計方法的概念,在此基礎(chǔ)上利用FPGA設(shè)計出了Kohonen競爭網(wǎng)絡(luò)硬件電路,其工作頻率為33Mhz,并對其工作過程進(jìn)行了較詳細(xì)的
2009-06-18 08:49:2111

基于FPGA 的指紋識別算法硬件實現(xiàn)

提出用FPGA實現(xiàn)指紋識別算法, 代替了PC 機(jī)、通用MCU 或者DSP。算法由硬件實現(xiàn), 提高了運算速度。同時具體說明了指紋識別系統(tǒng)的基本原理、系統(tǒng)總體結(jié)構(gòu)、FPGA 模塊劃分, 以及指
2009-07-22 15:17:270

數(shù)字下變頻的FPGA實現(xiàn)

本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個具體的實例,給出了FPGA 實現(xiàn)的具體過程。
2009-11-30 14:11:5234

數(shù)字濾波器在FPGA中的實現(xiàn)

數(shù)字濾波器在FPGA中的實現(xiàn)
2010-02-09 10:21:2776

基于新型FPGA實現(xiàn)高速數(shù)字下變頻

介紹了一種基于新型FPGA的高速數(shù)字下變頻的實現(xiàn)方法,它充分利用數(shù)字下變頻的優(yōu)化算法以及FPGA領(lǐng)域的新技術(shù),去除由于數(shù)據(jù)速率過高而造成的各種瓶頸,極大地減少了計算量和FPG
2010-07-02 16:49:2421

直擴(kuò)QPSK系統(tǒng)中Costas環(huán)原理及其實現(xiàn)

介紹了某直接序列擴(kuò)頻、QPSK調(diào)制系統(tǒng)接收通道中四相Costas載波跟蹤環(huán)的原理及其基于DSP+FPGA實現(xiàn)。著重論述了跟蹤環(huán)的鑒相特性和環(huán)路濾波器的設(shè)計和參數(shù)計算。
2010-08-04 11:43:350

基于FPGA數(shù)字復(fù)接器的設(shè)計

本文提出了基于FPGA技術(shù)實現(xiàn)數(shù)字復(fù)接系統(tǒng)的設(shè)計方案,并介紹了有代表性的較簡單的四路同步復(fù)接器系統(tǒng)總體設(shè)計。硬件電路調(diào)試證明,該方案是行之有效的。
2010-08-06 16:33:1630

基于FPGA的模糊CMAC網(wǎng)絡(luò)的硬件實現(xiàn)

提出了模糊CMAC網(wǎng)絡(luò)的一種基于FPGA硬件實現(xiàn)方法。首先,分析了模糊CMAC網(wǎng)絡(luò)的結(jié)構(gòu)與算法,并以MATLAB仿真為依據(jù),得到模糊CMAC網(wǎng)絡(luò)的FPGA實現(xiàn)所需的參數(shù);在此基礎(chǔ)上,對模糊CMAC
2010-08-09 14:55:0319

DCT域數(shù)字水印算法的FPGA實現(xiàn)

提出一種基于DCT域的數(shù)字水印算法,并用FPGA硬件實現(xiàn)其中關(guān)鍵部分DCT變換。采用VHDL語言有效設(shè)計和實現(xiàn)DCT變換,分析與仿真結(jié)果表明:與軟件實現(xiàn)相比,用FPGA實現(xiàn)水印算法具有高
2010-12-28 10:22:1420

基于DSP的高階COSTAS鎖相環(huán)的設(shè)計

基于DSP的高階COSTAS鎖相環(huán)的設(shè)計 COSTAS環(huán)是一種閉環(huán)自適應(yīng)系統(tǒng),用于提取相干載波。本文主要介紹了一種用于載波同步的高階COSTAS環(huán)路,用于完成MPSK的相干解調(diào)中的載
2009-05-25 18:15:361253

基于FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC技術(shù)

基于FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC技術(shù) 數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實現(xiàn)
2010-05-25 09:39:101309

基于FPGA的2-D模糊CMAC網(wǎng)絡(luò)的硬件實現(xiàn)

提出了二維模糊CMAC網(wǎng)絡(luò)的一種基于FPGA硬件實現(xiàn)方法。首先,分析了模糊CMAC網(wǎng)絡(luò)的結(jié)構(gòu)與算法,并以Matlab仿真為依據(jù),得到模糊CMAC網(wǎng)絡(luò)的FPGA實現(xiàn)所需的參數(shù);在此基礎(chǔ)上,對模糊CMAC網(wǎng)絡(luò)進(jìn)行硬件模塊劃分,基于VHDL實現(xiàn)了各硬件模塊的功能描述,并對模塊
2011-03-15 17:19:5629

融合DSP設(shè)計與FPGA硬件實現(xiàn)

System Generator 工具由 MathWorks 與 Xilinx 合作開發(fā)而成,DSP 設(shè)計人員可使用 MATLAB 和Simulink 工具在 FPGA 內(nèi)進(jìn)行開發(fā)和仿真來完善 DSP 設(shè)計。 該工具為系統(tǒng)級 DSP 設(shè)計與 FPGA 硬件實現(xiàn)的融合起
2011-05-11 18:36:23224

基于FPGA數(shù)字收發(fā)機(jī)信號處理研究與實現(xiàn)

本文提出基于FPGA數(shù)字收發(fā)機(jī)信號處理研究與實現(xiàn)
2011-11-01 18:20:4250

數(shù)字信號處理的FPGA實現(xiàn)_劉凌譯

本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計中常用軟件簡介、用fpga實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的fpga實現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:120

FPGA實現(xiàn)數(shù)字時鐘

在Quartus Ⅱ開發(fā)環(huán)境下,用Verilog HDL硬件描述語言設(shè)計了一個可以在FPGA芯片上實現(xiàn)數(shù)字時鐘. 通過將設(shè)計代碼下載到FPGA的開發(fā)平臺Altera DE2開發(fā)板上進(jìn)行了功能驗證. 由于數(shù)字時鐘的通用
2011-11-29 16:51:43178

基于FPGA數(shù)字穩(wěn)定校正單元的實現(xiàn)

為了實現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明基于FPGA
2012-06-26 15:48:3627

基于FPGA數(shù)字鎖相環(huán)設(shè)計與實現(xiàn)

基于FPGA數(shù)字鎖相環(huán)設(shè)計與實現(xiàn)技術(shù)論文
2015-10-30 10:38:359

數(shù)字信號處理的FPGA實現(xiàn)

本書比較全面地闡述了fpga數(shù)字信號處理中的應(yīng)用問題。本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計中常用軟件簡介、用fpga實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:4644

數(shù)字圖像邊緣檢測的FPGA實現(xiàn)

數(shù)字圖像邊緣檢測的FPGA實現(xiàn)......
2016-01-04 15:31:5518

FPGA實現(xiàn)數(shù)字鎖相環(huán)

Xilinx FPGA工程例子源碼:用FPGA實現(xiàn)數(shù)字鎖相環(huán)
2016-06-07 15:07:4537

數(shù)字信號處理的FPGA實現(xiàn)

數(shù)字信號處理的FPGA實現(xiàn)
2016-12-14 22:08:2532

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)

基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)
2016-12-16 22:23:0014

基于FPGA的全數(shù)字FQPSK調(diào)制器實現(xiàn)_楊峰

基于FPGA的全數(shù)字FQPSK調(diào)制器實現(xiàn)_楊峰
2017-03-19 11:38:262

適用于MPSK載波提取的高階COSTAS環(huán)路設(shè)計解析

結(jié)構(gòu),用于完成8PSK的載波同步,并詳細(xì)討論了采取數(shù)字信號處理器(DSP)編程實現(xiàn)COSTAS環(huán)路的一些問題。 關(guān)鍵詞:COSTAS環(huán), DSP, MPSK, 載波同步 1. 引言 MPSK調(diào)制是應(yīng)用最為廣泛的數(shù)字調(diào)制方式之一。按照信號檢測理論,對MPSK調(diào)制信號的平均誤碼率最小的最佳接收方
2017-10-30 15:41:491

基于FPGA的軟件無線電載波同步技術(shù)設(shè)計與實現(xiàn)

階段。針對GPS信號的BPSK調(diào)制和強(qiáng)度微弱等特點,模擬GPS 接收機(jī)基帶數(shù)字信號處理過程,首先介紹了科斯塔斯(Costas)接收機(jī)的工作原理,分析研究了基于FPGA的軟件無線電載波同步技術(shù)的實現(xiàn)方法,并采用Costas 環(huán)實現(xiàn)了載波同步,性能測試驗證了設(shè)計的正確性和可行性。
2017-11-17 12:01:015752

FPGA硬件語法篇:用Verilog代碼仿真與驗證數(shù)字硬件電路

大家都知道軟件設(shè)計使用軟件編程語言,例如我們熟知的C、Java等等,而FPGA設(shè)計使用的是HDL語言,例如VHDL和Verilog HDL。說的直白點,FPGA的設(shè)計就是邏輯電路的實現(xiàn),就是把我們
2019-12-05 07:10:002977

怎么樣才能使用FPGA實現(xiàn)數(shù)字系統(tǒng)

本文檔的主要內(nèi)容詳細(xì)介紹的是怎么樣才能使用FPGA實現(xiàn)數(shù)字系統(tǒng)內(nèi)容包括了:FPGA簡介,為什么采用FPGA,開發(fā)平臺和設(shè)計工具,HDL(硬件描述語言),FPGA的設(shè)計原則,系統(tǒng)設(shè)計開發(fā)流程。
2020-08-11 15:29:009

基于FPGA實現(xiàn)硬件測試介紹

的鎖定、編譯適配下載到FPGA芯片,實現(xiàn)所設(shè)計的帶寬自適應(yīng)全數(shù)字鎖相環(huán),并完成硬件測試。在硬件測試中需要用到信號發(fā)生器和示波器,信號發(fā)生器用來產(chǎn)生鎖相環(huán)的輸入測試信號,示波器用來觀測鎖相環(huán)的輸入/輸出波形。圖7為輸入信號Phi_ref取不同頻率時的實測波形。
2020-08-21 10:55:002158

如何使用FPGA實現(xiàn)異步FIFO硬件

在電子設(shè)計中,由于現(xiàn)場可編程門陣y~J(FPGA)的高邏輯密度和高可靠性以及用戶可編程性,受到了廣大硬件工程師的青睞。用FPGA實現(xiàn)某些專用電路,可使整個設(shè)計更加緊湊、更小巧、靈活、穩(wěn)定、可靠
2021-01-15 15:27:009

如何使用FPGA和DSP實現(xiàn)數(shù)字視頻消像旋系統(tǒng)的設(shè)計

ITU-656標(biāo)準(zhǔn)數(shù)字視頻格式,用VHDL硬件描述語言實現(xiàn)整個消像旋算法的FPGA設(shè)計。實驗結(jié)果表明,旋轉(zhuǎn)角度在0°~360°之間,能實時消除探測器轉(zhuǎn)動引起的圖像旋轉(zhuǎn),旋轉(zhuǎn)后圖像清晰穩(wěn)定。因而基于FPGA和DSP實現(xiàn)實時圖像消旋(旋轉(zhuǎn))的方法具有很大的實際應(yīng)用
2021-02-04 16:46:0010

如何使用FPGA實現(xiàn)順序形態(tài)圖像處理器的硬件實現(xiàn)

該文在闡述了灰度圖像順序形態(tài)變換的基礎(chǔ)上,介紹了順序形態(tài)變換硬件實現(xiàn)的圖像處理系統(tǒng).該系統(tǒng)采用DSP+FPGA的框架結(jié)構(gòu),利用FPGA的可重構(gòu)特性將其中一片FPGA作為協(xié)處理器可以實現(xiàn)不同的圖像處理
2021-04-01 11:21:468

基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)硬件實現(xiàn)

基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)硬件實現(xiàn)說明。
2021-04-28 11:24:2325

基于FPGA數(shù)字時鐘實現(xiàn)

EDA技術(shù)使得電子線路的設(shè)計人員能在計算機(jī)上完成電路的功能設(shè)計、邏輯設(shè)計、時序測試直至印刷電路板的自動設(shè)計。本文介紹了以 VHDL 語言和硬件電路為表達(dá)方式,以 Quartus II 軟件為設(shè)計工具,最終通過 FPGA 器件實現(xiàn)數(shù)字時鐘的設(shè)計過程。
2021-05-25 16:28:1035

基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實現(xiàn)方法

基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實現(xiàn)方法說明。
2021-06-01 09:35:1637

基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)

基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)(電源技術(shù)審稿費多少)-該文檔為基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-15 12:04:2228

數(shù)字信號處理的FPGA實現(xiàn).第3版英文

數(shù)字信號處理的FPGA實現(xiàn).第3版英文
2021-10-18 10:55:320

FPGA上構(gòu)建EVM硬件實現(xiàn)

電子發(fā)燒友網(wǎng)站提供《在FPGA上構(gòu)建EVM硬件實現(xiàn).zip》資料免費下載
2023-06-26 11:50:490

基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實現(xiàn)

電子發(fā)燒友網(wǎng)站提供《基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實現(xiàn).pdf》資料免費下載
2023-10-23 10:21:250

fpga硬件還是軟件

FPGA(現(xiàn)場可編程門陣列)屬于硬件設(shè)備,而不是軟件。它是一種可編程的硬件設(shè)備,由大量的邏輯單元、存儲單元和互連資源組成,能夠實現(xiàn)復(fù)雜的數(shù)字電路和系統(tǒng)設(shè)計。
2024-03-14 17:08:59124

已全部加載完成