電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>賽靈思出貨7nm的自適應(yīng)計(jì)算加速平臺(tái)Versal

賽靈思出貨7nm的自適應(yīng)計(jì)算加速平臺(tái)Versal

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

加速ROS2為機(jī)器人帶來(lái)自適應(yīng)計(jì)算能力

開源項(xiàng)目,從感知到控制、從定位到構(gòu)圖、從導(dǎo)航到可視化,都使用ROS作為基礎(chǔ)。 而不久前AMD XILINX推出了以ROS2為中心的增強(qiáng)機(jī)器人自適應(yīng)計(jì)算能力的硬件加速方法——Kria Robotics Stack(KRS),通過(guò)硬件加速為機(jī)器人帶來(lái)自適應(yīng)計(jì)算能力。 從ROS到
2022-12-12 06:25:001270

詳解基于賽靈思的Versal? ACAP設(shè)計(jì)創(chuàng)建步驟

Versal ACAP(自適應(yīng)計(jì)算加速平臺(tái))是高度集成化的多核計(jì)算平臺(tái),可通過(guò)靈活的自適應(yīng)能力來(lái)滿足不斷變化的動(dòng)態(tài)算法的需求。VCK190 是賽靈思最早發(fā)布的 Versal AI Core 評(píng)估器
2020-09-28 10:57:584786

賽靈思推出Versal HBM自適應(yīng)計(jì)算加速平臺(tái),應(yīng)對(duì)網(wǎng)絡(luò)與云端大數(shù)據(jù)的雙重挑戰(zhàn)

Versal ACAP 系列最新成員可在單個(gè)平臺(tái)上,為數(shù)據(jù)中心和網(wǎng)絡(luò)運(yùn)營(yíng)商提供無(wú)與倫比的高速存儲(chǔ)器、安全連接以及靈活應(yīng)變的計(jì)算。
2021-07-19 18:46:143095

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)Versal介紹(2)

Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺(tái)管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內(nèi)部是通過(guò) NoC 片上網(wǎng)絡(luò)進(jìn)行互聯(lián)。
2024-03-06 18:12:53774

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作(1)

AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)之準(zhǔn)備工作,包含軟件環(huán)境、硬件環(huán)境。
2024-03-07 15:49:10232

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹(2)

【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺(tái)Versal 介紹,以及Versal 芯片開發(fā)流程的簡(jiǎn)介。
2024-03-07 16:03:13234

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)PL LED實(shí)驗(yàn)(3)

對(duì)于Versal來(lái)說(shuō)PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
2024-03-13 15:38:20366

AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺(tái)之PL LED實(shí)驗(yàn)(3)

對(duì)于Versal來(lái)說(shuō)PL(FPGA)開發(fā)是至關(guān)重要的,這也是Versal比其他ARM的有優(yōu)勢(shì)的地方,可以定制化很多ARM端的外設(shè)
2024-03-22 17:12:06251

自適應(yīng)計(jì)算加速平臺(tái) 功能超CPU和FPGA

2019年06月19日,中國(guó)北京 —— 自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布已開始面向參與公司“早期試用計(jì)劃”的多家一線客戶交付Versal AI Core和Versal Prime系列器件。
2019-06-23 10:16:251505

10nm、7nm等制程到底是指什么?宏旺半導(dǎo)體和你聊聊

隨著半導(dǎo)體產(chǎn)業(yè)技術(shù)的不斷發(fā)展,芯片制程工藝已從90nm、65nm、45nm、32nm、22nm、14nm升級(jí)到到現(xiàn)在比較主流的10nm、7nm,而最近據(jù)媒體報(bào)道,半導(dǎo)體的3nm工藝研發(fā)制作也啟動(dòng)
2019-12-10 14:38:41

2020研電開始,Xilinx萬(wàn)元大獎(jiǎng)等你來(lái)!看AI+MPsoc平臺(tái)如何選?

合作單位和全球抗疫先鋒企業(yè)之一,自適應(yīng)計(jì)算的全球領(lǐng)導(dǎo)者公司,今年也特別設(shè)立Xilinx企業(yè)專項(xiàng)獎(jiǎng),開設(shè)兩項(xiàng)萬(wàn)元現(xiàn)金+開發(fā)平臺(tái)等大獎(jiǎng),并承諾賽事期間提供強(qiáng)大團(tuán)隊(duì)培訓(xùn)指導(dǎo),致力于助力加速培養(yǎng)業(yè)界亟需
2020-05-23 15:36:29

2024年全球與中國(guó)7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國(guó)內(nèi)外市場(chǎng)占有率及排名

7nm智能座艙芯片市場(chǎng)報(bào)告主要研究: 7nm智能座艙芯片市場(chǎng)規(guī)模: 產(chǎn)能、產(chǎn)量、銷售、產(chǎn)值、價(jià)格、成本、利潤(rùn)等 7nm智能座艙芯片行業(yè)競(jìng)爭(zhēng)分析:原材料、市場(chǎng)應(yīng)用、產(chǎn)品種類、市場(chǎng)需求、市場(chǎng)供給,下游
2024-03-16 14:52:46

7nm新工藝的加持:RX 5500 XT可輕輕松松突破2GHz

7nm新工藝的加持:RX 5500 XT可輕輕松松突破2GHz
2021-06-26 07:05:34

7系列采用FPGA電源模塊

。ROHM與安富利公司共同開發(fā)7系列FPGA及Zynq?–7000 All Programmable SoC的評(píng)估套件Mini-Module Plus 用的電源模塊。安富利公司已經(jīng)開發(fā)出多款
2018-12-04 10:02:08

FPGA原理圖例子之s3astarter

`FPGA原理圖例子之s3astarter 一向是FPGA領(lǐng)域里的領(lǐng)先者,運(yùn)用FPGA需要深入的理解它的工作原理,小編親子整理了s3astarter 的經(jīng)典fpga原理圖分享給電子工程師們。FPGA原理圖例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19

FPGA對(duì)DLP數(shù)字影院投影儀產(chǎn)生了哪些影響?

公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了Virtex?-5 FPGA系列產(chǎn)品。
2019-08-19 07:12:03

Verilog(FPGACPLD)設(shè)計(jì)小技巧

Verilog(FPGACPLD)設(shè)計(jì)小技巧
2012-08-19 22:52:02

Zynq-7000可擴(kuò)展處理平臺(tái)讓編程流程更簡(jiǎn)單

的可擴(kuò)展處理平臺(tái)(EPP), 在今年3月發(fā)布了基于Zynq -7000新系列的首批器件。 采用28 nm制造工藝, Zynq-7000嵌入式處理平臺(tái)系列的每款產(chǎn)品均采用帶有NEON及雙精度浮點(diǎn)引擎
2019-05-16 10:44:42

公司亞太區(qū)銷售與市場(chǎng)副總裁給XILINX客戶的信

分享這一榮耀。當(dāng)半導(dǎo)體工藝的發(fā)展邁入28nm 時(shí)代, 致力于引領(lǐng)可編程平臺(tái)勢(shì)在必行之行業(yè)趨勢(shì)的,繼續(xù)延續(xù)公司不斷創(chuàng)新的傳統(tǒng),以一個(gè)個(gè)全球第一和一項(xiàng)項(xiàng)改變游戲規(guī)則的(game-changing
2012-03-22 15:17:12

推出全球最大容量的FPGA – Virtex UltraScale+ VU19P

自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進(jìn)一步
2020-11-02 08:34:50

有哪幾種ISE設(shè)計(jì)套件配置版本 ?

有哪幾種ISE設(shè)計(jì)套件配置版本 ?
2021-04-30 06:30:50

的FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包

的FPGA用什么開發(fā)工具編程,有沒有大佬分享一下安裝包
2018-05-24 17:51:38

高性能40nm Virtex-6 FPGA系列通過(guò)全生產(chǎn)驗(yàn)證

【來(lái)源】:《電子設(shè)計(jì)工程》2010年02期【摘要】:<正>公司與聯(lián)華電子共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex-6FPGA,已經(jīng)完全通過(guò)生產(chǎn)前的驗(yàn)證
2010-04-24 09:06:05

(XILINX)全新7系列FPGA詳述

(XILINX)全新7系列FPGA詳述
2012-08-14 12:20:22

ACAP的主要架構(gòu)創(chuàng)新解析

2019年“FPGA國(guó)際研討會(huì)”上,發(fā)表了兩篇長(zhǎng)論文,詳細(xì)介紹了自適應(yīng)計(jì)算加速平臺(tái)”ACAP的系統(tǒng)架構(gòu)和技術(shù)細(xì)節(jié)。本文將對(duì)ACAP的主要架構(gòu)創(chuàng)新進(jìn)行深入解讀,讓各位先睹為快。
2020-11-27 07:30:17

AMD 7nm芯片的封測(cè)廠商通富微電介紹

國(guó)內(nèi)的通富微電成為AMD 7nm芯片的封測(cè)廠商之一
2020-12-30 07:48:47

FPGA是用altera多還是的多呢

FPGA是用altera多還是的多呢,我買的開發(fā)板是altera的,但是很多人推薦說(shuō)學(xué)習(xí)的好
2016-01-09 21:27:25

Fusion Design Platform?已實(shí)現(xiàn)重大7nm工藝?yán)锍瘫?/a>

XilinxFPGA技術(shù)及應(yīng)用線上公開課

` 本帖最后由 MGJOY 于 2017-4-10 15:07 編輯 本周三,4月12日,FPGA技術(shù)及應(yīng)用線上公開課。歡迎大家觀看、學(xué)習(xí)交流~分享主題【FPGA人工智能領(lǐng)域技術(shù)及應(yīng)用】嵌入式視覺領(lǐng)域技術(shù)和解決方案機(jī)器學(xué)習(xí)方面的技術(shù)和解決方案ADAS/自動(dòng)駕駛方面的應(yīng)用`
2017-04-10 15:06:16

Xilinx方案

能做方案的,請(qǐng)聯(lián)系
2019-01-21 19:31:40

【AD新聞】新CEO訪華繪藍(lán)圖,7nm ACAP平臺(tái)要讓CPU/GPU難企及

宣布公司的未來(lái)愿景與戰(zhàn)略藍(lán)圖。根據(jù)Peng的規(guī)劃,將憑借新發(fā)展、新技術(shù)和新方向,打造“靈活應(yīng)變的智能世界”。在該世界中,將超越FPGA的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺(tái)產(chǎn)品
2018-03-23 14:31:40

【PYNQ-Z2申請(qǐng)】基于PYNQ-Z2平臺(tái)的圖像實(shí)時(shí)力學(xué)測(cè)量

項(xiàng)目名稱:基于PYNQ-Z2平臺(tái)的圖像實(shí)時(shí)力學(xué)測(cè)量試用計(jì)劃:申請(qǐng)理由本人在圖像輔助力學(xué)測(cè)量領(lǐng)域有三年的研究經(jīng)驗(yàn),曾設(shè)計(jì)過(guò)類似基于光學(xué)及圖像的微納力學(xué)傳感器,想借助發(fā)燒友論壇和
2019-01-09 14:49:25

為什么說(shuō)已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera?

Altera和20年來(lái)都在FPGA這個(gè)窄眾市場(chǎng)激烈的競(jìng)爭(zhēng)者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,是目前FPGA市場(chǎng)的絕對(duì)領(lǐng)先者。
2019-09-02 06:04:21

為何說(shuō)7nm就是硅材料芯片的物理極限

適用了20余年的摩爾定律近年逐漸有了失靈的跡象。從芯片的制造來(lái)看,7nm就是硅材料芯片的物理極限。不過(guò)據(jù)外媒報(bào)道,勞倫斯伯克利國(guó)家實(shí)驗(yàn)室的一個(gè)團(tuán)隊(duì)打破了物理極限,采用碳納米管復(fù)合材料將現(xiàn)有最精尖
2021-07-28 07:55:25

什么是豐富目標(biāo)設(shè)計(jì)平臺(tái)

今年年初,率先在FPGA領(lǐng)域提出目標(biāo)設(shè)計(jì)平臺(tái)概念,旨在通過(guò)選用開放的標(biāo)準(zhǔn)、通用的開發(fā)流程以及類似的設(shè)計(jì)環(huán)境,減少通用工作對(duì)設(shè)計(jì)人員時(shí)間的占用,確保他們能集中精力從事創(chuàng)新性的開發(fā)工作。
2019-08-13 07:27:15

7nm到5nm,半導(dǎo)體制程 精選資料分享

7nm到5nm,半導(dǎo)體制程芯片的制造工藝常常用XXnm來(lái)表示,比如Intel最新的六代酷睿系列CPU就采用Intel自家的14nm++制造工藝。所謂的XXnm指的是集成電路的MOSFET晶體管柵極
2021-07-29 07:19:33

使用MATLAB & Simulink Add-on插件面向Versal AI引擎設(shè)計(jì)

MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP完美結(jié)合的統(tǒng)一工具。
2021-01-28 06:33:40

利用有機(jī)材料將摩爾定律擴(kuò)展到7nm以下節(jié)點(diǎn)

,共同致力于有機(jī)、透明與軟性的電子研究。  “有機(jī)半導(dǎo)體將成為信息時(shí)代的‘原油’,屆時(shí),摩爾定律也將在7nm節(jié)點(diǎn)達(dá)到極限,”TU Dresden有機(jī)組件研究主席Stefan Mansfield表示
2018-11-12 16:15:26

利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評(píng)估套件上加速人工智能應(yīng)用

ACAP 器件框圖。(圖片來(lái)源:AMD, Inc)Versal? AI Core 自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 是一款高度集成的多核異構(gòu)設(shè)備,可在硬件和軟件級(jí)別動(dòng)態(tài)適應(yīng)各種 AI 工作負(fù)載,使其
2022-11-25 16:29:20

回收Xilinx芯片 收購(gòu)芯片

回收Xilinx帶板芯片, 回收工廠XILINX系列IC:XC3S1500FGG676EGQ、XC5VLX50-1FFG676、XC5VLX110-1FFG676C
2021-12-17 10:02:19

基于FPGA的卷積神經(jīng)網(wǎng)絡(luò)實(shí)現(xiàn)設(shè)計(jì)

計(jì)算集群。因此,亟需一種能夠加速算法又不會(huì)顯著增加功耗的處理平臺(tái)。在這樣的背景下,F(xiàn)PGA 似乎是一種理想的選擇,其固有特性有助于在低功耗條件下輕松啟動(dòng)眾多并行過(guò)程。讓我們來(lái)詳細(xì)了解一下如何在
2019-06-19 07:24:41

如何使用FPGA加速包處理?

FAST包處理器的核心功能是什么如何使用FPGA加速包處理?
2021-04-30 06:32:20

如何利用28納米工藝加速平臺(tái)開發(fā)?

全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商公司 (Xilinx Inc.) 宣布,為推進(jìn)可編程勢(shì)在必行之必然趨勢(shì),正對(duì)系統(tǒng)工程師在全球發(fā)布新一代可編程FPGA平臺(tái)。和前代產(chǎn)品相比,全新的平臺(tái)功耗降低
2019-08-09 07:27:00

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?

怎么利用FGPA實(shí)現(xiàn)降采樣FIR濾波器?這種濾波器在軟件無(wú)線電與數(shù)據(jù)采集類應(yīng)用中都很常見。
2019-08-15 08:21:22

的開發(fā)環(huán)境ISE軟件下載地址

剛開始學(xué)的FPGA,求他的ISE軟件下載地址,我在網(wǎng)上沒搜到。謝謝了
2012-08-02 09:52:12

求一份tsmc 7nm standard cell library

求一份tsmc 7nm standard cell library求一份28nm或者40nm 的數(shù)字庫(kù)
2021-06-25 06:39:25

深度學(xué)習(xí)推理和計(jì)算-通用AI核心

,支持廣泛的應(yīng)用程序和動(dòng)態(tài)工作負(fù)載。本文將討論這些行業(yè)挑戰(zhàn)可以在不同級(jí)別的硬件和軟件設(shè)計(jì)采用Xilinx VERSAL AI核心,業(yè)界首創(chuàng)自適應(yīng)計(jì)算加速平臺(tái)超越了CPU/GPU和FPGA的性能。
2020-11-01 09:28:57

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽圓滿結(jié)束

  電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,設(shè)計(jì)大賽已經(jīng)圓滿結(jié)束。本活動(dòng)旨在建立一個(gè)FPGA技能展示和技術(shù)交流平臺(tái),鼓勵(lì)廣大參賽者發(fā)揮
2012-09-06 11:52:48

玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽獲獎(jiǎng)名單!!!

本帖最后由 ycq654263138 于 2012-9-12 10:12 編輯   電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,
2012-09-06 11:54:16

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽開賽啦

方案入圍比賽 準(zhǔn)備芯片等用品DIY進(jìn)行中……5月25日—7月13日發(fā)貼記錄DIY過(guò)程,參與討論評(píng)選優(yōu)秀DIY項(xiàng)目作品/頒獎(jiǎng)7月14日—7月23日為獲獎(jiǎng)?wù)哳C獎(jiǎng)活動(dòng)評(píng)委何賓:北京化工大學(xué)信息科學(xué)
2012-04-23 09:31:16

玩轉(zhuǎn)FPGA,FPGA設(shè)計(jì)大賽活動(dòng)細(xì)則,參賽必看

)二等獎(jiǎng):Xilinx Spartan-6開發(fā)板(5名)三等獎(jiǎng):電子發(fā)燒友T恤(10名)小獎(jiǎng)品:官方期刊雜志【活動(dòng)時(shí)間及流程】4月23日—7月31日?qǐng)?bào)名階段:4月23日至7月20日期間,參賽者報(bào)名
2012-04-24 14:40:58

用FPGA實(shí)現(xiàn)LMS自適應(yīng)濾波

求推薦一款的FPGA, 要求實(shí)現(xiàn)LMS自適應(yīng)濾波,較高的處理速度,我數(shù)據(jù)進(jìn)來(lái)的速率 62.5M/s
2013-08-20 17:28:13

芯片工藝從目前的7nm升級(jí)到3nm后,到底有多大提升呢?

10nm7nm等到底是指什么?芯片工藝從目前的7nm升級(jí)到3nm后,到底有多大提升呢?
2021-06-18 06:43:04

詳解All Programmable Smarter Vision解決方案

詳解All Programmable Smarter Vision解決方案
2021-06-02 06:56:12

這顆是限制料還是翻新料?

絲印查不到系列型號(hào),引腳數(shù)量也對(duì)不上所有型號(hào)規(guī)格,也沒有韓國(guó)產(chǎn)地
2023-02-24 17:01:32

選擇(Xilinx)FPGA 7系列芯片的N個(gè)理由

  電子發(fā)燒友網(wǎng)訊:FPGA 7系列芯片正以燎原之勢(shì)席卷整個(gè)行業(yè)。在本文,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起走近Xilinx的FPGA 7系列芯片,從全新FPGA 7系列芯片的介紹、芯片優(yōu)點(diǎn)、芯片
2012-09-06 16:24:35

采用FPGA實(shí)現(xiàn)DisplayPort詳細(xì)教程【內(nèi)部資料】

一些芯片制造商已針對(duì)上述應(yīng)用推出了現(xiàn)成的標(biāo)準(zhǔn)發(fā)送器和接收機(jī),而推出了名為 Xilinx LogiCORETMDisplayPort v1.1(v1.2 將在 IDS 12.1中配套提供
2012-03-01 11:10:18

采用Xilinx FPGA加速機(jī)器學(xué)習(xí)應(yīng)用

全球領(lǐng)先的中文互聯(lián)網(wǎng)搜索引擎提供商百度正在采用FPGA加速其中國(guó)數(shù)據(jù)中心的機(jī)器學(xué)習(xí)應(yīng)用。兩家公司正合作進(jìn)一步擴(kuò)大FPGA加速平臺(tái)的部署規(guī)模。新興應(yīng)用的快速發(fā)展正日漸加重計(jì)算工作的負(fù)載,數(shù)據(jù)中心
2016-12-15 17:15:52

高價(jià)回收系列IC

高價(jià)回收系列IC長(zhǎng)期回收系列IC,高價(jià)求購(gòu)系列IC。深圳帝歐長(zhǎng)期回收ic電子料,帝歐趙生***QQ1816233102/879821252郵箱dealic@163.com。帝歐回收
2021-04-06 18:07:50

龍芯3A6000今年上半年流片,已評(píng)估7nm工藝

目前的GS464V升級(jí)到LA664,因此單核性能有較大提升,達(dá)到市場(chǎng)上主流設(shè)計(jì)。至于未來(lái)的工藝,龍芯表示目前公司針對(duì)7nm的工藝制程對(duì)不同廠家的工藝平臺(tái)做評(píng)估,不過(guò)他們沒有透露什么時(shí)候跟進(jìn)7nm工藝
2023-03-13 09:52:27

:“玩轉(zhuǎn)FPGA (xilinx)FPGA設(shè)計(jì)大賽”獲獎(jiǎng)獎(jiǎng)品展示

  電子發(fā)燒友網(wǎng)訊:由(xilinx)公司和華強(qiáng)PCB網(wǎng)贊助,電子發(fā)燒友網(wǎng)主辦的玩轉(zhuǎn)FPGA,設(shè)計(jì)大賽已經(jīng)圓滿結(jié)束。本活動(dòng)獲獎(jiǎng)名單已經(jīng)公布,詳見:玩轉(zhuǎn)FPGA (xilinx
2012-09-06 14:33:50

790.被并入AMD對(duì)中國(guó)FPGA廠商有什么意義?

fpga
小凡發(fā)布于 2022-10-05 02:52:44

Xilinx推出革命性的新型自適應(yīng)計(jì)算產(chǎn)品

(Adaptive Compute Acceleration Platform,自適應(yīng)計(jì)算加速平臺(tái))。ACAP 是一個(gè)高度集成的多核異構(gòu)計(jì)算平臺(tái),能根據(jù)各種應(yīng)用與工作負(fù)載的需求從硬件層對(duì)其進(jìn)行靈活修改。
2018-03-20 10:21:237724

賽靈思發(fā)布基于7nm工藝的ACAP平臺(tái)產(chǎn)品Versal

在今天賽靈思開發(fā)者大會(huì)北京站上,賽靈思CEO發(fā)布了第一款7nm工藝的ACAP平臺(tái)第一款產(chǎn)品Versal,賽靈思產(chǎn)品技術(shù)營(yíng)銷高級(jí)總監(jiān)Kirk Saban詳細(xì)介紹了這款產(chǎn)品。
2018-10-17 10:18:323635

Xilinx推出Versal:業(yè)界首款自適應(yīng)計(jì)算加速平臺(tái),支持快速創(chuàng)新

賽靈思公司(Xilinx)首席執(zhí)行官 Victor Peng 宣布推出 Versal – 業(yè)界首款自適應(yīng)計(jì)算加速平臺(tái) (Adaptive Compute Acceleration Platform
2018-10-18 16:50:001374

賽靈思發(fā)布自適應(yīng)計(jì)算加速平臺(tái)芯片系列Versal

2018年10月16日,F(xiàn)PGA大廠賽靈思(Xilinx)在北京召開了一年一度的“Xilinx開發(fā)者大會(huì) ”(XDF) 。在本次會(huì)議上,賽靈思發(fā)布了全球首款自適應(yīng)計(jì)算加速平臺(tái) (ACAP)芯片系列Versal。
2018-10-22 16:52:075311

引領(lǐng)邁入自適應(yīng)計(jì)算時(shí)代,Xilinx Versal ACAP榮膺2019“世界互聯(lián)網(wǎng)領(lǐng)先科技成果”

賽靈思革命性的Versal ACAP,是業(yè)界首款完全支持軟件編程的異構(gòu)計(jì)算平臺(tái),加上賽靈思最新發(fā)布的Vitis統(tǒng)一軟件平臺(tái),賽靈思正引領(lǐng)致力于創(chuàng)新事業(yè)的開發(fā)者,邁入自適應(yīng)的下一個(gè)計(jì)算時(shí)代
2019-10-21 15:21:27835

Xilinx Versal? Premium專為靈活應(yīng)變的云提供商而設(shè)計(jì)

。Versal Premium 系列具備高度集成且功耗優(yōu)化的網(wǎng)絡(luò)硬核,是業(yè)界帶寬最高、計(jì)算密度最高的自適應(yīng)平臺(tái)。Versal Premium 專為在散熱條件和空間受限的環(huán)境下運(yùn)行最高帶寬網(wǎng)絡(luò),以及那些需要可擴(kuò)展、靈活應(yīng)變應(yīng)用加速的云提供商而設(shè)計(jì)。
2020-03-12 15:00:132077

Xilinx 聯(lián)手全球頂尖高校構(gòu)建自適應(yīng)計(jì)算研究集群

XACC 將配備賽靈思面向自適應(yīng)計(jì)算加速而量身定制的最新硬件與軟件技術(shù)。每個(gè)集群都經(jīng)過(guò)專門配置,確保全球一流的學(xué)術(shù)團(tuán)隊(duì)開展最前沿的 HPC 研究。
2020-05-07 16:14:12969

Xilinx聯(lián)手全球頂尖高校構(gòu)建自適應(yīng)計(jì)算研究集群

自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司宣布其正在全球四所最負(fù)盛名的高等學(xué)府設(shè)立“賽靈思?自適應(yīng)計(jì)算集群”。
2020-05-08 11:11:472994

賽靈思Versal ACAP如何為算力“跨界賦能”?

的開發(fā)者, 通過(guò)優(yōu)化的軟件和硬件提速整體應(yīng)用, 同時(shí)保持即時(shí)靈活應(yīng)變的能力。 什么是Versal ACAP? Versal ACAP (自適應(yīng)計(jì)算加速平臺(tái))將標(biāo)量引擎 (Scalar Engine
2021-01-15 13:53:522150

可重構(gòu)和自適應(yīng)計(jì)算:理論與應(yīng)用

可重構(gòu)計(jì)算技術(shù)和自適應(yīng)系統(tǒng)作為最有前途的微處理器體系結(jié)構(gòu)之一引起了人們的極大興趣??芍貥?gòu)系統(tǒng)的起源,也被稱為可編程邏輯器件或現(xiàn)場(chǎng)可編程門陣列(fpga),已經(jīng)演變成今天復(fù)雜的片上系統(tǒng)fpga、動(dòng)態(tài)可重構(gòu)fpga,以及各自適應(yīng)計(jì)算設(shè)備。
2021-03-28 09:40:585

賽靈思首屆自適應(yīng)計(jì)算挑戰(zhàn)賽初創(chuàng)企業(yè)競(jìng)賽單元前三甲揭曉

去年,賽靈思宣布舉辦首屆自適應(yīng)計(jì)算挑戰(zhàn)賽,其中包括開發(fā)者和初創(chuàng)企業(yè)兩項(xiàng)賽事,鼓勵(lì)其使用 Vitis 統(tǒng)一軟件平臺(tái)和 Vitis AI,在指定賽靈思硬件平臺(tái)上開發(fā)令人振奮的新應(yīng)用。 今年年初,我們公布
2021-05-17 10:13:471595

賽靈思Versal自適應(yīng)計(jì)算加速平臺(tái)助于高效實(shí)現(xiàn)設(shè)計(jì)目標(biāo)

解決的問題?賽靈思 Versal 自適應(yīng)計(jì)算加速平臺(tái)的設(shè)計(jì)方法論是幫助精簡(jiǎn) Versal 器件設(shè)計(jì)進(jìn)程的一整套最佳實(shí)踐,遵循這些步驟和最佳實(shí)踐進(jìn)行操作,將有助于以最快且最高效的方式實(shí)現(xiàn)期望的設(shè)計(jì)目標(biāo)。 Versal ACAP 屬于異構(gòu)計(jì)算平臺(tái),具有多個(gè)計(jì)算引擎。在 V
2021-05-27 11:08:041495

Versal ACAP:精簡(jiǎn)設(shè)計(jì)進(jìn)程的最佳實(shí)踐

解決的問題 賽靈思 Versal 自適應(yīng)計(jì)算加速平臺(tái)的設(shè)計(jì)方法論 是幫助精簡(jiǎn) Versal 器件設(shè)計(jì)進(jìn)程的一整套最佳實(shí)踐 遵循這些步驟和最佳實(shí)踐進(jìn)行操作 將有助于以最快且最高效的方式實(shí)現(xiàn)期望的設(shè)計(jì)目標(biāo) 多計(jì)算引擎支持不同系統(tǒng)設(shè)計(jì)類型 Versal ACAP 屬于異構(gòu)計(jì)算平臺(tái),具
2021-05-31 11:27:511643

Vitis AI 1.4賦予 AI 產(chǎn)品化更多可能性

Vitis AI 1.4 賽靈思 Vitis AI 是一款功能強(qiáng)大的機(jī)器學(xué)習(xí)開發(fā)平臺(tái),用于在賽靈思自適應(yīng)計(jì)算平臺(tái)上實(shí)現(xiàn) AI 推斷加速。最新發(fā)布的 Vitis AI 1.4 版本為用戶提供了完整
2021-08-09 10:54:331435

Versal ACAP中的配電系統(tǒng)

Versal 自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 將標(biāo)量引擎 (Scalar Engine)、自適應(yīng)引擎 (Adaptable Engine) 和智能引擎(Intelligent Engine
2021-09-09 11:03:224190

賽靈思Versal自適應(yīng)計(jì)算加速平臺(tái)指南

賽靈思 Versal 自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 設(shè)計(jì)方法論是旨在幫助精簡(jiǎn) Versal 器件設(shè)計(jì)進(jìn)程的一整套最佳實(shí)踐。鑒于這些設(shè)計(jì)的規(guī)模與復(fù)雜性,因此必須通過(guò)執(zhí)行特定步驟與設(shè)計(jì)任務(wù)才能確保
2021-10-11 11:33:203738

賽靈思2021自適應(yīng)計(jì)算挑戰(zhàn)賽技術(shù)講解分享會(huì)

和 Vitis AI 統(tǒng)一軟件平臺(tái)發(fā)揮賽靈思自適應(yīng)計(jì)算平臺(tái)的強(qiáng)大功能,開啟創(chuàng)新思路,解決實(shí)際問題。 在賽事官方討論區(qū)(Hackster.io Discussion Board) , 開發(fā)者們對(duì)于本屆大賽項(xiàng)目設(shè)計(jì)以及創(chuàng)新內(nèi)容實(shí)施細(xì)節(jié)等相關(guān)問題的討論也是此起彼伏,由于本次大賽使用全新的三款產(chǎn)品
2021-10-27 17:16:363835

基于FPGA的自適應(yīng)計(jì)算創(chuàng)建高性能計(jì)算機(jī)

  當(dāng)您將 FPGA 的自適應(yīng)計(jì)算加速與低延遲連接相結(jié)合時(shí),您可以在可組合數(shù)據(jù)中心更進(jìn)一步。您可以將計(jì)算繁重的工作負(fù)載分配給通過(guò)適應(yīng)性強(qiáng)的智能結(jié)構(gòu)互連的加速器集群——按需創(chuàng)建高性能計(jì)算機(jī)。
2022-06-03 11:14:00883

加速ROS2為機(jī)器人帶來(lái)自適應(yīng)計(jì)算能力

項(xiàng)目,從感知到控制、從定位到構(gòu)圖、從導(dǎo)航到可視化,都使用ROS作為基礎(chǔ)。 而不久前AMD XILINX推出了以ROS2為中心的增強(qiáng)機(jī)器人自適應(yīng)計(jì)算能力的硬件加速方法——Kria Robotics Stack(KRS),通過(guò)硬件加速為機(jī)器人帶來(lái)自適應(yīng)計(jì)算能力。 從ROS到ROS
2022-12-12 07:10:06584

Versal啟動(dòng)文件簡(jiǎn)述

Versal? 是由多個(gè)高度耦合的可配置塊組成的自適應(yīng)計(jì)算加速平臺(tái)?(ACAP)
2023-07-07 14:15:13648

機(jī)器人中的自適應(yīng)計(jì)算

電子發(fā)燒友網(wǎng)站提供《機(jī)器人中的自適應(yīng)計(jì)算.pdf》資料免費(fèi)下載
2023-09-14 09:49:050

Versal:首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP)

電子發(fā)燒友網(wǎng)站提供《Versal:首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP).pdf》資料免費(fèi)下載
2023-09-18 09:28:171

Versal 自適應(yīng)SoC設(shè)計(jì)指南

電子發(fā)燒友網(wǎng)站提供《Versal 自適應(yīng)SoC設(shè)計(jì)指南.pdf》資料免費(fèi)下載
2023-12-14 16:22:360

Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南

電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南.pdf》資料免費(fèi)下載
2024-01-03 10:49:580

Versal自適應(yīng)SoC系統(tǒng)集成和 確認(rèn)方法指南

電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC系統(tǒng)集成和 確認(rèn)方法指南.pdf》資料免費(fèi)下載
2024-01-03 10:48:570

已全部加載完成