資料介紹
The CY7C1380D/CY7C1380F/CY7C1382D SRAM integrates 524,288 × 36 and 1,048,576 × 18 SRAM cells with advanced synchronous peripheral circuitry and a two-bit counter for internal burst operation. All synchronous inputs are gated by registers controlled by a positive edge triggered clock input (CLK)。 The synchronous inputs include all addresses, all data inputs, address-pipelining chip enable (CE1), depth-expansion chip enables (CE2 and CE3), burst control inputs (ADSC, ADSP, and ADV), write enables (BWX, and BWE), and global write (GW)。 Asynchronous inputs include the output enable (OE) and the ZZ pin. Addresses and chip enables are registered at rising edge of clock when address strobe processor (ADSP) or address strobe controller (ADSC) are active. Subsequent burst addresses can be internally generated as they are controlled by the advance pin (ADV)。 Address, data inputs, and write controls are registered on-chip to initiate a self-timed write cycle. This part supports byte write operations (see Pin Definitions on page 6 and Truth Table on page 10 for further details)。 Write cycles can be one to two or four bytes wide as controlled by the byte write control inputs. GW when active LOW causes all bytes to be written. The CY7C1380D/CY7C1380F/CY7C1382D operates from a +3.3 V core power supply while all outputs operate with a +2.5 or +3.3 V power supply. All inputs and outputs are JEDEC-standard and JESD8-5-compatible. For a complete list of related documentation, click here.
- 18兆位DCD同步SRAM的流水線cy7c1386d 4次下載
- cy7c1354c 9-mbit流水線結(jié)構(gòu)的SRAM?諾伯 4次下載
- cy7c1353g 4兆位(256K SRAM×18)流過諾博?架構(gòu) 3次下載
- CY7C1350G 4兆位流水線結(jié)構(gòu)的SRAM?諾伯 2次下載
- cy7c1370dv25/cy7c1372dv25,18-mbit 流水線SRAM 諾博(TM)體系結(jié)構(gòu) 4次下載
- cy7c1347g 4兆位(128K的×36)流水線同步SRAM 6次下載
- cy7c1381d 18兆位(512K的×36/1M×18) 流通過SRAM 5次下載
- 36兆位QDR?II SRAM兩詞突發(fā)結(jié)構(gòu)cy7c1412kv18 2次下載
- cy7c1360c 9-mbit流水線SRAM 14次下載
- y7c1383f 18兆位(512K的×36/1M×18)流過的SRAM 3次下載
- cy7c1371d/cy7c1373d,18-mbit流通的SRAM諾博(TM)體系結(jié)構(gòu) 3次下載
- cy7c1460av33/cy7c1462av33,36-mbit流水線SRAM諾博(TM)體系結(jié)構(gòu) 5次下載
- cy7c1440av33,36-mbit(1M×36)流水線同步SRAM 6次下載
- 72兆位的流水線結(jié)構(gòu)的SRAM?諾伯CY7C1472V25-200AXC 9次下載
- 72兆位流水線結(jié)構(gòu)的SRAM?諾伯CY7C1470V33-167AXI 12次下載
- 新版本Jenkins推薦使用聲明式流水線 603次閱讀
- Google GPipe為代表的流水線并行范式 891次閱讀
- 如何通過Vivado Synthesis中的URAM矩陣自動流水線化來實現(xiàn)最佳時序性能 1436次閱讀
- 一個典型的流水線設(shè)計 1094次閱讀
- 報文解析規(guī)則定義 流水線劃分提取方案 809次閱讀
- CPU流水線優(yōu)缺點 3912次閱讀
- 一文詳細了解流水線設(shè)計 4608次閱讀
- FPGA中流水線的原因和方式 5709次閱讀
- stm32體系架構(gòu)詳解 1.9w次閱讀
- 流水線設(shè)計的思想介紹與設(shè)計實例 7896次閱讀
- OYES 200系列PLC在瓶裝流水線中的應(yīng)用 1215次閱讀
- Ameya360心率監(jiān)測器解決方案設(shè)計了一套實用的便攜式移動心電監(jiān)護系統(tǒng) 4198次閱讀
- 淺談GPU的渲染流水線實現(xiàn) 3757次閱讀
- 一文讀懂處理器流水線 2.2w次閱讀
- 新型流水線實現(xiàn)高速低功耗ADC的原理及方法 4426次閱讀
下載排行
本周
- 1TC358743XBG評估板參考手冊
- 1.36 MB | 330次下載 | 免費
- 2開關(guān)電源基礎(chǔ)知識
- 5.73 MB | 6次下載 | 免費
- 3100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 4嵌入式linux-聊天程序設(shè)計
- 0.60 MB | 3次下載 | 免費
- 5基于FPGA的光纖通信系統(tǒng)的設(shè)計與實現(xiàn)
- 0.61 MB | 2次下載 | 免費
- 651單片機窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費
- 751單片機大棚環(huán)境控制器仿真程序
- 1.10 MB | 2次下載 | 免費
- 8基于51單片機的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33564次下載 | 免費
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費
- 4開關(guān)電源設(shè)計實例指南
- 未知 | 21549次下載 | 免費
- 5電氣工程師手冊免費下載(新編第二版pdf電子書)
- 0.00 MB | 15349次下載 | 免費
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費
- 7電子制作實例集錦 下載
- 未知 | 8113次下載 | 免費
- 8《LED驅(qū)動電路設(shè)計》 溫德爾著
- 0.00 MB | 6653次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537796次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191185次下載 | 免費
- 7十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183279次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138040次下載 | 免費
評論
查看更多