Zynq構(gòu)建SoC系統(tǒng)深度學(xué)習(xí)教程之PL與CPU通過DDR3進(jìn)行數(shù)據(jù)交互
資料介紹
通過之前的學(xué)習(xí),CPU可以讀寫DDR3了,PL端的Master IP也可以讀寫DDR3了,那二者就可以以DDR3為紐帶,實現(xiàn)大批量數(shù)據(jù)交互傳輸。
這樣的話,整個系統(tǒng)將會有兩個master,即CPU和PL端的Master IP核,共同訪問操作一個Slave端即DDR3 Controllor。
本次實驗就是構(gòu)建一個這樣的驗證系統(tǒng)。當(dāng)然了在真正的工程系統(tǒng)中,還需要設(shè)計良好的讀寫同步,防止競爭沖突,這就屬于系統(tǒng)設(shè)計層面的了,本實驗依靠按鈕觸發(fā)有用戶來進(jìn)行讀寫同步。
在zynq子系統(tǒng)中,配置UART硬核,DDR3 Controllor硬核,GP AXI Master Port和GP AXI Slave Port硬核。
在PL端,設(shè)計一個Master IP核,用來實現(xiàn)對DDR3的讀寫操作。
在PL端,設(shè)計一個Slave IP核,檢測外部的觸發(fā)按鍵,如有按鍵按下,與CPU進(jìn)行數(shù)據(jù)交互,從而觸發(fā)CPU對DDR3進(jìn)行讀寫操作。從而實現(xiàn)同步,避免競爭沖突,更好的方法是Slave IP產(chǎn)生中斷(暫時還沒研究如何實現(xiàn)),或者Zynq子系統(tǒng)使用MIO管腳直接采樣判決(開發(fā)板沒有連接到按鍵上)
業(yè)務(wù)流程設(shè)計:
按下觸發(fā)按鍵A,PL端的Master IP核向地址0x0080_0000~0x0080_0010地址空間寫入一組32bits的數(shù)據(jù)。
按下觸發(fā)按鈕1,CPU去依次讀取0x0080_0000~0x0080_0010地址空間的數(shù)據(jù),然后通過UART格式化輸出顯示。
從而判斷數(shù)據(jù)流“PL端的Master IP核”--》“DDR3”--》“CPU”數(shù)據(jù)是否正確。
按下觸發(fā)按鈕2,PL端向0x0090_0000地址寫入一個8bits數(shù)據(jù)。
按下觸發(fā)按鍵B,PL端的Master IP核從地址0x0090_0000讀取32bits數(shù)據(jù),將低8bits驅(qū)動到LED燈上顯示。
從而判斷數(shù)據(jù)流“CPU”--》“DDR3”--》“PL端的Master IP核”數(shù)據(jù)是否正確。
- ZYNQ學(xué)習(xí)筆記_ZYNQ簡介和Hello World
- Zynq-7000 SoC數(shù)據(jù)手冊下載 28次下載
- DDR和DDR2與DDR3的設(shè)計資料總結(jié) 0次下載
- iMX6平臺的DRAM接口高階應(yīng)用指南DDR3的資料說明 79次下載
- DDR3和DDR4的設(shè)計與仿真學(xué)習(xí)教程免費下載 0次下載
- FPGA視頻教程之使用BJ-EPM240學(xué)習(xí)板進(jìn)行數(shù)碼管顯示實驗的資料說明 5次下載
- Zynq-7000 SoC和7系列FPGA設(shè)備內(nèi)存接口解決方案資料說明 18次下載
- 數(shù)據(jù)庫教程之如何進(jìn)行數(shù)據(jù)庫設(shè)計 21次下載
- 基于FPGA的DDR3協(xié)議解析邏輯設(shè)計 10次下載
- PL與CPU通過DDR3進(jìn)行數(shù)據(jù)交互的應(yīng)用設(shè)計 24次下載
- Xilinx DDR3最新VHDL代碼(通過調(diào)試) 77次下載
- xilinx平臺DDR3設(shè)計教程之仿真篇_中文版教程 0次下載
- DDR和DDR2 DDR3 區(qū)別在那里 36次下載
- CPU_之間通過_PROFIBUS_DP_進(jìn)行數(shù)據(jù)交換的方法
- 檢驗DDR, DDR2 和DDR3 SDRAM命令和協(xié)議
- Virtex7上DDR3的測試?yán)?/a> 1682次閱讀
- 使用AXI-Full接口的IP進(jìn)行DDR的讀寫測試 4742次閱讀
- 常規(guī)DDR3的布局需要滿足哪些要求? 3136次閱讀
- 基于Digilent介紹DDR3和mig 2056次閱讀
- DDR2與DDR的區(qū)別,DDR3與DDR2的區(qū)別 1.5w次閱讀
- 關(guān)于DDR3信號扇出和走線問題解析 9415次閱讀
- 基于Zynq SoC架構(gòu)在器件的可編程邏輯內(nèi)構(gòu)建外設(shè)來加快處理速度 898次閱讀
- 基于FPGA的DDR3多端口讀寫存儲管理的設(shè)計與實現(xiàn) 6814次閱讀
- 基于FPGA的DDR3 SDRAM控制器用戶接口設(shè)計 3537次閱讀
- 基于Zynq的圖像視頻處理、顯示平臺 7396次閱讀
- Zynq PS / PL 第四篇:Adam Taylor MicroZed系列之 24 1057次閱讀
- 如何在芯片的PL上構(gòu)建軟核處理器? 1068次閱讀
- 基于FPGA的DDR3多端口讀寫存儲管理系統(tǒng)設(shè)計 1.2w次閱讀
- DDR3內(nèi)存的PCB仿真與設(shè)計 4829次閱讀
- DDR2和DDR3內(nèi)存的創(chuàng)新電源方案 5298次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費下載
- 0.00 MB | 1491次下載 | 免費
- 2單片機(jī)典型實例介紹
- 18.19 MB | 95次下載 | 1 積分
- 3S7-200PLC編程實例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 11次下載 | 免費
- 6100W短波放大電路圖
- 0.05 MB | 4次下載 | 3 積分
- 7基于單片機(jī)和 SG3525的程控開關(guān)電源設(shè)計
- 0.23 MB | 4次下載 | 免費
- 8基于AT89C2051/4051單片機(jī)編程器的實驗
- 0.11 MB | 4次下載 | 免費
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費
- 8開關(guān)電源設(shè)計實例指南
- 未知 | 21539次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537793次下載 | 免費
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費
- 6電路仿真軟件multisim 10.0免費下載
- 340992 | 191183次下載 | 免費
- 7十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費
- 8proe5.0野火版下載(中文版免費下載)
- 未知 | 138039次下載 | 免費
評論
查看更多