電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>嵌入式開(kāi)發(fā)>SERDES數(shù)字系統(tǒng)高效時(shí)鐘設(shè)計(jì)解析

SERDES數(shù)字系統(tǒng)高效時(shí)鐘設(shè)計(jì)解析

2017-10-26 | rar | 0.4 MB | 次下載 | 1積分

資料介紹

數(shù)字系統(tǒng)的設(shè)計(jì)師們面臨著許多新的挑戰(zhàn),例如使用采用了串行器/解串器(SERDES)技術(shù)的高速串行接口來(lái)取代傳統(tǒng)的并行總線架構(gòu)?;赟ERDES的設(shè)計(jì)增加了帶寬,減少了信號(hào)數(shù)量,同時(shí)帶來(lái)了諸如減少布線沖突、降低開(kāi)關(guān)噪聲、更低的功耗和封裝成本等許多好處。而SERDES技術(shù)的主要缺點(diǎn)是需要非常精確、超低抖動(dòng)的元件來(lái)提供用于控制高數(shù)據(jù)速率串行信號(hào)所需的參考時(shí)鐘。即使嚴(yán)格控制元件布局,使用長(zhǎng)度短的信號(hào)并遵循信號(hào)走線限制,這些接口的抖動(dòng)余地仍然是非常小的。
  固定頻率振蕩器可用于很多通用的SERDES標(biāo)準(zhǔn);但是,這些解決方案價(jià)格昂貴。此外,這種做法缺乏靈活性,并且使調(diào)試、測(cè)試和生產(chǎn)變得困難。
  另一種解決方案是使用可編程時(shí)鐘器件,如萊迪思的ispClock系列,以及一個(gè)低成本的CMOS振蕩器。ispClock器件具有超低抖動(dòng)特性,同時(shí)保留了用戶可編程器件所提供的靈活性,從而滿足SERDES時(shí)鐘的一系列要求。本文將解釋如何更有效地使用可編程時(shí)鐘器件,實(shí)現(xiàn)各種基于SERDES接口的參考時(shí)鐘子系統(tǒng)。下面將詳細(xì)研究一個(gè)XAUI的應(yīng)用示例。
  SERDES參考時(shí)鐘源的設(shè)計(jì)挑戰(zhàn)
  無(wú)論是在一個(gè)FPGA、SoC還是ASSP中,為任何基于SERDES的協(xié)議選擇一個(gè)參考時(shí)鐘源都是非常具有挑戰(zhàn)性的。器件成本、通過(guò)耦合高速信號(hào)使得噪聲最小化、超低抖動(dòng)要求、由于信號(hào)長(zhǎng)度匹配的要求而對(duì)走線的限制、考慮周全的電源供電設(shè)計(jì)(包括噪聲的考慮、元件布局上的限制、信號(hào)布線的要求和電源去耦)以及測(cè)試/生產(chǎn)要求,這些都必須考慮到并對(duì)各個(gè)因素的利弊進(jìn)行權(quán)衡分析。
  傳統(tǒng)驅(qū)動(dòng)SERDES參考時(shí)鐘的方法是使用一個(gè)真正的差分輸出振蕩器,特別選擇固定適合的頻率,來(lái)實(shí)現(xiàn)低抖動(dòng)和較小的相位噪聲。該解決方案非常昂貴而且不夠靈活,無(wú)法在以后的設(shè)計(jì)中再次使用。固定的解決方案,就其本質(zhì)而言也限制了靈活性,為一種接口而設(shè)計(jì)的時(shí)鐘系統(tǒng)不能方便地在另一個(gè)新的設(shè)計(jì)中使用。相反,新的設(shè)計(jì)必須從頭開(kāi)始,還可能需要使用不同的器件、不同的架構(gòu)或改變電路板原來(lái)的布局布線和走線規(guī)范。備貨、測(cè)試和生產(chǎn)也會(huì)更加復(fù)雜:固定頻率器件需要預(yù)備多個(gè)器件以符合不同標(biāo)準(zhǔn),從而增加了生產(chǎn)費(fèi)用。如果器件不能更改時(shí)鐘頻率或不能覆蓋整個(gè)時(shí)鐘輸出范圍,那么子系統(tǒng)的測(cè)試和調(diào)試會(huì)更加困難。
  固定頻率、低抖動(dòng)差分振蕩器采用的工藝通常不包括產(chǎn)生輸出頻率的內(nèi)部PLL電路,因而這些器件在頻域分析中會(huì)有噪聲邊帶和多重模式分布。同時(shí)尋找理想的終端和差分I/O邏輯標(biāo)準(zhǔn)并保持穩(wěn)定的電源供電也同樣存在挑戰(zhàn)。根據(jù)參數(shù)規(guī)格、數(shù)量、包裝和溫度范圍,這些振蕩器成本在12美元至50美元。
  像萊迪思半導(dǎo)體公司的ispCLOCK5406D這樣一種新興的可編程邏輯器件,提供了靈活、超低抖動(dòng)和低成本的解決方案來(lái)驅(qū)動(dòng)SERDES參考時(shí)鐘。這些器件和低成本的CMOS振蕩器能夠滿足FPGA、SoC和ASSP的SERDES參考時(shí)鐘所需的嚴(yán)格超低抖動(dòng)要求。此外,這種增強(qiáng)型的應(yīng)用實(shí)現(xiàn)保持了器件低成本的同時(shí)還簡(jiǎn)化了設(shè)計(jì)、測(cè)試和生產(chǎn)。由于這些器件是可編程的,因而可以僅通過(guò)對(duì)時(shí)鐘進(jìn)行不同功能的編程來(lái)實(shí)現(xiàn)設(shè)計(jì)重用。例如:輸出可以改為不同的標(biāo)準(zhǔn)——可能是從LVDS變?yōu)長(zhǎng)VPECL——使用不同接口代替昂貴的晶振?;趇spClock的設(shè)計(jì)可以在多個(gè)未來(lái)的設(shè)計(jì)中使用,以縮短產(chǎn)品上市時(shí)間、降低庫(kù)存并簡(jiǎn)化生產(chǎn)制造。甚至可以實(shí)現(xiàn)現(xiàn)場(chǎng)的功能更改,實(shí)現(xiàn)便捷的更改、升級(jí)并提高服務(wù)質(zhì)量。由于這些時(shí)鐘器件有多個(gè)帶有單獨(dú)相位偏移和時(shí)間偏移的輸出,因而可以“覆蓋”很廣的測(cè)試范圍,能更好地確定元件的容限值,實(shí)現(xiàn)更穩(wěn)定的系統(tǒng)。
  一個(gè)采用低成本的振蕩器和一個(gè)ispClock5400D器件的系統(tǒng)示例如下面圖1所示。振蕩器通過(guò)使用一些電容和鐵氧體磁環(huán)來(lái)實(shí)現(xiàn)去耦并隔離電源噪聲。單端振蕩器輸出與分壓器一起為時(shí)鐘器件上的參考輸入提供一個(gè)差分信號(hào)。將參考信號(hào)布線盡可能的靠近,可以盡可能地減少共模噪聲,提高信號(hào)的完整性。
  SERDES數(shù)字系統(tǒng)高效時(shí)鐘設(shè)計(jì)解析
  圖1:低成本振蕩器和ispClock5400D超低抖動(dòng)參考時(shí)鐘。
  使用ispClock5406D實(shí)現(xiàn)XAUI參考時(shí)鐘源
  通常我們能在XAUI設(shè)計(jì)中找到SERDES應(yīng)用。XAUISERDES的工作頻率為3.125GHz,并有0.35UI(單位間隔)的嚴(yán)格的抖動(dòng)要求,一個(gè)單位間隔為一個(gè)完整的波形周期。(3.125GHz的周期是1/3.125GHz或320ps。那么320ps的0.35UI就是120ps)。一種常見(jiàn)的建立片上3.125GHzSERDES時(shí)鐘的方法是利用一個(gè)精確的輸入?yún)⒖紩r(shí)鐘,時(shí)鐘頻率為1/10的SERDES速率或312.5MHz。該參考時(shí)鐘必須足夠精確,以保證SERDES設(shè)計(jì)能滿足XAUI規(guī)范的嚴(yán)格抖動(dòng)要求。
  isp5406D可通過(guò)基于GUI的設(shè)計(jì)軟件(萊迪思的PAC-Designer5.2)輕松配置。配置ispClock5406D的GUI如圖2所示??赏ㄟ^(guò)該器件的框圖定義不同的配置選項(xiàng)。用戶只需簡(jiǎn)單地雙擊框圖中的功能,然后會(huì)打開(kāi)一個(gè)對(duì)話框,顯示該功能的各種可編程選擇。例如,在右上角的對(duì)話框中,用戶可以輸入?yún)⒖紩r(shí)鐘頻率和反饋信號(hào)源。
下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評(píng)論

查看更多

下載排行

本周

  1. 1TC358743XBG評(píng)估板參考手冊(cè)
  2. 1.36 MB  |  330次下載  |  免費(fèi)
  3. 2開(kāi)關(guān)電源基礎(chǔ)知識(shí)
  4. 5.73 MB  |  6次下載  |  免費(fèi)
  5. 3100W短波放大電路圖
  6. 0.05 MB  |  4次下載  |  3 積分
  7. 4嵌入式linux-聊天程序設(shè)計(jì)
  8. 0.60 MB  |  3次下載  |  免費(fèi)
  9. 5基于FPGA的光纖通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
  10. 0.61 MB  |  2次下載  |  免費(fèi)
  11. 6基于FPGA的C8051F單片機(jī)開(kāi)發(fā)板設(shè)計(jì)
  12. 0.70 MB  |  2次下載  |  免費(fèi)
  13. 751單片機(jī)窗簾控制器仿真程序
  14. 1.93 MB  |  2次下載  |  免費(fèi)
  15. 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
  16. 0.86 MB  |  2次下載  |  免費(fèi)

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234315次下載  |  免費(fèi)
  3. 2555集成電路應(yīng)用800例(新編版)
  4. 0.00 MB  |  33564次下載  |  免費(fèi)
  5. 3接口電路圖大全
  6. 未知  |  30323次下載  |  免費(fèi)
  7. 4開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
  8. 未知  |  21548次下載  |  免費(fèi)
  9. 5電氣工程師手冊(cè)免費(fèi)下載(新編第二版pdf電子書(shū))
  10. 0.00 MB  |  15349次下載  |  免費(fèi)
  11. 6數(shù)字電路基礎(chǔ)pdf(下載)
  12. 未知  |  13750次下載  |  免費(fèi)
  13. 7電子制作實(shí)例集錦 下載
  14. 未知  |  8113次下載  |  免費(fèi)
  15. 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德?tīng)栔?/a>
  16. 0.00 MB  |  6653次下載  |  免費(fèi)

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935054次下載  |  免費(fèi)
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537796次下載  |  免費(fèi)
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420026次下載  |  免費(fèi)
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234315次下載  |  免費(fèi)
  9. 5Altium DXP2002下載入口
  10. 未知  |  233046次下載  |  免費(fèi)
  11. 6電路仿真軟件multisim 10.0免費(fèi)下載
  12. 340992  |  191185次下載  |  免費(fèi)
  13. 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
  14. 158M  |  183278次下載  |  免費(fèi)
  15. 8proe5.0野火版下載(中文版免費(fèi)下載)
  16. 未知  |  138040次下載  |  免費(fèi)