0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > asic

asic

+關(guān)注 0人關(guān)注

ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會,它是澳大利亞金融服務(wù)和市場的法定監(jiān)管機(jī)構(gòu)。

文章: 963
視頻: 41
瀏覽: 120221
帖子: 392

asic簡介

  目前,在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC的特點是面向特定用戶的需求,ASIC在批量生產(chǎn)時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點。

  定制

  ASIC分為全定制和半定制。全定制設(shè)計需要設(shè)計者完成所有電路的設(shè)計,因此需要大量人力物力,靈活性好但開發(fā)效率低下。如果設(shè)計較為理想,全定制能夠比半定制的ASIC芯片運(yùn)行速度更快。半定制使用庫里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計時可以從標(biāo)準(zhǔn)邏輯單元庫中選擇SSI(門電路)、MSI(如加法器、比較器等)、數(shù)據(jù)通路(如ALU、存儲器、總線等)、存儲器甚至系統(tǒng)級模塊(如乘法器、微控制器等)和IP核,這些邏輯單元已經(jīng)布局完畢,而且設(shè)計得較為可靠,設(shè)計者可以較方便地完成系統(tǒng)設(shè)計。 現(xiàn)代ASIC常包含整個32-bit處理器,類似ROM、RAM、EEPROM、Flash的存儲單元和其他模塊。 這樣的ASIC常被稱為SoC(片上系統(tǒng))。

  FPGA是ASIC的近親,一般通過原理圖、VHDL對數(shù)字系統(tǒng)建模,運(yùn)用EDA軟件仿真、綜合,生成基于一些標(biāo)準(zhǔn)庫的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC的區(qū)別是用戶不需要介入芯片的布局布線和工藝問題,而且可以隨時改變其邏輯功能,使用靈活。

asic百科

  目前,在集成電路界ASIC被認(rèn)為是一種為專門目的而設(shè)計的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC的特點是面向特定用戶的需求,ASIC在批量生產(chǎn)時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強(qiáng)、成本降低等優(yōu)點。

  定制

  ASIC分為全定制和半定制。全定制設(shè)計需要設(shè)計者完成所有電路的設(shè)計,因此需要大量人力物力,靈活性好但開發(fā)效率低下。如果設(shè)計較為理想,全定制能夠比半定制的ASIC芯片運(yùn)行速度更快。半定制使用庫里的標(biāo)準(zhǔn)邏輯單元(Standard Cell),設(shè)計時可以從標(biāo)準(zhǔn)邏輯單元庫中選擇SSI(門電路)、MSI(如加法器、比較器等)、數(shù)據(jù)通路(如ALU、存儲器、總線等)、存儲器甚至系統(tǒng)級模塊(如乘法器、微控制器等)和IP核,這些邏輯單元已經(jīng)布局完畢,而且設(shè)計得較為可靠,設(shè)計者可以較方便地完成系統(tǒng)設(shè)計。 現(xiàn)代ASIC常包含整個32-bit處理器,類似ROM、RAM、EEPROM、Flash的存儲單元和其他模塊。 這樣的ASIC常被稱為SoC(片上系統(tǒng))。

  FPGA是ASIC的近親,一般通過原理圖、VHDL對數(shù)字系統(tǒng)建模,運(yùn)用EDA軟件仿真、綜合,生成基于一些標(biāo)準(zhǔn)庫的網(wǎng)絡(luò)表,配置到芯片即可使用。它與ASIC的區(qū)別是用戶不需要介入芯片的布局布線和工藝問題,而且可以隨時改變其邏輯功能,使用靈活。

查看詳情

asic知識

展開查看更多

asic技術(shù)

FPGA和ASIC在大模型推理加速中的應(yīng)用

FPGA和ASIC在大模型推理加速中的應(yīng)用

隨著現(xiàn)在AI的快速發(fā)展,使用FPGA和ASIC進(jìn)行推理加速的研究也越來越多,從目前的市場來說,有些公司已經(jīng)有了專門做推理的ASIC,像Groq的LPU,...

2024-10-29 標(biāo)簽:FPGAasicAI 151 0

FPGA中有狀態(tài)表項的存儲與管理

FPGA中有狀態(tài)表項的存儲與管理

一篇2014年的論文:《CACHE FOR FLOW CONTENT: SOLUTION TODEPENDENT PACKET PROCESSING I...

2024-10-27 標(biāo)簽:FPGAasic存儲器 150 0

FPGA與ASIC的優(yōu)缺點比較

FPGA(現(xiàn)場可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實現(xiàn)方式,各自具有獨特的優(yōu)缺點。以下是對兩者優(yōu)缺點的比較: FPGA的優(yōu)點 可編程...

2024-10-25 標(biāo)簽:FPGA集成電路asic 188 0

Laird Eccosorb吸波材料的應(yīng)用案例

Laird Eccosorb吸波材料的應(yīng)用案例

抑制Retimer芯片在22GHz的雜訊是一回事,準(zhǔn)確提供所需解決方案的理想特征參數(shù)又是另外一回事。閱讀下文,了解一家全球網(wǎng)絡(luò)技術(shù)制造商如何在對比九種不...

2024-10-24 標(biāo)簽:芯片asic電路板 151 0

數(shù)字芯片設(shè)計驗證經(jīng)驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的

數(shù)字芯片設(shè)計驗證經(jīng)驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的

本篇文章是SmartDV數(shù)字芯片設(shè)計經(jīng)驗分享系列文章的第三篇,將繼續(xù)分享第五、第六主題,包括確保在FPGA上實現(xiàn)所需的性能和時鐘兩個方面的考量因素。

2024-08-26 標(biāo)簽:FPGAasic時序 1650 0

FPGA和ASIC有什么不同之處

FPGA和ASIC有什么不同之處

FPGA是“可重構(gòu)邏輯”器件。先制造的芯片,再次設(shè)計時“重新配置”。

2024-07-24 標(biāo)簽:FPGA芯片asic 903 0

224G 系統(tǒng)需要多大的 ASIC 封裝尺寸?

224G 系統(tǒng)需要多大的 ASIC 封裝尺寸?

隨著電子設(shè)備越來越先進(jìn),集成電路封裝尺寸也變得越來越小,但這不僅僅是為了提高引腳密度。較高的引腳密度對于具有許多互連的高級系統(tǒng)非常重要,但在更高級的網(wǎng)絡(luò)...

2024-05-25 標(biāo)簽:集成電路asic封裝 464 0

基于FPGA的FIR數(shù)字濾波器設(shè)計方案

基于FPGA的FIR數(shù)字濾波器設(shè)計方案

FPGA元器件在高速并行處理和數(shù)據(jù)傳輸中有獨特優(yōu)勢,F(xiàn)PGA正在前端信號處理中越來越多地代替ASIC和DSP。我們需要的就是這種設(shè)計周期短,功能密度高,...

2024-04-28 標(biāo)簽:dspFPGAasic 2984 0

GB200關(guān)于PCB相關(guān)的問答

GB200關(guān)于PCB相關(guān)的問答

GB200架構(gòu)的推廣將對PCB廠商產(chǎn)生積極影響。隨著GB200架構(gòu)增強(qiáng)了GPU間的連接層,導(dǎo)致交換機(jī)ASIC數(shù)量增加,從而推動了PCB價值量提升。

2024-04-28 標(biāo)簽:pcbasicgpu 1257 0

專用集成電路的設(shè)計流程有哪些 專用集成電路包括什么功能和作用

專用集成電路(Application-Specific Integrated Circuit, ASIC)是根據(jù)特定的應(yīng)用需求而設(shè)計和制造的集成電路芯片...

2024-05-04 標(biāo)簽:asic電路結(jié)構(gòu)專用集成電路 739 0

查看更多>>

asic資訊

燦芯半導(dǎo)體亮相IIC Shenzhen 2024

近日,IICShenzhen 2024在福田會展中心成功落下帷幕,此次展會匯集了半導(dǎo)體產(chǎn)業(yè)鏈上下游企業(yè)展示、分享新興技術(shù)及產(chǎn)品、解決方案和市場應(yīng)用等。

2024-11-08 標(biāo)簽:asic物聯(lián)網(wǎng)soc 123 0

世芯電子成功流片2nm測試芯片

近日,高性能ASIC設(shè)計服務(wù)領(lǐng)域的領(lǐng)先企業(yè)世芯電子(Alchip)宣布了一項重大技術(shù)突破——成功流片了一款2nm測試芯片。這一里程碑式的成就,使世芯電子...

2024-11-01 標(biāo)簽:asic測試芯片世芯電子 615 0

方芯半導(dǎo)體推出FCE1100對標(biāo)ET1100,挑戰(zhàn)倍福從站控制器芯片(ASIC)霸主地位?

方芯半導(dǎo)體推出FCE1100對標(biāo)ET1100,挑戰(zhàn)倍福從站控制器芯片(ASIC)霸主地位?

EtherCAT從站控制器芯片是包含了多端口以及不同通信模式的AISC芯片,在從站系統(tǒng)中主要負(fù)責(zé)處理EtherCAT數(shù)據(jù)幀。EtherCAT從站芯片按照...

2024-10-31 標(biāo)簽:半導(dǎo)體asic控制器芯片 396 0

智原科技高速視頻接口IP累計出貨量已超過1億顆

ASIC設(shè)計服務(wù)暨IP研發(fā)銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)宣布,其高性價比的MIPI...

2024-08-07 標(biāo)簽:asic視頻接口智原科技 468 0

將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務(wù)!

將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務(wù)!

本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項...

2024-08-10 標(biāo)簽:FPGA芯片asic 772 0

數(shù)字芯片設(shè)計驗證經(jīng)驗分享:將ASIC IP核移植到FPGA上——明了需求和詳細(xì)規(guī)劃以完成充滿挑戰(zhàn)的任務(wù)

本文從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,...

2024-07-29 標(biāo)簽:FPGAasic 346 0

羅德與施瓦茨為MXO系列示波器配備基于ASIC的區(qū)域觸發(fā)功能

羅德與施瓦茨為MXO系列示波器配備基于ASIC的區(qū)域觸發(fā)功能

羅德與施瓦茨(以下簡稱“R&S”)推出業(yè)界首款基于 ASIC 的區(qū)域觸發(fā)功能,進(jìn)一步加強(qiáng)其示波器產(chǎn)品組合。 MXO 系列示波器可提供目前業(yè)界最快...

2024-07-25 標(biāo)簽:示波器asic羅德與施瓦茨 633 0

OpenAI與博通洽談合作!定制化ASIC芯片走向臺前,英偉達(dá)GPU迎來“勁敵”?

OpenAI與博通洽談合作!定制化ASIC芯片走向臺前,英偉達(dá)GPU迎來“勁敵”?

電子發(fā)燒友網(wǎng)報道(文/李彎彎)為了減輕對英偉達(dá)的依賴,OpenAI一直在推進(jìn)自研芯片計劃。7月19日消息,由公司CEO山姆·奧特曼(Sam Altman...

2024-07-20 標(biāo)簽:asicgpu博通 4702 0

西門子推出Catapult AI NN軟件,賦能神經(jīng)網(wǎng)絡(luò)加速器設(shè)計

西門子數(shù)字化工業(yè)軟件近日發(fā)布了Catapult AI NN軟件,這款軟件在神經(jīng)網(wǎng)絡(luò)加速器設(shè)計領(lǐng)域邁出了重要一步。Catapult AI NN軟件專注于在...

2024-06-19 標(biāo)簽:asic加速器西門子 787 0

聯(lián)電矽統(tǒng)擬減資并購,預(yù)計年底完成收購山東聯(lián)暻半導(dǎo)體

對于矽統(tǒng)的未來發(fā)展,洪嘉聰提出了兩個重要策略:一是通過尋找資金和返還股東現(xiàn)金,降低公司股本;二是重新聚焦產(chǎn)品線,通過研發(fā)具有競爭力的核心技術(shù)來推出新產(chǎn)品...

2024-05-28 標(biāo)簽:asic聯(lián)電核心技術(shù) 690 0

查看更多>>

asic數(shù)據(jù)手冊

相關(guān)標(biāo)簽

相關(guān)話題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國Lab Center Electronics公司出版的EDA工具軟件(該軟件中國總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會使編程的可視化和交互性加強(qiáng),編程門檻降低,即使沒有編程經(jīng)驗的人也可以嘗試給Arduino控制器編寫程序。
  • AD10
    AD10
    +關(guān)注
  • 識別
    識別
    +關(guān)注
  • FPGA開發(fā)板
    FPGA開發(fā)板
    +關(guān)注
    FPGA開發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來實現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計挑戰(zhàn)。過去汽車電子產(chǎn)品的開發(fā)周期是漫長的,而許多汽車制造商現(xiàn)正致力于在更短的時間內(nèi),裝備消費者所需的新一代汽車。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長寬,直插,貼片,焊盤的大小,管腳的長寬,管腳的間距等)用圖形方式表現(xiàn)出來,以便可以在畫pcb圖時進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計輸入到硬件配置的完整PLD設(shè)計流程。
  • PCB封裝庫
    PCB封裝庫
    +關(guān)注
  • 語音交互
    語音交互
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿足低成本大批量市場的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對的市場領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • candence
    candence
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專為電子電路的無焊接實驗設(shè)計制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱特征阻抗,它不是直流電阻,屬于長線傳輸中的概念。特性阻抗是射頻傳輸線影響無線電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會阻礙交變電流的流動,合稱阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • AXI
    AXI
    +關(guān)注
    AXI是一種總線協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對齊的數(shù)據(jù)傳輸,同時在突發(fā)傳輸中,只需要首地址,同時分離的讀寫數(shù)據(jù)通道、并支持Outstanding傳輸訪問和亂序訪問,并更加容易進(jìn)行時序收斂。AXI是AMBA中一個新的高性能協(xié)議。
  • 驅(qū)動電流
    驅(qū)動電流
    +關(guān)注
  • 時鐘源
    時鐘源
    +關(guān)注
    時鐘源用來為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時鐘脈沖信號。它通常由石英 晶體振蕩器和與非門組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • FPGA教程
    FPGA教程
    +關(guān)注
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價格實現(xiàn)與其相當(dāng)性能,性價比提高了一倍,功耗降低了一半。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時間的倒數(shù),模擬量可以是電壓、電流等電信號,也可以是壓力、溫度、濕度、位移、聲音等非電信號;而AD分辨率指數(shù)字量變化一個最小量時模擬信號的變化量。
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
  • Protel DXP
    Protel DXP
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(34人)

jf_84601239 lanseye jf_98530276 憨憨漢 萬里如畫 n136572 jf_62850226 jf_01641536 sophia53 初學(xué)者1338 rayzhang1 xys_

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題