電子發(fā)燒友網(wǎng)站提供《構(gòu)建LED二進(jìn)制計(jì)數(shù)器.zip》資料免費(fèi)下載
2023-06-12 09:54:300 在數(shù)字電子產(chǎn)品中,計(jì)數(shù)器是由一系列觸發(fā)器組成的時(shí)序邏輯電路。顧名思義,計(jì)數(shù)器用于計(jì)算輸入在負(fù)或正邊沿轉(zhuǎn)換中出現(xiàn)的次數(shù)。根據(jù)觸發(fā)觸發(fā)器的方式,計(jì)數(shù)器可以分為兩類(lèi):同步計(jì)數(shù)器和異步計(jì)數(shù)器。了解這兩種計(jì)數(shù)器的工作原理以及它們之間的區(qū)別。
2023-03-25 17:31:0711617 12級(jí)二進(jìn)制紋波計(jì)數(shù)器-74HC_HCT4040
2023-02-16 20:14:262 本方案是一個(gè)基于 FPGA ?的十進(jìn)制計(jì)數(shù)器。共陽(yáng)極 7 段顯示器上的 0 到 9 十進(jìn)制計(jì)數(shù)器,硬件在 Xilinx Spartan 6 FPGA 板上實(shí)現(xiàn)。
2022-12-20 14:52:252 構(gòu)建一個(gè)4位二進(jìn)制計(jì)數(shù)器,計(jì)數(shù)范圍從0到15(包括0和15),計(jì)數(shù)周期為16。同步復(fù)位輸入時(shí),將計(jì)數(shù)器重置為0。
2022-12-02 09:20:281762 電子發(fā)燒友網(wǎng)站提供《FPGA上的十六進(jìn)制計(jì)數(shù)器.zip》資料免費(fèi)下載
2022-11-23 10:47:067 二進(jìn)制編碼的十進(jìn)制是一個(gè)串行數(shù)字計(jì)數(shù)器,可計(jì)數(shù)十位數(shù)字,它會(huì)為每個(gè)新的時(shí)鐘輸入重置。由于它可以通過(guò)10種獨(dú)特的輸出組合,因此也被稱(chēng)為“十進(jìn)制(BCD)計(jì)數(shù)器”。十進(jìn)制計(jì)數(shù)器可以計(jì)數(shù)0000、0001、0010、1000、1001、1010、1011、1110、1111、0000和0001等。
2022-10-31 16:25:3711019 將二進(jìn)制數(shù)視為元胞自動(dòng)機(jī)可能有助于數(shù)字二進(jìn)制計(jì)數(shù)器的設(shè)計(jì)和實(shí)現(xiàn)嗎?
2022-07-28 11:47:10840 1、了解時(shí)序電路的經(jīng)典設(shè)計(jì)方法(D觸發(fā)器、JK觸發(fā)器和一般邏輯門(mén)組成的時(shí)序邏輯電路)。
2、了解同步計(jì)數(shù)器,異步計(jì)數(shù)器的使用方法。
3、了解同步計(jì)數(shù)器通過(guò)清零阻塞法和預(yù)顯數(shù)法得到循環(huán)任意進(jìn)制
2022-07-10 14:37:3715 CD4017 十進(jìn)制計(jì)數(shù)器的應(yīng)用實(shí)驗(yàn)
2022-05-11 16:58:2547 計(jì)數(shù)器(Counter)由基本的計(jì)數(shù)單元和控制門(mén)所組成,是在數(shù)字系統(tǒng)中對(duì)脈沖的個(gè)數(shù)進(jìn)行計(jì)數(shù),以實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制功能,且兼有分頻功能的儀器。計(jì)數(shù)器按進(jìn)位制不同,分為二進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器;按
2021-11-25 18:06:0732 電子電器必不可少的核心器件。在時(shí)序邏輯電路中,集成計(jì)數(shù)器的應(yīng)用更是無(wú)孔不入,無(wú)所不在。應(yīng)用集成計(jì)數(shù)器,加上簡(jiǎn)單的電路及連線,就可以組成各種形式的、任意進(jìn)制的計(jì)數(shù)器,廣泛應(yīng)用于計(jì)數(shù)、計(jì)時(shí)、分頻等電路中
2008-07-05 13:41:26
什么是計(jì)數(shù)器芯片? 一般來(lái)說(shuō),計(jì)數(shù)器芯片就是用來(lái)實(shí)現(xiàn)計(jì)數(shù)這種最基礎(chǔ)運(yùn)算的邏輯電路,計(jì)數(shù)器在數(shù)字系統(tǒng)中主要是對(duì)脈沖的個(gè)數(shù)進(jìn)行計(jì)數(shù),以實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制的功能,同時(shí)兼有分頻功能,計(jì)數(shù)器是由基本的計(jì)數(shù)
2021-07-13 14:09:3711289 其中CPa和Qa構(gòu)成1位二進(jìn)制計(jì)數(shù)器,CPb和Qd、Qc、Qb 組成五進(jìn)制計(jì)數(shù)器,將兩個(gè)計(jì)數(shù)器有關(guān)端子適當(dāng)組合,可以組成其他類(lèi)型的計(jì)數(shù)器。R0(1)、R0(2)為兩個(gè)清0端,R9(1)、 R9(2)為兩 個(gè)置9端。
2021-06-21 09:39:4434099 芯片74ls160是十進(jìn)制計(jì)數(shù)器,這種同步可預(yù)置十進(jìn)計(jì)數(shù)器是由四個(gè)D型觸發(fā)器和若干個(gè)門(mén)電路構(gòu)成。
2021-06-05 14:35:3812686 本文檔的主要內(nèi)容詳細(xì)介紹的是十進(jìn)制計(jì)數(shù)器的Multisim仿真實(shí)例電路圖免費(fèi)下載。
2020-09-04 16:55:0081 本文檔的主要內(nèi)容詳細(xì)介紹的是同步7進(jìn)制計(jì)數(shù)器的設(shè)計(jì)資料免費(fèi)下載。
2020-05-20 08:00:0011 十進(jìn)制計(jì)數(shù)器是人們最常用的計(jì)數(shù)器,但在某些特殊的計(jì)數(shù)場(chǎng)合下,也需要其他進(jìn)制的計(jì)數(shù)器。
2020-01-14 09:46:486705 本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Multisim仿真一個(gè)60進(jìn)制的計(jì)數(shù)器的詳細(xì)資料免費(fèi)下載
2018-10-23 11:37:56126 關(guān)鍵詞:TTL , 分頻器 , 計(jì)數(shù)器 , 十進(jìn)制 如圖所示為由TTL十進(jìn)制計(jì)數(shù)器構(gòu)成的分頻電路。在許多情況下。需要對(duì)脈沖序列進(jìn)行N(N為整數(shù))分頻。例如,數(shù)字鐘需要進(jìn)行60分頻,得到重復(fù)頻率為
2018-10-03 18:46:022650 本文主要介紹了五款74ls190應(yīng)用電路圖。包括了60和100進(jìn)制計(jì)數(shù)器(遞增)電路,56進(jìn)制遞減計(jì)數(shù)器與100進(jìn)制遞減計(jì)數(shù)器電路和2位十進(jìn)制可加減計(jì)數(shù)器電路。
2018-05-28 16:18:1154071 74LS161(或74LS160)和二4輸入與非門(mén)74LS20構(gòu)成百以?xún)?nèi)任意進(jìn)制計(jì)數(shù)器,并采用LED數(shù)碼管顯示計(jì)數(shù)進(jìn)制。采用555定時(shí)器構(gòu)成多諧振蕩電路,為同步加法計(jì)數(shù)器提供時(shí)鐘輸入信號(hào)。
2018-05-08 14:41:3895799 本文主要介紹了74ls163應(yīng)用電路圖大全(N進(jìn)制計(jì)數(shù)器\分頻電路\時(shí)鐘脈沖)。74LS163是(模16)四位二進(jìn)制同步計(jì)數(shù)器。該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),同步清零,具有清零、置數(shù)、計(jì)數(shù)和保持四種
2018-05-08 14:27:2351924 本文首先介紹了計(jì)數(shù)器種類(lèi)與應(yīng)用,其次介紹了74LS160并行置零法設(shè)計(jì)24進(jìn)制計(jì)數(shù)器電路圖,最后介紹了74ls162設(shè)計(jì)24進(jìn)制計(jì)數(shù)器原理電路圖。
2018-05-08 11:46:4354648 由題目及其要求分析可知,首先要使用74LS192或40192設(shè)計(jì)一個(gè)4進(jìn)制計(jì)數(shù)器和一個(gè)7進(jìn)制計(jì)數(shù)器,然后通過(guò)數(shù)碼管來(lái)顯示狀態(tài)。兩種進(jìn)制間的切換可以通過(guò)一個(gè)單刀雙擲開(kāi)關(guān)來(lái)實(shí)現(xiàn)。其重點(diǎn)和難點(diǎn)在于設(shè)計(jì)一個(gè)4進(jìn)制計(jì)數(shù)器和一個(gè)7進(jìn)制計(jì)數(shù)器。
2018-01-31 16:18:1354591 本文開(kāi)始對(duì)CD4017功能與CD4017邏輯結(jié)構(gòu)圖進(jìn)行了介紹,其次分別介紹了用CD4017和選擇開(kāi)關(guān)組成多進(jìn)制計(jì)數(shù)器、CD4017組成的1/n計(jì)數(shù)器電路與用CD4017組成1~17進(jìn)制計(jì)數(shù)器電路圖。
2018-01-31 13:58:0622819 74ls290是一個(gè)二,五,十進(jìn)制計(jì)數(shù)器,本文為大家介紹由74ls290構(gòu)成的各種進(jìn)制計(jì)數(shù)器的電路。
2018-01-26 09:26:11106188 74LS290為異步二-五-十進(jìn)制加法計(jì)數(shù)器。本文為大家介紹74ls290構(gòu)成31進(jìn)制計(jì)數(shù)器電路。
2018-01-25 14:36:3916924 本文主要介紹了74ls160構(gòu)成24進(jìn)制計(jì)數(shù)器電路設(shè)計(jì)。本設(shè)計(jì)采用異步清零。由兩片十進(jìn)制同步加法計(jì)數(shù)器74LS160和一片與非門(mén)74LS00以及相應(yīng)的電阻開(kāi)關(guān)組成。由外加送來(lái)的計(jì)數(shù)脈沖送入兩個(gè)計(jì)數(shù)器
2018-01-18 15:43:05145644 本文主要介紹了74ls160十進(jìn)制計(jì)數(shù)器電路的設(shè)計(jì)與實(shí)現(xiàn)。74LS160是二~十進(jìn)制同步可預(yù)置計(jì)數(shù)器,1腳Cr為清零端,低電平有效.2腳CP為時(shí)鐘脈沖輸人端,上升沿觸發(fā).3~6V腳D1一D4為數(shù)據(jù)
2018-01-18 15:14:45182091 本文主要介紹了74LS161集成計(jì)數(shù)器電路(2、3、4、6、8、10、60進(jìn)制計(jì)數(shù)器)。74LS161是4位二進(jìn)制同步計(jì)數(shù)器,該計(jì)數(shù)器能同步并行預(yù)置數(shù)據(jù),具有清零置數(shù),計(jì)數(shù)和保持功能,具有進(jìn)位輸出端
2018-01-18 10:56:39324594 ,計(jì)數(shù)單元?jiǎng)t由一系列具有存儲(chǔ)信息功能的各類(lèi)觸發(fā)器構(gòu)成,這些觸發(fā)器有RS觸發(fā)器、T觸發(fā)器、D觸發(fā)器及JK觸發(fā)器等。本文為大家?guī)?lái)七種任意進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案及其電路設(shè)計(jì)的原理詳解。
2018-01-17 17:36:0767188 本文為大家介紹三種7進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 16:57:3352835 本文為大家分享三種6進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 16:18:5660706 本文為大家?guī)?lái)三種5進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 15:51:4856298 本文為大家?guī)?lái)五種不同的12進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 15:05:3860828 本文為大家介紹三個(gè)20進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 14:16:1910234 本文為大家?guī)?lái)四個(gè)八進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 13:37:3981874 計(jì)數(shù)器由基本的計(jì)數(shù)單元和一些控制門(mén)所組成,計(jì)數(shù)單元?jiǎng)t由一系列具有存儲(chǔ)信息功能的各類(lèi)觸發(fā)器構(gòu)成。計(jì)數(shù)器在數(shù)字系統(tǒng)中應(yīng)用廣泛,如在電子計(jì)算機(jī)的控制器中對(duì)指令地址進(jìn)行計(jì)數(shù)。本文為大家?guī)?lái)六種10進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 08:58:2464843 74ls161為二進(jìn)制同步計(jì)數(shù)器,具有同步預(yù)置數(shù)、異步清零以及保持等功能。兩片74ls161可設(shè)計(jì)一個(gè)24進(jìn)制計(jì)數(shù)器。
2018-01-16 15:30:46110315 本文分享用兩個(gè)74LS160級(jí)聯(lián)構(gòu)成的60進(jìn)制計(jì)數(shù)器的電路圖。
2018-01-02 14:25:3326893 60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的十進(jìn)制計(jì)數(shù)器,從設(shè)計(jì)簡(jiǎn)便考慮,芯片選擇同步十進(jìn)制計(jì)數(shù)器
2017-12-22 13:55:48148134 計(jì)數(shù)器是一個(gè)用以實(shí)現(xiàn)計(jì)數(shù)功能的時(shí)序部件,本設(shè)計(jì)主要設(shè)備是兩個(gè)74LS160同步十進(jìn)制計(jì)數(shù)器,并且由200HZ,5V電源供給。作高位芯片與作低芯片位之間級(jí)聯(lián)。
2017-12-21 17:23:51224996 計(jì)的電路進(jìn)行仿真實(shí)驗(yàn)。仿真結(jié)果表明設(shè)計(jì)的計(jì)數(shù)器能實(shí)現(xiàn)所要求的N進(jìn)制技術(shù)功能。最終得出采用反饋復(fù)零法可以實(shí)現(xiàn)進(jìn)制計(jì)數(shù)器的結(jié)論。
2017-12-21 17:08:3760783 本文為大家介紹基于74LS192的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。
2017-12-21 12:00:2892329 二進(jìn)制加計(jì)數(shù)器
2017-11-24 14:31:306 集成計(jì)數(shù)器常見(jiàn)的是多位二進(jìn)制計(jì)數(shù)器及十進(jìn)制計(jì)數(shù)器,當(dāng)需要實(shí)現(xiàn)其它進(jìn)制計(jì)數(shù)器時(shí),通常利用現(xiàn)有的集成計(jì)數(shù)器進(jìn)行適當(dāng)?shù)倪B接而構(gòu)成。對(duì)于當(dāng)設(shè)計(jì)要求沒(méi)有限定計(jì)數(shù)器的狀態(tài)編碼時(shí)電路設(shè)計(jì)的靈活性問(wèn)題已有文獻(xiàn)進(jìn)行
2017-11-09 16:36:1681 基于VHDL的EDA實(shí)驗(yàn)---3位二進(jìn)制計(jì)數(shù)器
2017-11-08 17:45:531 約翰遜MC14017B是五級(jí)十進(jìn)制計(jì)數(shù)器內(nèi)置代碼轉(zhuǎn)換器。 高速運(yùn)行和約翰遜spike-free輸出是通過(guò)使用十進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。 十個(gè)解碼輸出通常是低,只在適當(dāng)?shù)氖?b style="color: red">進(jìn)制時(shí)間走高。 輸出的正向變化的時(shí)鐘脈沖。 這部分可用于分頻應(yīng)用程序以及十進(jìn)制計(jì)數(shù)器或十進(jìn)制譯碼顯示應(yīng)用程序。
2017-04-06 09:03:4828 提出一種基于Proteus 軟件的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。以74LS163 集成計(jì)數(shù)器為基礎(chǔ),用置數(shù)法設(shè)計(jì)了兩種48 進(jìn)制計(jì)數(shù)器,采用Proteus 軟件對(duì)計(jì)數(shù)器進(jìn)行仿真。結(jié)果表明,Proteus 軟件具有實(shí)現(xiàn)48 進(jìn)制計(jì)數(shù)器的功能。仿真圖像清晰,能快速準(zhǔn)確地驗(yàn)證設(shè)計(jì)結(jié)果。
2016-07-29 18:53:0324 集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
2016-06-08 14:28:4315 關(guān)于FPGA的資料,包括很多有用的東西,在EDA實(shí)驗(yàn)4-10進(jìn)制計(jì)數(shù)器。
2016-05-05 15:43:180 數(shù)字電子技術(shù)--中規(guī)模集成計(jì)數(shù)器及其應(yīng)用--同步、異步二五十進(jìn)制計(jì)數(shù)器-PPT
2016-03-22 14:33:061 計(jì)數(shù)器是常用的時(shí)序邏輯電路器件,文中介紹了以四位同步二進(jìn)制集成計(jì)數(shù)器74LS161和異步二-五-十模值計(jì)數(shù)器74LS290為主要芯片,設(shè)計(jì)實(shí)現(xiàn)了任意模值計(jì)數(shù)器電路,并用Multisim軟件進(jìn)行了
2013-07-26 11:38:41133 CC4060 由一震蕩器和14 極二進(jìn)制串行計(jì)數(shù)器位組成,震蕩器的結(jié)構(gòu)可以是RC 或晶振電路。CR 為高電平時(shí),計(jì)數(shù)器清零且振蕩器使用無(wú)效,所有的計(jì)數(shù)器位均為主從觸發(fā)器。
2012-03-29 15:01:57196 計(jì)數(shù)器是一種重要的時(shí)序邏輯電路,廣泛應(yīng)用于各類(lèi)數(shù)字系統(tǒng)中。介紹以集成計(jì)數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計(jì)N進(jìn)制計(jì)數(shù)器的原理與步驟。用此方法設(shè)計(jì)了3種36進(jìn)制計(jì)數(shù)器,并
2012-03-20 10:21:3895 計(jì)數(shù)器是數(shù)字邏輯系統(tǒng)中的基本部件,它是數(shù)字系統(tǒng)中用得最多的時(shí)序邏輯電路,本文主要闡述了用中規(guī)模集成計(jì)數(shù)器設(shè)計(jì)任意進(jìn)制同步加法計(jì)數(shù)器的設(shè)計(jì)思想,并對(duì)設(shè)計(jì)方法和步驟作
2012-02-28 11:41:436157 異步計(jì)數(shù)器電路是指其構(gòu)成的基本功能單元觸發(fā)器的時(shí)鐘輸入信號(hào)不是與觸發(fā)器在一起的,有的是外輸入的脈沖信號(hào),有的是其他觸發(fā)器的輸出。本文給出了N進(jìn)制 異步計(jì)數(shù)器 設(shè)計(jì)方案
2011-10-24 15:39:383245 介紹了集成4位二進(jìn)制計(jì)數(shù)器 74LS161 異步置零法構(gòu)成任意進(jìn)制計(jì)數(shù)器的 Multisim 仿真方案,即以波形方式顯示計(jì)數(shù)器的計(jì)數(shù)過(guò)程、過(guò)渡狀態(tài)形成異步置零信號(hào)的過(guò)程,用四蹤示波器以面板
2011-08-05 14:25:22330 采用可編程器件設(shè)計(jì)電路,利用MAX+plus II設(shè)計(jì)軟件中LPM元件庫(kù)所提供的lpm_counter元件,實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。該計(jì)數(shù)器電路與結(jié)構(gòu)無(wú)關(guān),可編程器件的芯片利用率及效率達(dá)到最
2010-12-29 17:47:0755 使用一片ICM7217A配4只共陰極LED數(shù)碼管,可構(gòu)成4位十進(jìn)制可逆計(jì)數(shù)器,其
2010-12-10 13:55:246871 C186是任意進(jìn)制串行計(jì)數(shù)器,所謂任意進(jìn)制,即在進(jìn)行計(jì)數(shù)或分頻時(shí),不需外加門(mén)電路,依靠本身管腳引出線的
2010-10-19 16:09:241361 圖中所示是用與非門(mén)組成的二進(jìn)制計(jì)數(shù)器,實(shí)際上它是用與非門(mén)組成的維持-阻塞觸發(fā)器而組成的計(jì)數(shù)器.圖
2010-09-19 00:54:132214 計(jì)數(shù)器,計(jì)數(shù)器的工作原理是什么?
在數(shù)字系統(tǒng)中使用最多的時(shí)序電路是計(jì)數(shù)器。計(jì)數(shù)器不僅能用于對(duì)時(shí)鐘脈沖進(jìn)行計(jì)數(shù)還可以用于分頻、定時(shí),產(chǎn)生
2010-03-08 13:50:1459468 十進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器原理是什么?
二進(jìn)制計(jì)數(shù)器具有電路結(jié)構(gòu)簡(jiǎn)單、運(yùn)算方便等特點(diǎn),但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特
2010-03-08 13:19:5423684 什么是二進(jìn)制計(jì)數(shù)器,二進(jìn)制計(jì)數(shù)器原理是什么?
計(jì)數(shù)器是數(shù)字系統(tǒng)中用得較多的基本邏輯器件。它不僅能記錄輸入時(shí)鐘脈沖的個(gè)數(shù),還可以實(shí)現(xiàn)
2010-03-08 13:16:3429984 100進(jìn)制加減計(jì)數(shù)器的設(shè)計(jì)與制作:本電路結(jié)構(gòu)如圖袁主要由晶體振蕩電路,分頻電路,控制電路,計(jì)數(shù)電路,譯碼電路,數(shù)碼管顯示等幾部分構(gòu)成。
2009-10-22 21:50:19228 同步二進(jìn)制計(jì)數(shù)器
1. 同步與異步二進(jìn)制加法計(jì)數(shù)器比較態(tài)序表和工作波形一樣電路結(jié)構(gòu)不同: 異步二進(jìn)制加法
2009-09-30 18:37:2910744 異步二進(jìn)制計(jì)數(shù)器
1. 電路構(gòu)成與工作原理
 
2009-09-30 18:33:2513201 異步十進(jìn)制遞增計(jì)數(shù)器
2009-09-24 11:12:051095 8421碼同步十進(jìn)制遞增計(jì)數(shù)器
2009-09-24 11:09:345844 12位二進(jìn)制計(jì)數(shù)器
2009-09-16 15:56:085906 64進(jìn)制計(jì)數(shù)器
64進(jìn)制計(jì)數(shù)器由兩個(gè)
2009-09-16 15:54:013909 24進(jìn)制計(jì)數(shù)器電路
在百進(jìn)制基礎(chǔ)上,采用反饋歸零法即可組成二十四進(jìn)制計(jì)數(shù)器。計(jì)數(shù)范圍為0~23,24為過(guò)渡狀態(tài),當(dāng)高位計(jì)數(shù)至2、低位計(jì)數(shù)至4
2009-09-16 15:50:2919522 74LS290組成七進(jìn)制計(jì)數(shù)器?
解 首先,將74LS290的CP1端與Q0端相接,使
2009-09-16 15:46:358926 TTL 二進(jìn)制同步可逆計(jì)數(shù)器
2009-08-03 09:05:5326
步進(jìn)開(kāi)關(guān)作為十進(jìn)制計(jì)數(shù)器電路圖
2009-06-30 13:08:13867 100進(jìn)制計(jì)數(shù)器一、 實(shí)驗(yàn)?zāi)康模?、 熟悉MAX+PLUS環(huán)境的基本操作。2、 掌握VHDL和原理圖的設(shè)計(jì)輸入方式。3、 設(shè)計(jì)100進(jìn)制計(jì)數(shù)器。二、&
2009-06-28 00:07:217414
電源二進(jìn)制計(jì)數(shù)器電路圖
2009-06-26 13:16:13909 兩片4位二進(jìn)制數(shù)加法計(jì)數(shù)器74LS161級(jí)聯(lián)成五十進(jìn)制計(jì)數(shù)器。
2009-03-28 10:10:2333045
可逆計(jì)數(shù)器電路
2009-02-25 21:53:53898 100進(jìn)制計(jì)數(shù)器
異步級(jí)聯(lián)法組成的100進(jìn)制計(jì)數(shù)器
定義集成計(jì)數(shù)器的高低位,1#芯片為低位(相當(dāng)
2008-07-05 14:25:175412 我們可以采用具有保持功能的同步集成計(jì)數(shù)器(如74LS160)組成同步計(jì)數(shù)器,電路如圖3-4所示。在160計(jì)數(shù)器中當(dāng)S1=S2
2008-07-05 14:17:494236
先級(jí)聯(lián)后預(yù)置數(shù)構(gòu)成的63進(jìn)制計(jì)數(shù)器:我們同樣也可以先用級(jí)聯(lián)法組成10i計(jì)數(shù)器、或16i計(jì)數(shù)器,再用預(yù)置
2008-07-05 13:58:001405
用16進(jìn)制計(jì)數(shù)器先級(jí)聯(lián)后預(yù)置數(shù)構(gòu)成的63
2008-07-05 13:54:552733
45進(jìn)制計(jì)數(shù)器,芯片有:
2008-06-30 00:14:214068
此計(jì)數(shù)器電路圖用到的芯片有
2008-06-30 00:09:288214
計(jì)數(shù)器級(jí)聯(lián)時(shí)的時(shí)鐘構(gòu)成方式可以采用同步時(shí)鐘,也可以采用異
2008-06-30 00:03:3211061 60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的
2008-06-30 00:00:4115300 十進(jìn)制計(jì)數(shù)器工作原理
同二進(jìn)制計(jì)數(shù)器相比,十進(jìn)制計(jì)數(shù)器較為復(fù)雜。分析步驟一般是:
2008-01-21 13:15:2227668 三進(jìn)制計(jì)數(shù)器制成流水燈是應(yīng)用三進(jìn)制計(jì)數(shù)器制成的循環(huán)彩燈,其流水效果很好,每組可控制600W的燈光,IC1接成無(wú)穩(wěn)態(tài)多諧振蕩器。
2007-12-26 19:27:572273 2位十進(jìn)制可加減計(jì)數(shù)器電路-74LS190應(yīng)用電路
2007-12-07 00:12:129254 計(jì)數(shù)器的級(jí)連使用
一個(gè)十進(jìn)制計(jì)數(shù)器只能顯示0~9十個(gè)數(shù),為了擴(kuò)大計(jì)數(shù)器范圍,常用多個(gè)十進(jìn)制計(jì)數(shù)器級(jí)連使用。
2007-11-22 12:53:253143 十進(jìn)制計(jì)數(shù)器
二進(jìn)制計(jì)數(shù)器具有電路結(jié)構(gòu)簡(jiǎn)單、運(yùn)算方便等特點(diǎn),但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特別是當(dāng)二進(jìn)制數(shù)的位數(shù)較多時(shí),閱讀非常困難,還
2007-06-20 13:46:053559
評(píng)論
查看更多