電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>嵌入式技術(shù)>嵌入式新聞>Mentor Graphics 增加內(nèi)存模型,創(chuàng)建業(yè)內(nèi)首個(gè)完整的UVM SystemVerilog 驗(yàn)證 IP 庫(kù)

Mentor Graphics 增加內(nèi)存模型,創(chuàng)建業(yè)內(nèi)首個(gè)完整的UVM SystemVerilog 驗(yàn)證 IP 庫(kù)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

Mentor Graphics的PCB設(shè)計(jì)復(fù)用方法

Mentor Graphics的PCB設(shè)計(jì)復(fù)用方法 引言  隨著科技的不斷發(fā)展,PCB板趨向小型化、多層化與復(fù)雜化。特別是高速印制板,需要
2008-03-22 17:49:241770

Mentor Graphics應(yīng)用之PCB設(shè)計(jì)復(fù)用

Mentor Graphics應(yīng)用之PCB設(shè)計(jì)復(fù)用 引言  隨PCB板趨向小型化、多層化與復(fù)雜化。特別是高速印制板,需要經(jīng)過很長(zhǎng)時(shí)間的反復(fù)調(diào)試才可以定型
2010-04-28 18:04:231538

Cadence首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證

Cadence宣布業(yè)內(nèi)首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證
2012-09-10 09:53:241403

Mentor Graphics使用UPF逐步求精方法推動(dòng)新一代低功耗驗(yàn)證

Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天宣布支持低功率逐步求精方法,通過采用 Questa Power Aware Simulation 和 Visualizer Debug Environment 的新功能以顯著提升采用 ARM? 技術(shù)的低功率設(shè)計(jì)的驗(yàn)證復(fù)用和生產(chǎn)率。
2015-09-11 15:25:201090

Mentor Graphics新擴(kuò)展Mentor Embedded Linux功能

Mentor Graphics公司(納斯達(dá)克代碼:MENT)今日宣布,即將推出可兼容 AMD 嵌入式 R 系列處理器的 Mentor? Embedded Linux?運(yùn)行軟件和開發(fā)工具。第二代
2015-11-06 11:02:161060

UVM序列的創(chuàng)建和運(yùn)行及中斷服務(wù)程序?qū)崿F(xiàn)方案

SystemVerilog通用驗(yàn)證方法(UVM)是一種生成測(cè)試和檢查結(jié)果以進(jìn)行功能驗(yàn)證的有效方法,最適合用于塊級(jí)IC或FPGA或其他“小型”系統(tǒng)。在UVM測(cè)試臺(tái)中,大多數(shù)活動(dòng)是通過編寫序列來生
2021-04-09 16:09:113584

Mentor工具簡(jiǎn)介Calibre物理驗(yàn)證系列

Calibre物理驗(yàn)證系列〓 Calibre DRC  作為工作在展平模式下的設(shè)計(jì)規(guī)則檢查(DRC)工具,Calibre DRC先展平輸入數(shù)據(jù)庫(kù),然后對(duì)展平的幾何結(jié)果進(jìn)行操作?!?Calibre
2018-08-28 11:58:29

SystemVerilog 的VMM驗(yàn)證方法學(xué)教程教材

SystemVerilog 的VMM 驗(yàn)證方法學(xué)教程教材包含大量經(jīng)典的VMM源代碼,可以實(shí)際操作練習(xí)的例子,更是ic從業(yè)人員的絕佳學(xué)習(xí)資料。SystemVerilog 的VMM 驗(yàn)證方法學(xué)教程教材[hide][/hide]
2012-01-11 11:21:38

UVM交互式調(diào)試庫(kù)介紹

什么是UVM交互式調(diào)試庫(kù)
2020-12-17 07:34:46

mentor graphics HyperLynx

各位請(qǐng)問誰(shuí)有mentor graphics HyperLynx V7.0或者mentor graphics HyperLynx V8.0,可否發(fā)一份給我或者發(fā)個(gè)資源鏈接,包括破解文件的,謝謝了!郵箱shuaigogo@yeat.net。
2014-03-15 09:51:16

驗(yàn)證方法簡(jiǎn)介

2006 年創(chuàng)建驗(yàn)證方法和基類庫(kù),它是 OVM 和 UVM 的前身。它為組件層次結(jié)構(gòu)和 TLM 通信提供了一個(gè)框架,為 SystemVerilog 驗(yàn)證環(huán)境提供了標(biāo)準(zhǔn)化的使用模型。不建議將 AVM 用于
2022-02-13 17:03:49

IC驗(yàn)證"UVM驗(yàn)證平臺(tái)"組成(三)

的加數(shù)和被加數(shù)中分別輸入1,即輸入1+1時(shí),期望DUT輸出2。當(dāng)DUT在計(jì)算1+1的結(jié)果時(shí),驗(yàn)證平臺(tái)也必須相應(yīng)完成同樣 的過程,也計(jì)算一次1+1。在驗(yàn)證平臺(tái)中,完成這個(gè)過程的是參考模型(reference
2020-12-02 15:21:34

IC驗(yàn)證"UVM驗(yàn)證平臺(tái)加入factory機(jī)制"(六)

  加入factory機(jī)制 上一節(jié)《IC驗(yàn)證"一個(gè)簡(jiǎn)單的UVM驗(yàn)證平臺(tái)"是如何搭建的(五)》給出了一個(gè)只有driver、使用UVM搭建的驗(yàn)證平臺(tái)。嚴(yán)格來說這根本就不算是UVM驗(yàn)證
2020-12-08 12:07:21

IC驗(yàn)證"一個(gè)簡(jiǎn)單的UVM驗(yàn)證平臺(tái)"是如何搭建的(六)

通過new()來通知SystemVerilog的仿真器:請(qǐng)創(chuàng)建一個(gè)A的實(shí)例。仿真器接到new的指令 后,就會(huì)在內(nèi)存中劃分一塊空間,在劃分前,會(huì)首先檢查是否已經(jīng)預(yù)先定義過這個(gè)類,在已經(jīng)定義過的情況下
2020-12-04 15:48:19

IC驗(yàn)證"為什么要學(xué)習(xí)UVM呢"

什么?驗(yàn)證工程師驗(yàn)證工程師能夠從本書學(xué)會(huì)如下內(nèi)容:如何用UVM搭建驗(yàn)證平臺(tái),包括如何使用sequence機(jī)制、factory機(jī)制、callback機(jī)制、寄存器模型(register model)等。一些
2020-12-01 15:09:14

IC驗(yàn)證UVM驗(yàn)證平臺(tái)加入objection機(jī)制和virtual interface機(jī)制“(七)

在上一節(jié)中,**《IC驗(yàn)證"UVM驗(yàn)證平臺(tái)加入factory機(jī)制"(六)》**雖然輸出了“main_phase is called”,但是“data is drived”并沒有
2020-12-09 18:28:15

IC驗(yàn)證UVM常用宏匯總分析(四)

: +define+MACRO 或者: +define+MACRO=100擴(kuò)展寄存器模型中的數(shù)據(jù)位寬:`define UVM_REG_DATA_WIDTH 128擴(kuò)展寄存器模型中的地址位寬:`define
2020-12-02 15:24:35

Python硬件驗(yàn)證——摘要

& IP Core Verification)”卷。 本章介紹了 IC 和 IP 核設(shè)計(jì)過程驗(yàn)證中涉及的一些關(guān)鍵 Python 方法、工具、包和庫(kù),包括以下章節(jié): 純 Python
2022-11-03 13:07:24

中肯的總結(jié)!月薪4萬(wàn)的IC驗(yàn)證工程師竟然每天做這些

:· 驗(yàn)證平臺(tái)架構(gòu):以UVM驗(yàn)證平臺(tái)為例。實(shí)際上,現(xiàn)在IC行業(yè)內(nèi),很多公司的驗(yàn)證環(huán)境都不盡相同,比如有純C/C++的環(huán)境,有純UVM的環(huán)境,有UVM+C++的環(huán)境,甚至還有systemc的環(huán)境??偟膩碚f
2017-05-17 12:50:39

什么是uvmuvm的特點(diǎn)有哪些呢

大家好,我是一哥,上章內(nèi)容我們介紹什么是uvmuvm的特點(diǎn)以及uvm為用戶提供了哪些資源?本章內(nèi)容我們來看一看一個(gè)典型的uvm驗(yàn)證平臺(tái)應(yīng)該是什么樣子的,來看一個(gè)典型的uvm測(cè)試平臺(tái)的結(jié)構(gòu)。我們一個(gè)
2022-02-14 06:46:33

基于C的測(cè)試和驗(yàn)證套件集成到常規(guī)UVM測(cè)試平臺(tái)的方法

Systemverilog [1]和 UVM [2]為驗(yàn)證團(tuán)隊(duì)提供結(jié)構(gòu)和規(guī)則。它使得在許多測(cè)試中能獲得一致的結(jié)果,并可以在團(tuán)隊(duì)之間共享驗(yàn)證。許多驗(yàn)證團(tuán)隊(duì)都在使用由C代碼編寫的驗(yàn)證套件。本文將討論將基于C的測(cè)試和驗(yàn)證套件集成到常規(guī)UVM測(cè)試平臺(tái)的各種方法。
2020-12-11 07:59:44

基于C的測(cè)試和驗(yàn)證套件集成到常規(guī)UVM測(cè)試平臺(tái)的方法

Systemverilog [1]和 UVM [2]為驗(yàn)證團(tuán)隊(duì)提供結(jié)構(gòu)和規(guī)則。它使得在許多測(cè)試中能獲得一致的結(jié)果,并可以在團(tuán)隊(duì)之間共享驗(yàn)證。許多驗(yàn)證團(tuán)隊(duì)都在使用由C代碼編寫的驗(yàn)證套件。本文將討論將基于C的測(cè)試和驗(yàn)證套件集成到常規(guī)UVM測(cè)試平臺(tái)的各種方法。
2020-12-15 07:38:34

如何基于uvm方法學(xué)采用systemc進(jìn)行IC驗(yàn)證?

請(qǐng)教各位大佬,UVM是基于sv的驗(yàn)證方法學(xué),如果采用systemc語(yǔ)言編程,如何實(shí)現(xiàn)?
2019-11-07 15:30:16

如何布局Text/Graphics內(nèi)存

Text/Graphics內(nèi)存,從而在沒有圖形缺陷的情況下完成這項(xiàng)工作。我最初的(工作沒有故障)內(nèi)存設(shè)置如下:0x0000->0x07FF:Text Memory0x0800->0x0FFF
2019-07-25 11:38:28

如何構(gòu)建UVM寄存器模型并將寄存器模型集成到驗(yàn)證環(huán)境中

),通常也叫寄存器模型,顧名思義就是對(duì)寄存器這個(gè)部件的建模。本文要介紹的內(nèi)容,包括對(duì)UVM寄存器模型的概述,如何構(gòu)建寄存器模型,以及如何將寄存器模型集成到驗(yàn)證環(huán)境中。篇幅原因,將在下一篇文章再給出寄存器
2022-09-23 14:29:03

如何設(shè)計(jì)和驗(yàn)證SoC

的軟件模擬器作為驗(yàn)證的第一站。Mentor Graphics驗(yàn)證IP(VIP)是一個(gè)可復(fù)用組件庫(kù),無(wú)縫集成到使用UVM、OVM、Verilog、VHDL和SystemC構(gòu)建的測(cè)試平臺(tái),也可與第三方軟件
2017-04-05 14:17:46

數(shù)字IC驗(yàn)證之“UVM”基本概述、芯片驗(yàn)證驗(yàn)證計(jì)劃(1)連載中...

有條理,我們要在驗(yàn)證計(jì)劃當(dāng)中明確要搭建什么樣的驗(yàn)證平臺(tái),目前主流的驗(yàn)證平臺(tái)有基于verilog的印證平臺(tái),基于systemverilog驗(yàn)證平臺(tái),以及適用uvm方法學(xué)建立的驗(yàn)證平臺(tái),據(jù)uvm驗(yàn)證方法
2021-01-21 15:59:03

數(shù)字IC驗(yàn)證之“什么是UVM”“UVM的特點(diǎn)”“UVM提供哪些資源”(2)連載中...

uvm的特點(diǎn)以及uvm為用戶提供了哪些資源?什么是uvm呢?uvm是通用驗(yàn)證方法學(xué)的縮寫,是為驗(yàn)證服務(wù)的,uvm是基于systemverilog語(yǔ)言來實(shí)現(xiàn)的,因此,在學(xué)習(xí)uvm之前,應(yīng)當(dāng)
2021-01-21 16:00:16

數(shù)字IC驗(yàn)證之“典型的UVM平臺(tái)結(jié)構(gòu)”(3)連載中...

  大家好,我是一哥,上章內(nèi)容我們介紹什么是uvm?uvm的特點(diǎn)以及uvm為用戶提供了哪些資源?  本章內(nèi)容我們來看一看一個(gè)典型的uvm驗(yàn)證平臺(tái)應(yīng)該是什么樣子的,來看一個(gè)典型的uvm測(cè)試平臺(tái)的結(jié)構(gòu)
2021-01-22 15:32:04

數(shù)字IC驗(yàn)證之“搭建一個(gè)可以運(yùn)行的uvm測(cè)試平臺(tái)”(5)連載中...

的transaction,以及創(chuàng)建用于產(chǎn)生事物的事物發(fā)生器sequence?! ≡?b class="flag-6" style="color: red">uvm驗(yàn)證平臺(tái)中穿梭各個(gè)組件之間的基本信息單元是一個(gè)被稱為transaction的數(shù)據(jù)對(duì)象,也就是我們前面所說的事物
2021-01-26 10:05:37

數(shù)字IC驗(yàn)證之“構(gòu)成uvm測(cè)試平臺(tái)的主要組件”(4)連載中...

測(cè)試案例中完成的。因此在構(gòu)建env的時(shí)候,需要事先定義好配置接口,是env具有可配置性?! ?b class="flag-6" style="color: red">uvm不僅為驗(yàn)證工程師提供了測(cè)試平臺(tái)的結(jié)構(gòu),而且在uvm的資源庫(kù)當(dāng)中。對(duì)于平臺(tái)中的每一個(gè)組件啊都有一個(gè)對(duì)應(yīng)
2021-01-22 15:33:26

增加和更新下面的ASIC IP cores

增加和更新下面的ASIC IP cores,需要的可以聯(lián)系:williamnk8@gmail.com1.  Synopsys Superspeed
2010-05-24 15:25:53

新手學(xué)習(xí)System Verilog & UVM指南

新手學(xué)習(xí)SystemVerilog & UVM指南 從剛接觸System Verilog以及后來的VMM,OVM,UVM已經(jīng)有很多年了,隨著電子工業(yè)的逐步發(fā)展,國(guó)內(nèi)對(duì)驗(yàn)證人才的需求也會(huì)急劇增加
2015-03-11 16:24:35

?;萍枷s聯(lián)Mentor Graphics全球鉑金代理稱號(hào)

` 2014年6月2日-4日,?;萍紤?yīng)邀前往意大利“汽車城”都靈,參加合作伙伴MentorGraphics全球代理商大會(huì)。大會(huì)上,海基科技再一次蟬聯(lián)Mentor Graphics全球鉑金代理的稱號(hào)
2014-07-02 13:51:24

硬件驗(yàn)證方法簡(jiǎn)明介紹

、包和庫(kù),特別是半導(dǎo)體知識(shí)產(chǎn)權(quán) (IP) 核心設(shè)計(jì)過程,包括以下章節(jié):驗(yàn)證方法——概述驗(yàn)證方法——簡(jiǎn)介驗(yàn)證 IP - 方法論的作用如何選擇驗(yàn)證方法基于標(biāo)準(zhǔn)的 IP 和 SoC 的驗(yàn)證方法功能驗(yàn)證方法
2022-11-26 20:43:20

硬件驗(yàn)證語(yǔ)言——簡(jiǎn)介

HDL 編寫)來驗(yàn)證我們的設(shè)計(jì)。我們的門數(shù)每天都在增加,因此它們的驗(yàn)證成了嚴(yán)峻的挑戰(zhàn)。過去,驗(yàn)證是使用設(shè)計(jì)語(yǔ)言完成的。我們創(chuàng)建了“測(cè)試臺(tái)”,將預(yù)定的輸入應(yīng)用于我們的設(shè)計(jì)模型,并將生成的輸出與設(shè)計(jì)人
2022-02-16 13:36:53

誠(chéng)聘IC驗(yàn)證工程師

獵頭職位:IC驗(yàn)證工程師【北京】崗位職責(zé):1.根據(jù)芯片架構(gòu)文檔和設(shè)計(jì)要點(diǎn),制定驗(yàn)證方案,擬定驗(yàn)證計(jì)劃;2.根據(jù)驗(yàn)證方案和計(jì)劃,實(shí)施驗(yàn)證,包括編寫參考模型、搭建仿真驗(yàn)證平臺(tái)與迭代改進(jìn)、編寫完備的驗(yàn)證
2017-02-15 13:39:33

請(qǐng)問一下在UVM中的UVMsequences是什么意思啊

uvm_object基類擴(kuò)展得到。UVM sequences不是在仿真的開始,而是在仿真的過程中生成并分配內(nèi)存的,也沒有類似uvm_component的層次結(jié)構(gòu)。隨著仿真的進(jìn)行,將創(chuàng)建一個(gè)或多個(gè)UVM
2022-04-11 16:43:42

2BA4 Mentor Graphics Tutorial

2BA4 Mentor Graphics Tutorial V1.0 1.1 Library ManagerOpen the Library Manager shown in Fig. 1.1
2009-03-28 16:09:5534

Mentor Graphics公司線纜線束設(shè)計(jì)解決方案CHS

Mentor Graphics 公司線纜線束設(shè)計(jì)解決方案CHS明導(dǎo)(上海)電子科技有限公司供稿CHS(Capital Harness System)是國(guó)際著名EDA 廠商Mentor Graphics 公司專為航空、航天、車輛等領(lǐng)域開發(fā)
2009-12-21 10:12:240

Mentor Graphics工具仿真Audio Circ

我們?cè)诠ぷ髦猩婕暗綄?duì)Audio Circuit (ADC, DAC 等)的設(shè)計(jì)驗(yàn)證,主要用到Mentor Graphics 的仿真工具。這里是一些使用經(jīng)驗(yàn)與大家分享與討論:我們先用ADVance MS (ADMS)進(jìn)行混合仿真,后
2010-07-04 11:34:2479

OVM實(shí)現(xiàn)了可重用的驗(yàn)證平臺(tái)

Open Verification Methodology(OVM)是Mentor Graphics 和Cadence 共同推出的,業(yè)界第一個(gè)基于SystemVerilog、通用開放的驗(yàn)證方法學(xué);其基于事務(wù)交易級(jí)的方法學(xué),基于Factory Pattern 的對(duì)象生
2010-07-04 11:43:227

電源完整性分析應(yīng)對(duì)高端PCB系統(tǒng)設(shè)計(jì)挑戰(zhàn)

印刷電路板(PCB)設(shè)計(jì)解決方案市場(chǎng)和技術(shù)領(lǐng)軍企業(yè)Mentor GraphicsMentor Graphics)宣布推出HyperLynx® PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計(jì)者對(duì)于高性能電子產(chǎn)品的需求。HyperLynx
2010-10-07 12:11:360

Mentor術(shù)語(yǔ)大全

這些術(shù)語(yǔ)支持Mentor Graphics PCB產(chǎn)品文檔在術(shù)語(yǔ)表當(dāng)中,一些是Mentor Graphics PCB產(chǎn)品獨(dú)有的,另外一些是PCB行業(yè)標(biāo)準(zhǔn)。
2010-11-24 15:56:300

TATA汽車系統(tǒng)公司采用Mentor Graphics電子線

      Mentor Graphics, 全球電子軟硬件設(shè)計(jì)解決方案的領(lǐng)先企業(yè), 近日宣布TATA汽車系統(tǒng)公司( TACO)采用了Mentor Graphics CHS電子線束設(shè)計(jì)工具。TACO是印度TATA集團(tuán)旗下企業(yè),
2009-04-04 10:53:181113

德國(guó)控創(chuàng)集團(tuán)采用Mentor Graphics的電源完整性解

德國(guó)控創(chuàng)集團(tuán)采用Mentor Graphics的電源完整性解決方案獲 Mentor Graphics宣布,德國(guó)控創(chuàng)集團(tuán)(Kontron)已將該公司所部署的Expedition EnterprisePCB,擴(kuò)展到Mentor對(duì)于信號(hào)和電源完整
2010-01-14 08:46:041225

Mentor Graphics Board Station

Mentor Graphics Board Station PCB設(shè)計(jì)復(fù)用方法 本文介紹了一種 PCB 設(shè)計(jì)復(fù)用方法,它是基于 Mentor Graphics 的印制電路板設(shè)計(jì)工具 Board Station 進(jìn)行的。一個(gè)設(shè)
2010-03-21 18:33:102747

Mentor Graphics 與TSMC攜手為設(shè)計(jì)

參考流程 8.0 版(Reference Flow 8.0)提供高級(jí)DFM 性能WILSONVILLE, Ore. and HSINCHU, Taiwan – 2007 年6 月5 日 –明導(dǎo)公司 (Mentor Graphics 納斯達(dá)克代號(hào): MENT) 與臺(tái)灣半導(dǎo)體制造
2010-06-20 11:14:031112

高端PCB系統(tǒng)設(shè)計(jì)的電源完整性分析工具

     Mentor GraphicsMentor Graphics)推出HyperLynx PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計(jì)者對(duì)于高性能電子產(chǎn)品的需求。HyperLynx PI產(chǎn)品不僅提供簡(jiǎn)單易學(xué)、
2010-09-20 00:03:29464

基于SystemVerilog語(yǔ)言的驗(yàn)證方法學(xué)介紹

文章主要介紹《VMM for SystemVerilog》一書描述的如何利用SystemVerilog語(yǔ)言,采用驗(yàn)證方法學(xué)以及驗(yàn)證庫(kù)開發(fā)出先進(jìn)驗(yàn)證環(huán)境。文章分為四部分,第一部分概述了用SystemVerilog語(yǔ)言驗(yàn)證復(fù)雜S
2011-05-09 15:22:0252

飛思卡爾選擇Mentor Graphics開發(fā)其軟件庫(kù)

飛思卡爾半導(dǎo)體公司 (NYSE:FSL) 選擇 Mentor Graphics Corporation (NASDAQ:MENT) 開發(fā)包含高級(jí)算法和信號(hào)處理功能的軟件庫(kù),該軟件庫(kù)專門針對(duì)最新版飛思卡爾AltiVec處理引擎進(jìn)行優(yōu)化。面向飛思卡爾
2011-09-15 18:37:271079

基于SystemVerilog的I2C總線模塊驗(yàn)證

文中分析了基于Systemverilog驗(yàn)證環(huán)境的結(jié)構(gòu),并在介紹I 2 C總線協(xié)議的基礎(chǔ)上,重點(diǎn)論述了驗(yàn)證環(huán)境中事務(wù)產(chǎn)生器及驅(qū)動(dòng)器的設(shè)計(jì)。
2011-12-22 17:20:2127

創(chuàng)建Proteus原理圖仿真模型

創(chuàng)建6位D/A轉(zhuǎn)換器和TTL7458原理圖模型為例,論述創(chuàng)建Proteus原理圖仿真模型的思路與方法、模型存庫(kù)與從庫(kù)中調(diào)用他的方法和對(duì)創(chuàng)建模型進(jìn)行驗(yàn)證的方法。經(jīng)驗(yàn)證證明所建模型和建模方
2012-03-28 15:10:2595

Mentor Graphics推出用于芯片、封裝、電路板設(shè)計(jì)的 Xpedition Package Integrator流程

Mentor Graphics 公司(納斯達(dá)克代碼:MENT)今天宣布推出最新 Xpedition? Package Integrator 流程,這是業(yè)內(nèi)用于集成電路 (IC)、封裝和印刷電路板 (PCB) 協(xié)同設(shè)計(jì)與優(yōu)化的最廣泛的解決方案。
2015-03-24 12:03:161684

臺(tái)積電和Mentor Graphics合作:10nm工藝認(rèn)證!

俄勒岡州威爾遜維爾,2015 年 4 月 6 日—Mentor Graphics公司(納斯達(dá)克代碼:MENT )今天宣布,TSMC和Mentor Graphics已經(jīng)達(dá)到在10nm EDA認(rèn)證合作的第一個(gè)里程碑
2015-04-20 14:18:061658

Mellanox Technologies 選用 Mentor Graphics Tessent階層化ATPG解決方案

Mentor Graphics 公司(納斯達(dá)克代碼:MENT)今天宣布,Mellanox Technologies 已將全新的 Mentor? Tessent? 階層化 ATPG 解決方案標(biāo)準(zhǔn)化
2015-05-19 17:12:051762

Mentor Graphics 宣布正式啟動(dòng)第26屆年度PCB技術(shù)領(lǐng)導(dǎo)獎(jiǎng)計(jì)劃

Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天正式發(fā)出第 26 屆年度技術(shù)領(lǐng)導(dǎo)獎(jiǎng) (TLA) 大賽的參賽邀請(qǐng),這一大賽延續(xù)了該公司一直以來表彰卓越印刷電路板 (PCB) 設(shè)計(jì)的傳統(tǒng)
2015-09-15 10:39:28857

Mentor Graphics Veloce VirtuaLAB為前沿網(wǎng)絡(luò)設(shè)計(jì)新增下一代協(xié)議

Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天宣布推出支持 25G、50G 和 100G 以太網(wǎng)的 Veloce? VirtuaLAB 以太網(wǎng)環(huán)境。這種支持可為目前基于大規(guī)模以太網(wǎng)的設(shè)計(jì)提供高效、基于硬件仿真的驗(yàn)證
2015-10-30 14:49:27777

Mentor Graphics在其企業(yè)驗(yàn)證平臺(tái)中新增ARM AMBA 5 AHB驗(yàn)證IP

Mentor Graphics 公司(納斯達(dá)克代碼:MENT)今日宣布推出面向 ARM AMBA 5 AHB 片上互連規(guī)范的驗(yàn)證 IP (VIP)。該新 VIP 在 Mentor? 企業(yè)驗(yàn)證平臺(tái)
2015-11-12 11:28:111132

Mentor Graphics 贏得 Synopsys 的專利局決策上訴

俄勒岡州威爾遜維爾,2016 年 2 月 23 日 — Mentor Graphics公司(納斯達(dá)克代碼:MENT)今日宣布,美國(guó)聯(lián)邦巡回上訴法院支持以下主張:Mentor Graphics? 開發(fā)的硬件仿真技術(shù)(美國(guó)專利號(hào)為: 6,240,376 號(hào))由Mentor Graphics享有專利權(quán)。
2016-02-23 11:10:051178

Mentor Graphics 與 ARM 簽署多年協(xié)議

 美國(guó)俄勒岡州威爾遜維爾和英國(guó)劍橋,2016 年 2 月 25 日 - Mentor Graphics 公司(納斯達(dá)克代碼:MENT)已與 ARM(倫敦證券交易所代碼:ARM;納斯達(dá)克代碼:ARMH)簽訂一份多年訂購(gòu)協(xié)議,以盡早獲得各種 ARM IP 和相關(guān)技術(shù)。
2016-02-26 10:54:49457

Mentor Graphics 提供對(duì) TSMC 集成扇出型封裝技術(shù)的支持

 WILSONVILLE, Ore., 2016年3月15日— Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天發(fā)布了一款結(jié)合設(shè)計(jì)、版圖布局和驗(yàn)證的解決方案,為TSMC集成扇出型 (InFO) 晶圓級(jí)封裝技術(shù)的設(shè)計(jì)應(yīng)用提供支持。
2016-03-15 14:06:02988

Mentor Graphics增強(qiáng)對(duì)TSMC 7納米工藝設(shè)計(jì)開發(fā)和10納米工藝量產(chǎn)的支援

Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天宣布,借由完成 TSMC 10 納米 FinFET V1.0 認(rèn)證,進(jìn)一步增強(qiáng)和優(yōu)化Calibre? 平臺(tái)和 Analog
2016-03-24 11:13:19816

Mentor Graphics新版 HyperLynx 集信號(hào)和電源完整性、3D電磁解析和 快速規(guī)則檢查于一個(gè)統(tǒng)一的環(huán)境中

  俄勒岡州威爾遜維爾,2016 年 4 月 5 日—Mentor Graphics公司(納斯達(dá)克代碼:MENT)今日宣布推出最新版 HyperLynx?,該版本將信號(hào)和電源完整性分析、三維電磁解析和快速規(guī)則檢查集成到一個(gè)統(tǒng)一的環(huán)境中。
2016-04-05 09:49:412282

Mentor Graphics 與 Ixia 攜手合作,加快網(wǎng)絡(luò)芯片的驗(yàn)證

  俄勒岡州威爾遜維爾,2016 年 4 月 13 日 – Mentor Graphics公司(納斯達(dá)克代碼:MENT)今天宣布,將與網(wǎng)絡(luò)測(cè)試、可見性和安全解決方案的領(lǐng)先提供商 Ixia 攜手合作
2016-04-13 11:05:071299

Mentor Graphics硬件加速仿真服務(wù)使用Veloce 硬件加速仿真平臺(tái)加速驗(yàn)證

  俄勒岡州威爾遜維爾,2016 年 4 月 20 日 — Mentor Graphics公司(納斯達(dá)克代碼:MENT)今日宣布,Mentor? 硬件加速仿真服務(wù)采用具有專業(yè)服務(wù)和 IP 的 Veloce? 硬件加速仿真平臺(tái) ,借此加速仿真驗(yàn)證并降低與片上系統(tǒng) (SoC) 設(shè)計(jì)相關(guān)的風(fēng)險(xiǎn)。
2016-04-20 11:22:082307

Mentor Graphics Verification Academy 新增 SystemVerilog 課程和模式庫(kù)以擴(kuò)展工程師的專業(yè)知識(shí)和資源

Mentor Graphics 公司(納斯達(dá)克代碼:MENT)為 Verification Academy 增加全新的 SystemVerilog 課程和模式庫(kù)以幫助驗(yàn)證工程師提高專業(yè)技能、生產(chǎn)率及設(shè)計(jì)質(zhì)量。
2016-08-10 11:20:241878

基于UVM的CPU卡芯片驗(yàn)證平臺(tái)

基于UVM的CPU卡芯片驗(yàn)證平臺(tái)_錢一文
2017-01-07 19:00:394

基于UVM驗(yàn)證平臺(tái)設(shè)計(jì)研究

基于UVM驗(yàn)證平臺(tái)設(shè)計(jì)研究_王國(guó)軍
2017-01-07 19:00:394

基于UVM的CAN模塊自驗(yàn)證方法

基于UVM的CAN模塊自驗(yàn)證方法_熊濤
2017-01-08 14:47:533

一種基于UVM的混合信號(hào)驗(yàn)證環(huán)境

一種基于UVM的混合信號(hào)驗(yàn)證環(huán)境_耿睿
2017-01-07 21:39:441

集成級(jí)的UVM寄存器模型

UVM使得驗(yàn)證測(cè)試平臺(tái)的結(jié)構(gòu)得以標(biāo)準(zhǔn)化,各種復(fù)用策略及標(biāo)準(zhǔn)對(duì)于提高驗(yàn)證質(zhì)量、縮短項(xiàng)目周期都非常有效。垂直重用是常見的復(fù)用策略之一,即同一項(xiàng)目測(cè)試平臺(tái)復(fù)用于不同驗(yàn)證層次。驗(yàn)證中常將最底層的IP級(jí)驗(yàn)證平臺(tái)向更高的集成層復(fù)用,而UVM寄存器模型則是驗(yàn)證平臺(tái)復(fù)用的一個(gè)關(guān)鍵部分。
2017-09-15 11:49:0815

參數(shù)化UVM IP驗(yàn)證環(huán)境(上)

的連接、驅(qū)動(dòng)器、監(jiān)視器、仿真序列以及功能覆蓋率的建立。 本文呈現(xiàn)出了一種使用UVM驗(yàn)證方法學(xué)構(gòu)建基于高可配置性的高級(jí)微處理器總線架構(gòu)(AMBA)的IP驗(yàn)證環(huán)境,其中會(huì)使用到Synopsys公司的AMBA VIP和Ruby腳本。該驗(yàn)證環(huán)境可以支持通過使用AMBA設(shè)計(jì)參數(shù)進(jìn)行自
2017-09-15 14:37:346

UVM驗(yàn)證平臺(tái)執(zhí)行硬件加速

UVM已經(jīng)成為了一種高效率的、從模塊級(jí)到系統(tǒng)級(jí)完整驗(yàn)證環(huán)境開發(fā)標(biāo)準(zhǔn),其中一個(gè)關(guān)鍵的原則是UVM可以開發(fā)出可重用的驗(yàn)證組件。獲得重用動(dòng)力的一個(gè)方面表現(xiàn)為標(biāo)準(zhǔn)的仿真器和硬件加速之間的驗(yàn)證組件和環(huán)境的復(fù)用
2017-09-15 17:08:1114

意法半導(dǎo)體32nm元件庫(kù)采用Mentor Graphics Eldo仿真器

解決方案的全球主導(dǎo)廠商,采用Mentor Graphics Eldo電路仿真器來進(jìn)行其首次CMOS 32nm元件庫(kù)特性分析。在數(shù)字和模擬IP特性分析的先進(jìn)電路仿真技術(shù)領(lǐng)域,兩家公司是長(zhǎng)期的合作伙伴。這一
2017-12-04 11:55:38385

Mentor Graphics推出新的Mentor EZ-VIP PCI Express驗(yàn)證IP

Wallace說,“ARM一直使用在Questa和Veloce上運(yùn)行的Mentor PCIe VIP庫(kù)來幫助驗(yàn)證PCIe與ARM AMBA接口域之間的關(guān)鍵交互,以實(shí)現(xiàn)快速部署和準(zhǔn)確的協(xié)議檢查?!?
2018-06-05 14:19:004313

Mentor Graphics發(fā)布《讓你的工程師自由創(chuàng)新》研究報(bào)告

電子設(shè)計(jì)自動(dòng)化技術(shù)的領(lǐng)導(dǎo)廠商 Mentor Graphics 近日發(fā)布一份《讓你的工程師自由創(chuàng)新》的研究報(bào)告。中文版的報(bào)告全文可在Mentor Graphics的官方網(wǎng)站閱讀和下載。
2018-03-20 15:07:00678

Mentor Graphics的Tanner EDA軟件,針對(duì)定制IC、AMS和MEMS設(shè)計(jì)

Mentor Graphics的Tanner EDA軟件是一套針對(duì)定制集成電路(IC)、模擬/混合信號(hào)(AMS)和MEMS設(shè)計(jì)的產(chǎn)品。對(duì)物聯(lián)網(wǎng)(IoT)需求的突然上升使全流程混合信號(hào)設(shè)計(jì)環(huán)境面臨獨(dú)特的要求:經(jīng)濟(jì)實(shí)惠且易于使用,但功能強(qiáng)大,可創(chuàng)建部署物聯(lián)網(wǎng)所需的各類產(chǎn)品。
2018-05-29 14:46:006644

2011 ARM Techcon: Mentor Graphics的產(chǎn)品線介紹

2011 ARM Techcon上,Mentor Graphics總監(jiān)Mark為我們介紹了Mentor Graphics的產(chǎn)品線。
2018-06-26 10:59:004429

Mentor Graphics與ARM的合作成果匯展

2011ARM Techcon上,Mentor Graphics的商業(yè)戰(zhàn)略部總監(jiān)Dennis為我們介紹了近一年來Mentor Graphics與ARM的合作。
2018-06-26 10:40:002693

新思科技推出業(yè)內(nèi)首個(gè)DDR5 NVDIMM-P驗(yàn)證IP 加速驗(yàn)證工作完成

新思科技(Synopsys,Inc.納斯達(dá)克股票代碼:SNPS)近日宣布為DDR5/4非易失性雙列直插式內(nèi)存模塊(NVDIMM-P),推出業(yè)內(nèi)首個(gè)驗(yàn)證IP (VIP)。NVDIMM-P是新一代存儲(chǔ)
2019-05-17 09:43:483182

符合驗(yàn)證方法手冊(cè)VMM的基于SystemVerilog事務(wù)的測(cè)試平臺(tái)詳細(xì)介紹

本文描述了一個(gè)符合驗(yàn)證方法手冊(cè)(VMM)的基于SystemVerilog事務(wù)的測(cè)試平臺(tái),并通過實(shí)例說明了使用基于事務(wù)的方法創(chuàng)建一個(gè)全面的約束隨機(jī)驗(yàn)證環(huán)境中的VMM方法。這包括交易的生成和通過交易
2019-05-28 08:00:002

關(guān)于UVM SystemVerilog驗(yàn)證IP庫(kù)的性能分析和介紹

驗(yàn)證IP旨在通過為常見接口、協(xié)議和架構(gòu)提供可復(fù)用構(gòu)建模塊來幫助工程師減少構(gòu)建測(cè)試平臺(tái)所花費(fèi)的時(shí)間。Mentor內(nèi)存驗(yàn)證IP模型庫(kù)所包含的內(nèi)存配置軟件允許客戶根據(jù)供應(yīng)商、協(xié)議和元件編號(hào),即時(shí)生成快速
2019-10-12 09:25:502435

UVM實(shí)戰(zhàn)卷1 PDF電子書免費(fèi)下載

讀者思考UVM為什么要引入這些機(jī)制,從而使讀者知其然,更知其所以然。本書以一個(gè)完整的示例開篇,使得讀者一開始就對(duì)如何使用UVM搭建驗(yàn)證平臺(tái)有總體的概念。針對(duì)沒有面向?qū)ο缶幊袒A(chǔ)的用戶,本書在附錄中簡(jiǎn)要介紹了面向?qū)ο蟮母拍罴?b class="flag-6" style="color: red">SystemVerilog中區(qū)別于其他編程語(yǔ)言的一些特殊語(yǔ)法。
2019-11-29 08:00:0028

Mentor Graphics推出業(yè)內(nèi)最快的模擬器仿真工具

明導(dǎo)國(guó)際(Mentor Graphics,納斯達(dá)克代碼:MENT)推出了Eldo? Premier工具,這是目前業(yè)內(nèi)最快的SPICE仿真解決方案之一。
2019-12-02 14:40:252830

2011年ARM開發(fā)者大會(huì)系列:ARM Techcon系列之Mentor Graphics

Mentor Graphics是電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)的領(lǐng)導(dǎo)產(chǎn)商,它提供完整的軟件和硬件設(shè)計(jì)解決方案,是全球三大EDA大佬之一。Mentor 除EDA工具外,還具備非常多助力汽車電子廠商的產(chǎn)品,包括嵌入式軟件等。
2020-07-02 13:20:002141

新思CXL2.0驗(yàn)證IP,加速連接新一代互聯(lián)技術(shù)

Express 5.0的物理層和電氣接口。 新思科技CXL驗(yàn)證IP基于新一代SystemVerilog的 Universal Verification Methodology(UVM)架構(gòu),使驗(yàn)證IP的集成
2020-12-26 11:04:102456

SystemVerilog的正式驗(yàn)證和混合驗(yàn)證

手冊(cè)的這一部分探討了使用SystemVerilog進(jìn)行驗(yàn)證,然后查看了使用SystemVerilog的優(yōu)點(diǎn)和缺點(diǎn)。
2021-03-29 10:32:4623

利用Systemverilog+UVM搭建soc驗(yàn)證環(huán)境

利用Systemverilog+UVM搭建soc驗(yàn)證環(huán)境
2022-08-08 14:35:055

SystemVerilog中class的基本概念

class,是面向?qū)ο缶幊蹋╫bject-oriented programming (OOP))的基礎(chǔ),而OOP可以讓你創(chuàng)建更高抽象級(jí)別的驗(yàn)證環(huán)境(如UVM)。
2022-11-14 09:11:491334

SystemVerilog中class是什么意思

class,是面向?qū)ο缶幊蹋╫bject-oriented programming (OOP))的基礎(chǔ),而OOP可以讓你創(chuàng)建更高抽象級(jí)別的驗(yàn)證環(huán)境(如UVM)。
2022-11-14 09:11:07692

ASIC芯片設(shè)計(jì)之UVM驗(yàn)證

百度百科對(duì)UVM的釋義如下:通用驗(yàn)證方法學(xué)(Universal Verification Methodology, UVM)是一個(gè)以SystemVerilog類庫(kù)為主體的驗(yàn)證平臺(tái)開發(fā)框架,驗(yàn)證工程師可以利用其可重用組件構(gòu)建具有標(biāo)準(zhǔn)化層次結(jié)構(gòu)和接口的功能驗(yàn)證環(huán)境。
2022-11-30 12:47:001060

UVM驗(yàn)證平臺(tái)頂層有什么作用

因?yàn)镈UT是一個(gè)靜態(tài)的內(nèi)容,所以testbench理應(yīng)也是靜態(tài)的,其作為uvm驗(yàn)證環(huán)境和DUT的全局根結(jié)點(diǎn)。
2023-03-21 11:33:02982

Easier UVM Code Generator Part 4:生成層次化的驗(yàn)證環(huán)境

本文使用Easier UVM Code Generator生成包含多個(gè)agent和interface的uvm驗(yàn)證環(huán)境。
2023-06-06 09:13:02584

如何創(chuàng)建一個(gè)high-level和object-oriented的模型

UVM register layer classes用于為DUV中的memory-mapped寄存器和內(nèi)存的read/write操作創(chuàng)建一個(gè) high-level 和 object-oriented
2023-06-23 21:30:28211

fpga驗(yàn)證uvm驗(yàn)證的區(qū)別

FPGA驗(yàn)證UVM驗(yàn)證在芯片設(shè)計(jì)和驗(yàn)證過程中都扮演著重要的角色,但它們之間存在明顯的區(qū)別。
2024-03-15 15:00:4194

已全部加載完成