0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻和下拉電阻的主要作用

貿(mào)澤電子設(shè)計圈 ? 來源:張飛實戰(zhàn)電子 ? 2020-05-29 15:52 ? 次閱讀

上拉電阻和下拉電阻的主要作用

1. 提高電壓準位

當TTL電路驅(qū)動CMOS電路時,如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門電路必須加上拉電阻,以提高輸出的高電平值。

2. 加大輸出引腳的驅(qū)動能力

有的單片機引腳上也常使用上拉電阻。

3. N/A引腳(沒有連接的引腳)防靜電、防干擾

在CMOS芯片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。同時引腳懸空就比較容易接收外界的電磁干擾。

4. 電阻匹配

抑制反射波干擾,長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻使電阻匹配,能有效的抑制反射波干擾。

5. 預(yù)設(shè)空間狀態(tài)/默認電位

在一些CMOS輸入端接上拉或下拉電阻是為了預(yù)設(shè)默認電位。當不用這些引腳時,這些輸入端下拉接低電平或上拉接高電平。I2C等總線上空閑時的狀態(tài)是由上下拉電阻獲得的。

6. 提高芯片輸入信號的噪聲容限

輸入端如果是高阻狀態(tài),或高阻抗輸入端處于懸空狀態(tài),此時需要加上拉或下拉電阻,以免受到隨機電平的影響,進而影響電路工作。同樣,如果輸出端處于被動狀態(tài),需要加上拉或下拉電阻,如輸出端僅僅是一個三極管的集電極,還可以提高芯片輸入信號的噪聲容限,增強抗干擾能力。 在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起著至關(guān)重要的作用。在三極管的電路應(yīng)用中,串接在基極上的電阻起限制基極電流的作用,如圖1中的R2所示:

圖1

如圖2中的R5所示,上拉電阻使三極管基極的輸入電平在默認情況下是高電平輸入,當CPU有低電平信號輸出時,外圍電路響應(yīng),下拉電阻使晶體管的基極輸入在默認情況下拉到低電平,如圖2中的R6所示。

圖2

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5653

    瀏覽量

    235012
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    357

    瀏覽量

    30543

原文標題:5分鐘領(lǐng)悟上拉電阻和下拉電阻的作用!

文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    下拉電阻的使用方法

    電阻是把一個信號通過一個電阻接到電源(Vcc),下拉電阻是一個信號通過一個
    的頭像 發(fā)表于 11-07 10:22 ?115次閱讀
    上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的使用方法

    電阻下拉電阻有什么區(qū)別?#硬件工程師 #電路設(shè)計 #揚興科技

    電阻
    揚興科技
    發(fā)布于 :2024年09月26日 16:41:20

    電路設(shè)計基礎(chǔ):電阻、下拉電阻分析

    。 在數(shù)字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。 1、定義 就是將不確定的信號通過一個電阻嵌位在高電平,電阻同時
    發(fā)表于 08-22 13:59

    電阻下拉電阻的用處和區(qū)別介紹

    電阻下拉電阻是電子電路設(shè)計中常用的兩種電阻。盡管它們有共同點,例如影響電路的阻抗特性和限制
    的頭像 發(fā)表于 05-02 15:18 ?4493次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的用處和區(qū)別介紹

    下拉電阻作用有哪些

    下拉電阻是一種常見的電子元件,用于在沒有輸入或輸入為高阻抗狀態(tài)時,將電路節(jié)點固定在低邏輯電平(通常是地或負電源)。其主要作用包括: 確保默認邏輯電平:
    的頭像 發(fā)表于 05-02 15:08 ?2202次閱讀

    電阻作用是什么

    電阻是一種用于保證輸入信號為預(yù)期邏輯電平的電阻元件。
    的頭像 發(fā)表于 05-02 14:51 ?3447次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>的<b class='flag-5'>作用</b>是什么

    STM32cubemx在開漏和推挽輸出模式下電阻下拉電阻有什么作用和區(qū)別?

    只配置過輸入的時候下拉電阻。不知道在開漏和推挽輸出模式下
    發(fā)表于 03-27 07:20

    電阻下拉電阻是什么

    就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉
    發(fā)表于 02-29 12:39 ?3335次閱讀
    <b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>是什么

    請為cx3的io口沒有內(nèi)部電阻下拉電阻嗎?

    ,CyU3PGpioSetValue,在配置參數(shù)里CyU3PGpioSimpleConfig_t的結(jié)構(gòu)里,沒有看到此io口是否可以配置內(nèi)部下拉電阻。請為cx3的io口沒有內(nèi)部
    發(fā)表于 02-28 06:25

    關(guān)于單片機上電阻、下拉電阻的詳解和選取

    數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場合不希望出現(xiàn)高阻狀態(tài),可以通過上電阻下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計要求而定!
    發(fā)表于 02-15 15:30 ?3275次閱讀

    電阻是如何實現(xiàn)上下拉功能的呢?

    電阻是如何實現(xiàn)上下拉功能的呢? 上下拉功能是指在電路中通過連接電阻來實現(xiàn)對信號的
    的頭像 發(fā)表于 02-04 09:32 ?847次閱讀

    電路板中上電阻下拉電阻所起的作用

    電阻下拉電阻是電路板維修技術(shù)中的兩個專業(yè)技術(shù)術(shù)語,在分析電路板中的電路控制原理時經(jīng)常會用到上
    的頭像 發(fā)表于 02-03 12:26 ?751次閱讀

    在運算放大器輸入端上電容,下拉電阻能起到什么作用?

    的性能,包括增加輸入阻抗、提高信號的穩(wěn)定性、減少干擾等。在這篇文章中,我將詳盡地介紹電容和下拉電阻在運算放大器中的作用和原理。 首先,讓
    的頭像 發(fā)表于 11-29 15:59 ?2400次閱讀

    電阻下拉電阻的用處

    電阻下拉電阻的用處和區(qū)別?
    的頭像 發(fā)表于 11-22 18:26 ?1685次閱讀

    淺談上電阻下拉電阻的選擇原則

    電子發(fā)燒友網(wǎng)站提供《淺談上電阻下拉電阻的選擇原則.pdf》資料免費下載
    發(fā)表于 11-21 10:47 ?0次下載
    淺談上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b><b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的選擇原則