0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

先進制程的高成本如何影響半導(dǎo)體和AI發(fā)展?

我快閉嘴 ? 來源:雷鋒網(wǎng) ? 作者:雷鋒網(wǎng) ? 2020-09-28 09:24 ? 次閱讀

喬治敦大學(xué)沃爾什外交學(xué)院安全與新興技術(shù)中心(CSET)的兩位作者編寫的一份題為《AI Chips: What They Are and Why They Matter》的報告,借助模型預(yù)估得出,臺積電每片5nm晶圓的收費可能約為17,000美元,是7nm的近兩倍。

該報告同時估計,每片300mm直徑的晶圓通??梢灾圃?1.4顆5nm芯片,這讓無晶圓芯片公司的制造成本達到每顆238美元(約為1642元)。

不僅不如,通過對半導(dǎo)體行業(yè)和AI芯片設(shè)計的調(diào)查,作者通過模型不僅估算出5nm芯片238美元的制造成本,還提出了每顆芯片108美元的設(shè)計成本以及每顆芯片80美元的封裝和測試成本。

這使芯片設(shè)計公司為每顆5nm芯片支付的總成本將高達426美元(約為2939元)。

5nm之后“高貴”的先進制程

市場研究機構(gòu)International Business Strategies (IBS)給出的數(shù)據(jù)顯示,28nm之后芯片的成本迅速上升。28nm工藝的成本為0.629億美元,到了7nm和5nm,芯片的正本迅速暴增,5nm將增至4.76億美元。三星稱其3nm GAA 的成本可能會超過5億美元。

設(shè)計一款5nm芯片的總成本將高達近5億美元,那平均到每顆芯片的成本有多高?CSET在報告中的模型類比了英偉達P100 GPU,這款GPU基于臺積電16nm節(jié)點處制造,包含153億個晶體管,裸片面積為610 平方毫米,相當(dāng)于晶體管密度25 MTr/mm2。

由此計算,直徑300毫米的硅晶片能夠生產(chǎn)71.4顆 610平方毫米的芯片。

假設(shè)5nm GPU的芯片面積為610平方毫米,并且晶體管密度比P100 GPU高,達到907億個晶體管。下表中是用模型估算的臺積電90至5nm之間的節(jié)點晶體管密度。在90至7nm范圍內(nèi)的節(jié)點,模型使用具有相同規(guī)格的假想GPU,包括晶體管除晶體管密度,假想的5nm GPU與假設(shè)節(jié)點關(guān)聯(lián)。

CSET的成本模型使用的是無晶圓廠的角度,包含建造工廠的成本、材料、人工,制造研發(fā)和利潤等。芯片制造出來后,將外包給芯片測試和封裝(ATP)公司。

當(dāng)然,使用更先進的制程節(jié)點芯片設(shè)計公司也會有相應(yīng)的成本增加。最終看來,芯片設(shè)計成本和ATP成本之和等于總生產(chǎn)成本,得出每顆5nm芯片支付的總成本將高達426美元成本的結(jié)論。

之所以先進制程芯片的成本不斷增加,不可忽視的是半導(dǎo)體制造設(shè)備成本每年增加11%,每顆芯片的設(shè)計成本增加24%,其增長率都高于半導(dǎo)體市場7%的增長率。

2018年的時候,臺積電CEO魏哲家就打趣地說,臺積電預(yù)計在5nm投資了250億美元,各位就知道以后價格是多少了!

并且,隨著半導(dǎo)體復(fù)雜性的增加,對高端人才的需求也不斷增長,這也進一步推高了先進制程芯片的成本。報告中指出,研究人員的有效數(shù),即用半導(dǎo)體研發(fā)支出除以高技能研究人員的工資,從1971年到2015年增長了18倍。

換句話說,摩爾定律延續(xù)增加大量的投入和人才。

雷鋒網(wǎng)此前報道,為了支撐先進制程,臺積電十年內(nèi)研發(fā)人數(shù)增加了三倍,2017年研發(fā)人員將近6200人,比2008年多了近兩倍,這6200人只從事研發(fā),不從事生產(chǎn)。

先進制程的高成本如何影響半導(dǎo)體和AI發(fā)展?

半導(dǎo)體市場以超過世界經(jīng)濟3%的速度增長。目前,半導(dǎo)體產(chǎn)業(yè)占全球的0.5%經(jīng)濟產(chǎn)出。對于半導(dǎo)體產(chǎn)業(yè)而言,先進的制程和高性能芯片驅(qū)動著行業(yè)的進步,晶體管成為關(guān)鍵。

晶體管尺寸減小使每個晶體管的功耗也降低,CPU的峰值性能利用率每1.57年翻一番,一直持續(xù)到2000年。此后,由于晶體管尺寸減小放緩,效率每2.6年翻一番,相當(dāng)于每年30%的效率提升。

報告中指出,臺積電聲稱的節(jié)點進步帶來的速度提升和功耗降低,從90 nm和5 nm之間以恒定比例變化,但趨勢趨于平穩(wěn)。三星兩種指標(biāo)在14 nm和5 nm之間都有下降趨勢,但缺少大于14 nm的節(jié)點處的數(shù)據(jù)。

不過,由于半導(dǎo)體設(shè)備、研發(fā)等成本持續(xù)增加,這也讓大量晶圓代工廠無法參與先進制程的生產(chǎn)和競爭,比如,GlobalFoundries就不生產(chǎn)14 nm以下的芯片。

下表給出了每個工藝節(jié)點量產(chǎn)的時間以及代工廠的數(shù)量,可以看到,隨著制程的向前推進,晶圓代工廠數(shù)量越來越少。目前先進的制程工藝代工廠僅剩臺積電、三星和英特爾。

雖然代工廠越來越少,但業(yè)界對于先進制程的需求并沒有減少。AI芯片就對先進制程有不小的需求,最先進的AI芯片比最先進的CPU更快,且具有更高的AI效率算法。AI芯片的效率是CPU的一千倍,這相當(dāng)于摩爾定律驅(qū)動下CPU 26年的改進。

這要求晶體管持續(xù)改進,晶體管的改進仍在繼續(xù),但進展緩慢。得益于FinFET晶體管的發(fā)明,英特爾在2011年推出了商業(yè)化的22nm FinFET,業(yè)界也基于FinFET將半導(dǎo)體制程從22nm一直向前推進到如今的5nm。

到了2nm,臺積電和英特爾都采用GAA(Gate-all-around,環(huán)繞閘極)或稱為GAAFET維持先進制程的性能提升。魏哲家透露,臺積電制程每前進一個世代,客戶的產(chǎn)品速度效能提升30%- 40%,功耗可以降低20%-30%。

但高昂的成本和性能提升的幅度減少,讓AI公司在計算上花費的時間和金錢更多,進而成為AI發(fā)展的瓶頸。

報告指出,AI實驗室的訓(xùn)練的費用非常高,估算AlphaGo、AlphaGo Zero、AlphaZero和AlphaStar模型的訓(xùn)練成本每個為5000萬到1億美元之間。

值得關(guān)注的是,由于CSET當(dāng)前正在關(guān)注AI和先進計算的進步所帶來的影響。該報告稱,美國政府正在考慮如何控制AI技術(shù),但由于AI軟件、算法和數(shù)據(jù)集不是理想的控制目標(biāo),因此硬件成為了重點。

未來,有多少AI芯片功能能夠用得起先進制程?AI在全球的發(fā)展又會受到怎樣的限制?
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    453

    文章

    50254

    瀏覽量

    421121
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7738

    瀏覽量

    142625
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9613

    瀏覽量

    137684
  • AI
    AI
    +關(guān)注

    關(guān)注

    87

    文章

    29862

    瀏覽量

    268152
收藏 人收藏

    評論

    相關(guān)推薦

    蘋果加速M5芯片研發(fā),爭奪AI PC市場,臺積電先進制程訂單激增

    在蘋果即將發(fā)布搭載其自研M4芯片的新產(chǎn)品之際,業(yè)界又有消息稱,蘋果已著手開發(fā)下一代M5芯片,旨在在這場AI PC領(lǐng)域的競爭中,憑借其更強大的Arm架構(gòu)處理器占據(jù)先機。據(jù)悉,M5芯片將繼續(xù)采用臺積電的3nm制程技術(shù)生產(chǎn),并有望最早于明年下半年至年底期間面世,這將進一步推動臺
    的頭像 發(fā)表于 10-29 13:57 ?348次閱讀

    喆塔科技先進制程AI賦能中心&校企聯(lián)合實驗室落戶蘇州

    近年來,隨著全球半導(dǎo)體產(chǎn)業(yè)的高速發(fā)展和中國自主研發(fā)技術(shù)的不斷突破,國產(chǎn)先進制程技術(shù)的自主化進程成為了推動產(chǎn)業(yè)變革的重要課題。喆塔科技先進制程AI
    的頭像 發(fā)表于 10-21 14:17 ?215次閱讀
    喆塔科技<b class='flag-5'>先進制程</b><b class='flag-5'>AI</b>賦能中心&amp;amp;校企聯(lián)合實驗室落戶蘇州

    AI芯片制造新趨勢:先進封裝崛起

    隨著人工智能(AI)技術(shù)的迅猛發(fā)展,對高性能芯片的需求日益迫切。然而,制造這些滿足AI需求的芯片不僅需要更先進的技術(shù),還伴隨著高昂的成本。在
    的頭像 發(fā)表于 06-18 16:44 ?655次閱讀

    臺積電2023年報:先進制程先進封裝業(yè)務(wù)成績

    據(jù)悉,臺積電近期發(fā)布的2023年報詳述其先進制程先進封裝業(yè)務(wù)進展,包括N2、N3、N4、N5、N6e等工藝節(jié)點,以及SoIC CoW、CoWoS-R、InFO_S、InFO_M_PoP等封裝技術(shù)。
    的頭像 發(fā)表于 04-25 15:54 ?600次閱讀

    M31推出5納米先進制程高速接口IP,滿足AI與邊緣運算需求

    M31預(yù)計,隨著AI算力時代的來臨,AI芯片將廣泛應(yīng)用于云端數(shù)據(jù)中心、智能手機和自動駕駛汽車等領(lǐng)域。先進制程解決方案可以滿足AI和HPC應(yīng)
    的頭像 發(fā)表于 04-19 10:04 ?395次閱讀

    淺談半導(dǎo)體制造的前段制程與后段制程

    前段制程包括:形成絕緣層、導(dǎo)體層、半導(dǎo)體層等的“成膜”;以及在薄膜表面涂布光阻(感光性樹脂),并利用相片黃光微影技術(shù)長出圖案的“黃光微影”。
    的頭像 發(fā)表于 04-02 11:16 ?4480次閱讀

    半導(dǎo)體發(fā)展的四個時代

    。它改變了半導(dǎo)體行業(yè)的軌跡,為臺積電提供了實質(zhì)性的競爭優(yōu)勢。 這種模式可以帶來很多好處。執(zhí)行設(shè)計技術(shù)協(xié)同優(yōu)化 (DTCO) 的能力非常有用。下圖展示了臺積電 OIP 的覆蓋廣度。先進半導(dǎo)體技術(shù)需要一
    發(fā)表于 03-27 16:17

    日月光半導(dǎo)體推出VIPack? 平臺先進互連技術(shù)協(xié)助實現(xiàn)AI創(chuàng)新應(yīng)用

    日月光半導(dǎo)體宣布VIPack? 平臺先進互連技術(shù)最新進展,透過微凸塊(microbump)技術(shù)將芯片與晶圓互連間距制程能力從 40um提升到 20um,可以滿足人工智能 (AI)應(yīng)用于
    的頭像 發(fā)表于 03-22 14:15 ?438次閱讀

    半導(dǎo)體發(fā)展的四個時代

    好的選擇。它改變了半導(dǎo)體行業(yè)的軌跡,為臺積電提供了實質(zhì)性的競爭優(yōu)勢。 這種模式可以帶來很多好處。執(zhí)行設(shè)計技術(shù)協(xié)同優(yōu)化 (DTCO) 的能力非常有用。下圖展示了臺積電 OIP 的覆蓋廣度。先進半導(dǎo)體技術(shù)
    發(fā)表于 03-13 16:52

    中國大陸半導(dǎo)體成熟制程產(chǎn)能穩(wěn)步提升

    臺積電設(shè)在日本熊本的工廠所生產(chǎn)的成熟制程半導(dǎo)體雖然相對于先進制程而言較為滯后,但卻在汽車和工業(yè)機械等領(lǐng)域得到了廣泛應(yīng)用,成為經(jīng)濟安全保障中的重要戰(zhàn)略資源。
    的頭像 發(fā)表于 03-06 09:38 ?639次閱讀

    英特爾推出面向AI時代的系統(tǒng)級代工,并更新制程技術(shù)路線圖

    英特爾公司近日宣布,將推出全新的系統(tǒng)級代工服務(wù)——英特爾代工(Intel Foundry),以滿足AI時代對先進制程技術(shù)的需求。這一舉措標(biāo)志著英特爾在半導(dǎo)體制造領(lǐng)域的戰(zhàn)略擴張,并為其客戶提供了更廣泛的
    的頭像 發(fā)表于 02-23 18:23 ?1462次閱讀

    半導(dǎo)體先進封裝技術(shù)

    共讀好書 半導(dǎo)體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級封裝(SiP)等新的封裝方式,從技術(shù)實現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級封
    的頭像 發(fā)表于 02-21 10:34 ?820次閱讀
    <b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>先進</b>封裝技術(shù)

    芯片先進制程之爭:2nm戰(zhàn)況激烈,1.8/1.4nm苗頭顯露

    隨著GPU、CPU等高性能芯片不斷對芯片制程提出了更高的要求,突破先進制程技術(shù)壁壘已是業(yè)界的共同目標(biāo)。目前放眼全球,掌握先進制程技術(shù)的企業(yè)主要為臺積電、三星、英特爾等大廠。
    的頭像 發(fā)表于 01-04 16:20 ?862次閱讀
    芯片<b class='flag-5'>先進制程</b>之爭:2nm戰(zhàn)況激烈,1.8/1.4nm苗頭顯露

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化

    [半導(dǎo)體前端工藝:第二篇] 半導(dǎo)體制程工藝概覽與氧化
    的頭像 發(fā)表于 11-29 15:14 ?1399次閱讀
    [<b class='flag-5'>半導(dǎo)體</b>前端工藝:第二篇] <b class='flag-5'>半導(dǎo)體制程</b>工藝概覽與氧化

    臺積電、三星、英特爾先進制程競爭白熱化

    英特爾執(zhí)行長PatGelsinger 透露,18A 已取得三家客戶代工訂單,希望年底前爭取到第四位客戶,先進制程18A 計劃于2024 年底開始生產(chǎn),其中一位客戶已先付款,外界預(yù)期可能是英偉達或通。
    的頭像 發(fā)表于 11-19 10:08 ?1179次閱讀
    臺積電、三星、英特爾<b class='flag-5'>先進制程</b>競爭白熱化