0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于高速PCB設(shè)計(jì)的5個(gè)修改建議

PCB線路板打樣 ? 來源:電子玩家 ? 作者:電子玩家 ? 2020-12-07 11:49 ? 次閱讀

高速PCB設(shè)計(jì)完成后,一般都要經(jīng)過評(píng)審才會(huì)發(fā)出去做板。硬件組在評(píng)審的過程中,一般都會(huì)在各個(gè)方面給出修改的建議,比如EMC,貼片,信號(hào)完整性等方面。下面匯總一些以前PCB評(píng)審時(shí),硬件組給出的一些修改建議。

1.多層板在設(shè)計(jì)時(shí)至少都會(huì)有一個(gè)地層,一個(gè)完整的地平面,但是在頂層和底層由于要擺放元器件,走線,地平面可能會(huì)被瓜分得零零碎碎的,有的呈現(xiàn)的是浮銅,有的呈現(xiàn)的是一條長條狀的銅箔。如果長條狀的地平面,端部又沒有過孔回到地層,這種情況在高速電路板上就會(huì)等效成一條天線,產(chǎn)生天線效應(yīng),造成嚴(yán)重的EMC問題。所以頂層和底層的地平面在設(shè)計(jì)高速PCB需要做合理的處理和優(yōu)化。這些情況如下圖所示。

2.優(yōu)化電源平面,能加寬的平面盡量加寬,有的電源平面雖然看起來很寬了,但是有可能中間打了幾個(gè)孔,把大部分的銅箔阻斷了,寬度實(shí)際上是變小了,寬度變小的地方阻抗可能就變大,電源紋波可能會(huì)增大。加寬電源平面還有一個(gè)好處,它和地平面的板級(jí)濾波效果會(huì)變好。這是從電源完整性方面去優(yōu)化PCB。

3.有些走線需要做好包地,比如時(shí)鐘線,這些線要做好包地設(shè)計(jì),如果不包地設(shè)計(jì),與其相鄰的走線就有可能會(huì)發(fā)生串?dāng)_現(xiàn)象,如果數(shù)字信號(hào)的線,那么就會(huì)發(fā)現(xiàn)數(shù)據(jù)通信錯(cuò)誤的問題。因?yàn)楦咚匐娐返臅r(shí)鐘信號(hào)的上升時(shí)間和下降時(shí)間很快,與其相鄰的線就會(huì)被感應(yīng)出正脈沖或者是負(fù)脈沖,對(duì)數(shù)字信號(hào)來說,就是1或0,從而導(dǎo)致通信錯(cuò)誤。

4.有些元器件或者是走線離板邊很近,會(huì)有問題。因?yàn)殡x得太近板邊,PCB的制作工藝可能會(huì)損壞焊盤或者走線。

5.有些線可以從美觀的角度優(yōu)化一下。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 元器件
    +關(guān)注

    關(guān)注

    112

    文章

    4646

    瀏覽量

    91102
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4648

    瀏覽量

    84594
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?299次閱讀

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    是否滿足ESD或者EMI防護(hù)設(shè)計(jì)要求,撇開原理圖設(shè)計(jì),PCB設(shè)計(jì)一般需要我們從PCB布局和PCB布線兩個(gè)方面進(jìn)行審查,接下來為大家介紹關(guān)于
    的頭像 發(fā)表于 06-12 09:49 ?391次閱讀

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計(jì)原則、材料選擇、制造工藝和性能特點(diǎn)等方面。 一、設(shè)計(jì)原則 1. 信號(hào)完整性(Signal Integrity,SI):高速PCB設(shè)計(jì)需要關(guān)注信號(hào)完整性,以確保信號(hào)在傳輸過程中的穩(wěn)定性
    的頭像 發(fā)表于 06-10 17:34 ?1182次閱讀

    pcb設(shè)計(jì)

    cadence原理圖、Allegro PCB設(shè)計(jì)。Aundefined 1.根據(jù)客戶要求代畫原理圖和PCB。 2.原理圖和PCB修改。 3.單板、雙層板、多層板均可。 支持軟件: c
    發(fā)表于 05-09 01:38

    pcb設(shè)計(jì)的基本原則分享 PCB設(shè)計(jì)16個(gè)原則一定要知道

    PCB設(shè)計(jì)的這16個(gè)原則你一定要知道
    的頭像 發(fā)表于 03-12 11:19 ?2257次閱讀

    高速PCB設(shè)計(jì)中,如何避免過孔帶來的負(fù)面效應(yīng)

    從設(shè)計(jì)的角度來看,一個(gè)過孔主要由兩個(gè)部分組成,一是中間的鉆孔(drill hole),二是鉆孔周圍的焊盤區(qū)。這兩部分的尺寸大小決定了過孔的大小。很顯然,在高速,高密度的PCB設(shè)計(jì)時(shí),設(shè)
    發(fā)表于 01-05 15:36 ?277次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中,如何避免過孔帶來的負(fù)面效應(yīng)

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt

    【2023電子工程師大會(huì)】高速PCB設(shè)計(jì)與驗(yàn)證分析ppt
    發(fā)表于 01-03 16:31 ?32次下載

    ESD靜電的原理與整改建議?

    ESD靜電的原理與整改建議?|深圳比創(chuàng)達(dá)電子EMC
    的頭像 發(fā)表于 12-07 10:12 ?719次閱讀
    ESD靜電的原理與整<b class='flag-5'>改建議</b>?

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?664次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    高速PCB設(shè)計(jì)中的射頻分析與處理方法

    射頻(Radio Frequency,RF)電路在現(xiàn)代電子領(lǐng)域中扮演著至關(guān)重要的角色,涵蓋了廣泛的應(yīng)用,從通信系統(tǒng)到雷達(dá)和射頻識(shí)別(RFID)等。在高速PCB設(shè)計(jì)中,射頻電路的分析和處理是一項(xiàng)具有
    的頭像 發(fā)表于 11-30 07:45 ?726次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的射頻分析與處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法

    高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?643次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>當(dāng)中鋪銅處理方法

    PCB設(shè)計(jì)中的高速電路布局布線

    高速電路無疑是PCB設(shè)計(jì)中要求非常嚴(yán)苛的一部分,因?yàn)?b class='flag-5'>高速信號(hào)很容易被干擾,導(dǎo)致信號(hào)質(zhì)量下降,所以在PCB設(shè)計(jì)的過程中就需要避免或降低這種情況的發(fā)生。 在具體的
    的頭像 發(fā)表于 11-06 14:55 ?551次閱讀

    高速信號(hào)pcb設(shè)計(jì)中的布局

    對(duì)于高速信號(hào),pcb的設(shè)計(jì)要求會(huì)更多,因?yàn)?b class='flag-5'>高速信號(hào)很容易收到其他外在因素的干擾,導(dǎo)致實(shí)際設(shè)計(jì)出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號(hào)pc
    的頭像 發(fā)表于 11-06 10:04 ?667次閱讀
    <b class='flag-5'>高速</b>信號(hào)<b class='flag-5'>pcb設(shè)計(jì)</b>中的布局

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)

    關(guān)于高速串行信號(hào)隔直電容的PCB設(shè)計(jì)注意點(diǎn)? 在高速串行信號(hào)傳輸中,隔直電容是一種常見的解決信號(hào)干擾問題的方法。由于高速信號(hào)傳輸時(shí)會(huì)產(chǎn)生電磁
    的頭像 發(fā)表于 10-24 10:26 ?738次閱讀

    8個(gè)PCB設(shè)計(jì)和布局技巧

    PCB周圍無處不在,我們可能一直都離PCB不超過一米。您的smartwatch /健身追蹤器,筆記本電腦或手機(jī)。我們不能一天不依靠某處的PCB!結(jié)果,PCB設(shè)計(jì)比以往任何時(shí)候都更加重要
    的頭像 發(fā)表于 10-15 16:08 ?928次閱讀