0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何讓74LS194一直輸出高電平呢?

工程師鄧生 ? 來源:lycdl 、 ggkkt ? 作者:lycdl 、 ggkkt ? 2021-07-11 12:03 ? 次閱讀

74ls190N是一種同步遞增或遞減BCD計數(shù)器,其別名也可以稱之為可逆十進計數(shù)器。74ls190N是屬于一種低功耗肖特基TTL類型器件。

74ls190N的N是什么意思?

大部分電子元器件的后綴N代表的意思是常用直插(DIP)封裝。DIP封裝是一種非常簡單的封裝方式。采用這種封裝形式的中小規(guī)模集成電路其引腳數(shù)不會超過100。

如何讓74LS194一直輸出高電平呢?

想讓74LS194一直輸出高電平的方法很簡單,所有的控制引腳全部都接上高電平就可以了,當然除了CP引腳不能接。

本文綜合整理自lycdl 、ggkkt

責任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 高電平
    +關注

    關注

    6

    文章

    144

    瀏覽量

    21307
  • 74ls194
    +關注

    關注

    2

    文章

    17

    瀏覽量

    9533
收藏 人收藏

    評論

    相關推薦

    rca輸出是低電平還是高電平

    (黃色插頭)。這些連接器通常用于連接家庭影院系統(tǒng)、音響設備、游戲機和其他多媒體設備。 關于RCA輸出是低電平還是高電平,這實際上是個關于信號電平
    的頭像 發(fā)表于 10-17 11:01 ?428次閱讀

    TLV320AIC3104EVM-K: mclk一直高電平是怎么回事?

    你好,我們使用的3104EVM-K底板為AC-MODEVM,接usb上點后,MCLK一直高電平,請問這是哪里的問題,如何調(diào)整MCLK有信號,謝謝 另外個問題,在打開pc軟件 A
    發(fā)表于 09-29 06:40

    為什么FPGA串口波特率時鐘滿足產(chǎn)生高電平的條件,卻一直是0?

    為什么波特率時鐘滿足產(chǎn)生高電平的條件,卻一直是0?
    發(fā)表于 09-27 06:48

    LM393輸出電平一直高電平,為什么?

    LM393如圖。輸出電平一直高電平。3904一直導通,然后BOUT就一直輸出。這是網(wǎng)上找的
    發(fā)表于 08-29 08:02

    請問如何將CD74HC154這個譯碼器的低電平輸出轉(zhuǎn)換為高電平有效?

    請問如何將CD74HC154這個譯碼器的低電平輸出轉(zhuǎn)換為高電平有效?初步考慮是給輸出
    發(fā)表于 08-09 06:11

    SN74AHCT245PWR的輸出只能是高電平或者低電平嗎?

    SN74AHCT245PWR的輸出只能是高電平或者低電平嗎,手冊中寫的大于2V識別為高電平輸入,小于0.8V識別為低
    發(fā)表于 08-08 07:39

    OPA836沒有工作一直輸出高電平,這個是什么原因?

    使用OPA836用于超聲波水表,PD引腳從0變1 .圖片中①-②,OPA836沒有工作一直輸出高電平,這個是什么原因?這塊在規(guī)格書中,有描述這個特性嗎?
    發(fā)表于 07-26 08:05

    tc397的dtm模塊輸出組pwm,可否其中一直高電平或低電平,另路正常輸出pwm?

    tc397的dtm模塊輸出組pwm,可否其中一直高電平或低
    發(fā)表于 07-05 06:43

    使用ESP32的mcpwm模塊輸出PWM信號,如何PWM管腳輸出電平?

    我使用ESP32的mcpwm模塊可以輸出PWM信號,但發(fā)現(xiàn)停止PWM輸出后,其對應的管腳一直保持為高電平,我想這個管腳在停止PWM
    發(fā)表于 06-25 07:00

    AD7321的數(shù)據(jù)轉(zhuǎn)換輸出一直高電平,不工作是為什么?

    AD7321的數(shù)據(jù)轉(zhuǎn)換輸出一直高電平,前四位能正常輸出(通道0和通道1轉(zhuǎn)換能在前四位體現(xiàn)出來),后12位數(shù)據(jù)位全是高電平
    發(fā)表于 02-26 06:34

    AD7985 CNV時鐘保持高電平20ns時發(fā)現(xiàn)SDO腳一直是低電平,無法檢測到中斷怎么解決?

    20ns時發(fā)現(xiàn)SDO腳一直是低電平,無法檢測到中斷。后來將CNV時鐘的高低電平翻轉(zhuǎn)發(fā)現(xiàn)SDO腳上升到高電平是個緩慢的過程。按照手冊上描述CNV有上升沿啟動轉(zhuǎn)換SDO即進入高阻態(tài)。這是有
    發(fā)表于 01-12 06:46

    LTC6813-1 pin 49 DRIVE引腳是一直輸出高電平?還是周期性的高/低電平?

    LTC6813-1,pin 49 DRIVE 引腳是一直輸出高電平?還是周期性的高/低電平? 我司在測試的過程中發(fā)現(xiàn),如果不與主MCU通信,DRIVE
    發(fā)表于 01-03 07:26

    AD9220在時鐘高電平下是不是一直采樣但不轉(zhuǎn)換,到低電平的時候才進行轉(zhuǎn)換并輸出

    起算的) 我在設計套高速隨機信號處理系統(tǒng),能否AD9220一直工作在采樣但不轉(zhuǎn)換狀態(tài)(CLK維持高電平),直到某中斷觸發(fā)下降沿后才開
    發(fā)表于 12-21 06:39

    AD7705的DRDY為什么一直高電平?

    AD7705的DRDY一直高電平,一直沒有變成低電平,下面是我的初始化程序,在while(DRDY_get)語句一直出不去了,求幫忙看看是
    發(fā)表于 12-20 06:45

    有誰知道為什么AD7712的DRDY引腳一直高電平嗎?

    有誰知道為什么AD7712的DRDY引腳一直高電平嗎?它不是上電就一直工作即使沒有輸入,它的DRDY引腳應該會周期性的變?yōu)榈?b class='flag-5'>電平?。?/div>
    發(fā)表于 12-13 07:41