0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado BDC (Block Design Container)怎么用

FPGA技術(shù)驛站 ? 來源:TeacherGaoFPGAHub ? 作者: TeacherGJ ? 2021-11-09 09:43 ? 次閱讀

談到BDC(Block DesignContainer)就不得不提IPI(IP Integrator)。IPI常被翻譯為“IP集成器”,也是有道理的。它提供了一種“圖形化+模塊化”的設(shè)計方式。若用過Simulink或者System Generator,對此應(yīng)該不會陌生,畢竟都是向設(shè)計中添加“Block”,故IPI設(shè)計的文件后綴為.bd。

這種方式最大的好處是直觀,同時簡化了互連操作。

Vivado早期版本IPI中的“Block”必須是來自于IP Catalog中的IP,所以對于用戶的RTL代碼就必須先用IP Packager封裝為IP,然后才能添加到IPI中。這就帶來了一個問題:封裝IP的過程是嚴(yán)格的、耗時的,盡管它可以提升設(shè)計的可復(fù)用性。

為此,Vivado又增加了一個新特性:可以將RTL代碼描述的模塊直接添加到Block Design中。用戶可以在打開的Block Design中點右鍵,選擇Add Module,也可以在Sources窗口中找到相應(yīng)的RTL代碼文件,點右鍵選擇Add Module to Block Design,還可以直接將RTL代碼文件直接拖拽到打開的Block Design中。

同時,被引用的RTL代碼可支持實例化絕大多數(shù)IPCatalog中的IP。另外,若RTL代碼中聲明了參數(shù)(VHDL:generic,或Verilog:parameter),當(dāng)其被引用到Block Design中之后,這些參數(shù)也是可以重新定制的:雙擊模塊,即可進(jìn)入?yún)?shù)編輯狀態(tài)。包含RTLReference Module的Block Design也可以被其他工程使用,從而實現(xiàn)設(shè)計復(fù)用。

需要注意的是在新工程中要先將RTL Reference Module對應(yīng)的RTL代碼文件添加到工程中,然后再添加相應(yīng)的.bd文件。RTL Reference Module是有一些限制條件的,包括:RTL代碼中不能以網(wǎng)表形式存在的子模塊,也不能包含其他Block Design或者被設(shè)置為OOC綜合的模塊;目前僅支持VHDL和Verilog,還不支持SystemVerilog。對于包含RTL Reference Module的Block Design,Vivado無法再將其通過IP Packager封裝為IP的。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1333

    瀏覽量

    109749
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    816

    瀏覽量

    127966
  • OOC
    OOC
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    4754

原文標(biāo)題:Vivado BDC (Block Design Container)怎么用?

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?254次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?253次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并針對 QoR 和 Dynamic Function
    的頭像 發(fā)表于 09-18 09:41 ?283次閱讀

    使用MSPM0 MCU為步進(jìn)電機(jī)和有刷直流(BDC)電機(jī)實現(xiàn)優(yōu)化的H橋驅(qū)動器控制

    電子發(fā)燒友網(wǎng)站提供《使用MSPM0 MCU為步進(jìn)電機(jī)和有刷直流(BDC)電機(jī)實現(xiàn)優(yōu)化的H橋驅(qū)動器控制.pdf》資料免費下載
    發(fā)表于 09-02 09:49 ?0次下載
    使用MSPM0 MCU為步進(jìn)電機(jī)和有刷直流(<b class='flag-5'>BDC</b>)電機(jī)實現(xiàn)優(yōu)化的H橋驅(qū)動器控制

    如何在AMD Vivado? Design Tool中用工程模式使用DFX流程?

    本文介紹了在 AMD Vivado? Design Tool 中用工程模式使用 DFX 流程以及需要注意的地方。在使用 DFX 工程模式的過程中要把具體步驟映射到相應(yīng)的 DFX 非工程模式的步驟,這樣才能更好地理解整個流程的運行邏輯。
    的頭像 發(fā)表于 04-17 09:28 ?550次閱讀
    如何在AMD <b class='flag-5'>Vivado</b>? <b class='flag-5'>Design</b> Tool中用工程模式使用DFX流程?

    華為出席BDC2024,以Net5.5G助力運營商網(wǎng)絡(luò)升級,激發(fā)新增長

    在MWC24巴塞羅那期間,由WBBA主辦的寬帶發(fā)展大會(Broadband Development Congress, BDC)成功舉行,本次會議以“網(wǎng)絡(luò)演進(jìn)和運營商科技化轉(zhuǎn)型,引領(lǐng)寬帶產(chǎn)業(yè)繁榮”為主題,
    的頭像 發(fā)表于 02-28 09:44 ?462次閱讀

    如何禁止vivado自動生成 bufg

    Vivado中禁止自動生成BUFG(Buffered Clock Gate)可以通過以下步驟實現(xiàn)。 首先,讓我們簡要了解一下什么是BUFG。BUFG是一個時鐘緩沖器,用于緩沖輸入時鐘信號,使其更穩(wěn)
    的頭像 發(fā)表于 01-05 14:31 ?1521次閱讀

    Vivado時序問題分析

    有些時候在寫完代碼之后呢,Vivado時序報紅,Timing一欄有很多時序問題。
    的頭像 發(fā)表于 01-05 10:18 ?1490次閱讀

    VIVADO安裝問題解決

    vivado出現(xiàn)安裝問題剛開始還以為是安裝路徑包含中文空格了,重裝的注意了一下,發(fā)現(xiàn)還是這個問題。。。。后來又一頓操作猛如虎,終于發(fā)現(xiàn)了問題。出這個問題的原因是vivado壓縮包解壓的路徑包含中文了把解壓文件放到不含中文的地方,再重新安裝,安裝路徑也不能含中文。然后。。。
    發(fā)表于 12-22 10:56 ?0次下載

    VIVADO軟件使用問題總結(jié)

    【關(guān)鍵問題?。。?!重要?。?!】VIVADO會在MESSAGE窗口出提示很多錯誤和警告信息!
    的頭像 發(fā)表于 12-15 10:11 ?1553次閱讀
    <b class='flag-5'>VIVADO</b>軟件使用問題總結(jié)

    Vivado與ISE同時運行出現(xiàn)的奇怪現(xiàn)象

    近幾天調(diào)試開發(fā)板,主芯片是XC7A100T,Vivado給開發(fā)板下載bit文件,正常工作。
    的頭像 發(fā)表于 12-04 09:54 ?792次閱讀

    block schematic如何使用?

    block schematic這個如何使用,有使用指南嗎?auido input 沒東西可選啊。
    發(fā)表于 11-29 07:11

    AMD Vivado Design Suite 2023.2的優(yōu)勢

    由于市場環(huán)境日益復(fù)雜、產(chǎn)品競爭日趨激烈,為了加快推出新型自適應(yīng) SoC 和 FPGA 設(shè)計,硬件設(shè)計人員和系統(tǒng)架構(gòu)師需要探索更為高效的全新工作方式。AMD Vivado Design Suite
    的頭像 發(fā)表于 11-23 15:09 ?704次閱讀

    詳細(xì)聊聊container_of這個宏定義

    大家周末好,我是bug菌~ 今天主要是跟大家詳細(xì)聊聊container_of這個宏定義,非常經(jīng)典的宏,只是一直沒有抽時間細(xì)細(xì)品味,今天就跟大家一起來看看有何神奇之處。
    的頭像 發(fā)表于 11-13 09:45 ?580次閱讀

    Vivado Design Suite 用戶指南:編程和調(diào)試

    Vivado Design Suite 用戶指南:編程和調(diào)試》 文檔涵蓋了以下設(shè)計進(jìn)程: 硬件、IP 和平臺開發(fā) : 為硬件平臺創(chuàng)建 PL IP 塊、創(chuàng)建 PL 內(nèi)核、功能仿真以及評估 AMD
    的頭像 發(fā)表于 10-25 16:15 ?761次閱讀
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Suite 用戶指南:編程和調(diào)試