0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力

封裝與高速技術(shù)前沿 ? 來源:封裝與高速技術(shù)前沿 ? 作者:封裝與高速技術(shù)前 ? 2022-10-27 12:53 ? 次閱讀

本文要點(diǎn):

3D 集成電路需要一種方法來連接封裝中垂直堆疊的多個裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設(shè)計(jì)應(yīng)運(yùn)而生

硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計(jì)

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術(shù),用于在 2.5D/3D 封裝中通過中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設(shè)計(jì)方法完全不一樣,需要根據(jù)它們在制造過程中的不同來設(shè)計(jì)。

如今,現(xiàn)代集成電路較常使用單一樣式的硅通孔,這是因?yàn)橛糜诼闫询B互連的沉積工藝較難實(shí)現(xiàn)。盡管在實(shí)現(xiàn)方面沒有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規(guī)模逐步縮小,在bump 數(shù)量增多的情況下,依然可以使bump的中體尺寸變小。在我們?yōu)樵O(shè)計(jì)選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設(shè)計(jì)

a482c74e-55b0-11ed-a3b6-dac502259ad0.jpg

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設(shè)計(jì)樣式,用于連接中介層上堆疊的 3D 裸片,需要根據(jù)制造過程中的實(shí)現(xiàn)情況來選擇這些堆疊。硅通孔結(jié)構(gòu)一般用于集成了堆疊邏輯和存儲器的 2.5D/3D 集成系統(tǒng)級封裝。由于高帶寬存儲器占用了大量的封裝基板面積,針對這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過基板和 I/O 的連接。下圖是以三種樣式實(shí)現(xiàn)的硅通孔截面示意圖。在這些圖中,通孔提供了一個長的垂直連接,垂直橫跨基板,并可進(jìn)入多個裸片層。

3D 集成電路中的硅通孔可以采用三種方法進(jìn)行設(shè)計(jì)和放置:

a4bca464-55b0-11ed-a3b6-dac502259ad0.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結(jié)構(gòu)的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

放置通孔需要在金屬化之前、擺放電路之后進(jìn)行。在堆疊過程中,通孔結(jié)構(gòu)要達(dá)到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個過程中輕松放置。

中通孔

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個過程中,將一個長的通孔結(jié)構(gòu)沿著封裝放置并穿過基板。該過程不影響金屬化,也不需要在晶圓減薄過程中納入顯現(xiàn) (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過這種工藝形成,但蝕刻率對孔的長寬比非常敏感。在蝕刻之后,利用銅的電化學(xué)沉積來形成種子層,并通過電鍍堆積出孔的結(jié)構(gòu)。

在中介層和晶圓級封裝中使用

硅通孔也可用于中介層,將多個芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個芯片可以是單片集成電路或硅上堆疊裸片,每個都有自己的硅通孔。這些堆疊的元件也可以是細(xì)間距 BGA/倒裝芯片封裝中的非標(biāo)準(zhǔn)元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

a4dad3a8-55b0-11ed-a3b6-dac502259ad0.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級封裝。然后,這些晶圓級封裝可以粘合到異構(gòu) 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對信號完整性有何影響

按照集成電路的尺寸標(biāo)準(zhǔn),硅通孔的結(jié)構(gòu)非常大,并且長寬比較高,因此在選擇硅通孔時要格外關(guān)注成本,因?yàn)檫@些大型結(jié)構(gòu)需要更長的加工時間。此外,其直徑可以達(dá)到幾微米,且可能帶有扇形輪廓,會帶來可靠性問題。然而,盡管制造復(fù)雜性有所增加,但考慮到信號和電源完整性,依然利大于弊,包括:

電源損耗更低,因?yàn)楣柰ɑミB比水平通道要短

沿著互連長度的寄生效應(yīng)更小

由于寄生電容更少,信號轉(zhuǎn)換更快

對繼續(xù)進(jìn)行 3D 集成和異構(gòu)集成來說是十分必要的

如果 VLSI 設(shè)計(jì)師想為專門的應(yīng)用開發(fā)更先進(jìn)的元件,就需要在物理布局中設(shè)計(jì)硅通孔,并運(yùn)行基本的信號仿真來驗(yàn)證電氣行為。

如果想在設(shè)計(jì)中實(shí)現(xiàn) 2.5D/3D 封裝的所有優(yōu)勢,請使用 Cadence 的全套系統(tǒng)分析工具。VLSI 設(shè)計(jì)師可以將多個特征模塊集成到新的設(shè)計(jì)中,并定義中介層連接,實(shí)現(xiàn)持續(xù)集成和擴(kuò)展。強(qiáng)大的場求解器提供全套軟件仿真功能,與電路設(shè)計(jì)和 PCB layout 軟件集成,打造了一個完整的系統(tǒng)設(shè)計(jì)工具包,適用于各類應(yīng)用和各種復(fù)雜程度的設(shè)計(jì)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5378

    文章

    11329

    瀏覽量

    360483
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4316

    文章

    22948

    瀏覽量

    395686
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7737

    瀏覽量

    142623

原文標(biāo)題:技術(shù)博客 I 3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造

文章出處:【微信號:封裝與高速技術(shù)前沿,微信公眾號:封裝與高速技術(shù)前沿】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    XD08M3232紅外感應(yīng)單片機(jī)擁有哪些配置實(shí)現(xiàn)高性能處理能力

    來的額外處理負(fù)擔(dān),使得單片機(jī)可以更高效地對數(shù)據(jù)進(jìn)行處理,從而有助于實(shí)現(xiàn)高性能的處理能力。 內(nèi)置兩路軌到軌運(yùn)算放大器 :能夠?qū)Φ头鹊妮斎胄盘栠M(jìn)行有效放大。在不同場景下,通過放大傳感器信號,可以提高信號
    發(fā)表于 11-07 14:04

    多級寬帶放大器各級之間pcb獨(dú)立分開,信號線用sma線相接,電源線用普通銅線導(dǎo)線,有助于抗干擾嗎?

    請問,多級寬帶放大器各級之間pcb獨(dú)立分開,信號線用sma線相接,電源線用普通銅線導(dǎo)線,有助于抗干擾么?
    發(fā)表于 09-05 06:35

    關(guān)于一些有助于優(yōu)化電源設(shè)計(jì)的新型材料

    眾所周知,人們對更高電源效率的追求正在推動性能的全方位提升。材料科學(xué)的進(jìn)步對于優(yōu)化電源設(shè)計(jì)和開發(fā)更高效、更緊湊和更可靠的解決方案發(fā)揮著關(guān)鍵作用。下文列出了一些有助于優(yōu)化電源設(shè)計(jì)的新材料。
    的頭像 發(fā)表于 08-29 15:26 ?327次閱讀

    MSPM0-高級控制計(jì)時器有助于實(shí)現(xiàn)更好的控制和更好的數(shù)字輸出

    電子發(fā)燒友網(wǎng)站提供《MSPM0-高級控制計(jì)時器有助于實(shí)現(xiàn)更好的控制和更好的數(shù)字輸出.pdf》資料免費(fèi)下載
    發(fā)表于 08-28 11:30 ?0次下載
    MSPM0-高級控制計(jì)時器<b class='flag-5'>有助于</b><b class='flag-5'>實(shí)現(xiàn)</b>更好的控制和更好的數(shù)字輸出

    有助于提高網(wǎng)絡(luò)設(shè)備性能的FRAM SF25C20(MB85RS2MT)

    有助于提高網(wǎng)絡(luò)設(shè)備性能的FRAM SF25C20(MB85RS2MT)
    的頭像 發(fā)表于 07-25 09:49 ?236次閱讀
    <b class='flag-5'>有助于</b>提高網(wǎng)絡(luò)設(shè)備性能的FRAM SF25C20(MB85RS2MT)

    愛普生的高精度傳感技術(shù)有助于監(jiān)控自動化

    Epson、JREast和NaganoKeiki聯(lián)合開發(fā)了一種適用于鐵路運(yùn)營商的實(shí)用撓度監(jiān)測設(shè)備-愛普生的高精度傳感技術(shù)有助于監(jiān)控自動化-SeikoEpsonCorporation(TSE:6724
    的頭像 發(fā)表于 06-27 10:53 ?294次閱讀
    愛普生的高精度傳感技術(shù)<b class='flag-5'>有助于</b>監(jiān)控自動化

    在微芯片上使用3D反射器堆棧有助于加快6G通信的發(fā)展

    一項(xiàng)新的研究發(fā)現(xiàn),在微芯片上使用3D反射器堆??梢允篃o線鏈路的數(shù)據(jù)速率提高三倍,從而有助于加快6G通信的發(fā)展。
    的頭像 發(fā)表于 03-13 16:31 ?621次閱讀

    QFN封裝引腳間距較小問題的產(chǎn)生原因與解決方案

    QFN封裝的引腳間距較小是指在該封裝中,相鄰引腳之間的距離相對較小。這種設(shè)計(jì)有助于減小整體封裝的尺寸,使芯片的集成更加緊湊,從而在有限的空間內(nèi)容納更多的引腳和電路。這也是QFN
    的頭像 發(fā)表于 02-23 09:48 ?962次閱讀

    一文詳解技術(shù)(TSV)

    技術(shù)(TSV,Through Silicon Via)是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/3D 封裝的關(guān)鍵工藝之一。通過垂直互
    的頭像 發(fā)表于 01-09 09:44 ?1.6w次閱讀
    一文詳解<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>技術(shù)(TSV)

    使用PCB來減少EMI的教程

     顧名思義,PCB安裝有助于將PCB固定到外殼上。不過這是它的物理機(jī)械用途,此外,在電磁功能方面,PCB安裝還可用于降低電磁干擾(EMI)。對EMI敏感的PCB通常放置在金屬外殼中。為了有效降低EMI,電鍍PCB安裝
    發(fā)表于 12-27 16:22 ?367次閱讀

    長電科技先進(jìn)封裝設(shè)計(jì)能力的優(yōu)勢

    作為全球領(lǐng)先的芯片封測企業(yè),長電科技深刻理解先進(jìn)封裝設(shè)計(jì)能力對于確保半導(dǎo)體行業(yè)的產(chǎn)品性能、功能和成本至關(guān)重要。大規(guī)模高密度的集成電路為產(chǎn)品設(shè)計(jì)提供了極大的靈活性。例如Chiplet等前沿技術(shù)包含
    的頭像 發(fā)表于 12-18 11:11 ?866次閱讀

    ADI全新集成電路有助于監(jiān)測心率

    電子發(fā)燒友網(wǎng)站提供《ADI全新集成電路有助于監(jiān)測心率.pdf》資料免費(fèi)下載
    發(fā)表于 11-24 10:38 ?0次下載
    ADI全新集成電路<b class='flag-5'>有助于</b>監(jiān)測心率

    (TVS)技術(shù)相關(guān)知識 絕緣層在先進(jìn)封裝中的應(yīng)用

    (TVS)技術(shù)相關(guān)知識
    的頭像 發(fā)表于 11-20 11:15 ?795次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(TVS)技術(shù)相關(guān)知識 絕緣層在<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的應(yīng)用

    R課堂 | 有助于車載和工業(yè)設(shè)備降低功耗!內(nèi)置SiC二極管的IGBT

    本文的關(guān)鍵要點(diǎn) ?要想實(shí)現(xiàn)碳中和,就需要進(jìn)一步提高DC-DC轉(zhuǎn)換器等功率轉(zhuǎn)換系統(tǒng)的效率。 ? 集IGBT和SiC肖特基勢壘二極管于一身的“Hybrid IGBT”,可同時實(shí)現(xiàn)高效率和低成本,有助于
    的頭像 發(fā)表于 11-15 16:05 ?391次閱讀
    R課堂 | <b class='flag-5'>有助于</b>車載和工業(yè)設(shè)備降低功耗!內(nèi)置SiC二極管的IGBT

    多層pcb生產(chǎn),更有助于高精度布線

    多層pcb生產(chǎn),更有助于高精度布線
    的頭像 發(fā)表于 11-15 11:02 ?499次閱讀