FPGA原型驗證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
通常,許多SoC中設(shè)計的方式在FPGA中其實是不能通用的,在SoC設(shè)計的頂層,主要包括SoC芯片外設(shè)元件和頂層的IO PAD實例。典型的SoC頂層的簡化視圖如下所示:
? ? ?
為了將這種SoC設(shè)計順利移植到FPGA,我們需要用FPGA中現(xiàn)有的等效物替換圖中所示的Chip Support和IO PAD,或者簡單地完全移除頂層,并用新的FPGA里面特有的單元頂層封裝Design Core。
RTL中的IO PAD實例化的代碼在FPGA中是不能被綜合的,并且FPGA中其實是不需要再將SoC代碼中的IO PAD綜合的,因為綜合工具根據(jù)相關(guān)設(shè)置能夠?qū)⑾鄳?yīng)的SoC的IO映射到FPGA的IO PAD,在大多數(shù)情況下只需要做綁定FPGA管腳的配置,并用其FPGA等效實物的可綜合模型替換每個SoC的IO PAD實例。
ASIC的工藝廠商技術(shù)庫中的典型IO焊盤在其邊界處可能有20個或更多的連接,包括主輸入和輸出加上電壓和轉(zhuǎn)換控制以及掃描測試。其中一些連接將連接到封裝引腳/球,而另一些連接到設(shè)計的核心或直接連接到相鄰的焊盤。為了進行FPGA原型設(shè)計,我們只需要對從設(shè)計核心到“外部”世界的邏輯連接進行建模。因此,我們只需要一種更簡單的焊盤形式來實現(xiàn)邏輯連接,省略掃描等。我們寫一個小RTL文件,該文件適合SoC
RTL中的IO PAD實例化,但包含等效的FPGA子集,這將黑盒PAD實例化轉(zhuǎn)換為FPGA可綜合的。盡管SoC中可能有一千多個PAD,但可能只有十種或更多不同類型的PAD。用FPGA等效可綜合邏輯代碼替換每種類型將相對簡單,特別是如果我們的SoC設(shè)計在多個項目中使用相同的PAD庫,我們可以建立一個小的等效邏輯庫。
上圖中標(biāo)記為“Design Support”的塊包含設(shè)計中通常特定于目標(biāo)的元素,通常被視為SoC的RTL代碼主要功能的次要元素,但對其功能正確至關(guān)重要。這可能包括時鐘生成和分配、復(fù)位控制和同步、電源門控以及測試和調(diào)試控制等功能。
一些團隊建議簡單地用另一個更簡單的塊替換Design Support塊,該塊負(fù)責(zé)FPGA所需的元件。這意味著,實際上我們有一個新的FPGA兼容版本的SoC頂層。SoC的頂層RTL文件可以用作新FPGA頂層的基礎(chǔ),下圖中的框圖顯示了新頂層的示例,可以看到頂層的時鐘生成和同步電路圖。
支持現(xiàn)有設(shè)計核心。等效FPGA芯片支持塊的創(chuàng)建是一項相對簡單的FPGA設(shè)計任務(wù),涉及分頻器、時鐘緩沖器和同步器,當(dāng)原型使用多片F(xiàn)PGA時,F(xiàn)PGA時鐘網(wǎng)絡(luò)的使用變得更加復(fù)雜。
審核編輯:劉清
-
FPGA
+關(guān)注
關(guān)注
1625文章
21620瀏覽量
601231 -
asic
+關(guān)注
關(guān)注
34文章
1183瀏覽量
120221 -
SoC設(shè)計
+關(guān)注
關(guān)注
1文章
148瀏覽量
18752 -
PAD
+關(guān)注
關(guān)注
1文章
97瀏覽量
30637 -
RTL
+關(guān)注
關(guān)注
1文章
385瀏覽量
59664
原文標(biāo)題:【芯知識】SoC設(shè)計的IO PAD怎么移植到FPGA原型驗證
文章出處:【微信號:于博士Jacky,微信公眾號:于博士Jacky】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論