0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片設計全流程概述

智能計算芯世界 ? 來源:大同學吧 - 蛙哥 ? 2023-07-09 10:20 ? 次閱讀

芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關的設計就是后端設計。

1、機器人行業(yè)報告:人形機器人產業(yè)分析,尋找供應鏈隱形冠軍2、AI驅動虛擬人產業(yè)升級,應用場景進一步擴展3、AI賦能人形機器人產業(yè)提升,把握產業(yè)鏈受益機會4、扣緊產業(yè)鏈安全,機器人滾動功能部件國產化勢在必行

《計算機系統(tǒng)結構合集》

1、計算機系統(tǒng)結構:概述2、計算機系統(tǒng)結構:基本概念3、計算機系統(tǒng)結構:指令系統(tǒng)4、計算機系統(tǒng)結構:存儲系統(tǒng)5、計算機系統(tǒng)結構:IO系統(tǒng)6、計算機系統(tǒng)結構:標量處理機7、計算機系統(tǒng)結構:向量處理機

“九州”算力光網目標架構白皮書

6e3390c6-1df4-11ee-962d-dac502259ad0.png

1、規(guī)格制定

芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設計公司(稱為Fabless,無晶圓設計公司)提出的設計要求,包括芯片需要達到的具體功能和性能方面的要求。

2、詳細設計

Fabless根據(jù)客戶提出的規(guī)格要求,拿出設計解決方案和具體實現(xiàn)架構,劃分模塊功能。

3、HDL編碼

使用硬件描述語言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來描述實現(xiàn),也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。

4、仿真驗證

仿真驗證就是檢驗編碼設計的正確性,檢驗的標準就是第一步制定的規(guī)格。看設計是否精確地滿足了規(guī)格中的所有要求 。規(guī)格是設計正確與否的黃金標準,一切違反,不符合規(guī)格要求的,就需要重新修改設計和編碼。設計和仿真驗證是反復迭代的過程,直到驗證結果顯示完全符合規(guī)格標準。

5、邏輯綜合――Design Compiler

仿真驗證通過,進行邏輯綜合。邏輯綜合的結果就是把設計實現(xiàn)的HDL代碼翻譯成門級網表netlist。綜合需要設定約束條件,就是你希望綜合出來的電路在面積,時序等目標參數(shù)上達到的標準。 邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標準單元(standard cell)的面積,時序參數(shù)是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態(tài)時序分析,這也屬于驗證范疇,它主要是 在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數(shù)字電路基礎知識,一個寄存器出現(xiàn)這兩個時序違例時,是沒有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎的數(shù)字芯片功能肯定會出現(xiàn)問題。

STA工具有Synopsys的Prime Time。

7、形式驗證

這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網表進行驗證。 常用的就是等價性檢查方法,以功能驗證后的HDL設計為參考,對比綜合后的網表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。

形式驗證工具有Synopsys的Formality。

從設計程度上來講,前端設計的結果就是得到了芯片的門級網表電路。

Backend design flow :

1、DFT

Design For Test,可測性設計。芯片內部往往都自帶測試電路,DFT的目的就是在設計的時候就考慮將來的測試。DFT的常見方法就是,在設計中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧?。關于DFT,有些書上有詳細介紹,對照圖片就好理解一點。

DFT工具Synopsys的DFT Compiler

2、布局規(guī)劃(FloorPlan)

布局規(guī)劃就是 放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。

工具為Synopsys的Astro

3、CTS

Clock Tree Synthesis, 時鐘樹綜合,簡單點說就是時鐘的布線。 由于時鐘信號在數(shù)字芯片的全局指揮作用,它的分布應該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。

CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是 普通信號布線了,包括各種標準單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。

工具有Synopsys的Astro。

5、寄生參數(shù)提取

由于導線本身存在的電阻,相鄰導線之間的互感,耦合電容在芯片內部會產生信號噪聲,串擾和反射。這些效應會產生信號完整性問題,導致信號電壓波動和變化,如果嚴重就會導致信號失真錯誤。 提取寄生參數(shù)進行再次的分析驗證,分析信號完整性問題是非常重要的。

工具Synopsys的Star-RCXT。

6、版圖物理驗證

對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如LVS(Layout Vs Schematic)驗證,簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;DRC(Design Rule Checking):設計規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開路等電氣 規(guī)則違例;等等。

工具為Synopsys的Hercules。

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM可制造性設計)問題,在此不贅述了。

物理版圖驗證完成也就是整個芯片設計階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了我們實際看見的芯片。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 機器人
    +關注

    關注

    210

    文章

    28109

    瀏覽量

    205861
  • 芯片設計
    +關注

    關注

    15

    文章

    995

    瀏覽量

    54774
  • 仿真
    +關注

    關注

    50

    文章

    4023

    瀏覽量

    133338
  • HDL
    HDL
    +關注

    關注

    8

    文章

    327

    瀏覽量

    47307

原文標題:芯片設計全流程概述

文章出處:【微信號:AI_Architect,微信公眾號:智能計算芯世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    芯片設計流程概述

    來源:大同學吧-蛙哥芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關的設計就是后端設計。1、規(guī)格制定芯片規(guī)格,也就像功能列表
    的頭像 發(fā)表于 07-31 18:01 ?3038次閱讀
    <b class='flag-5'>芯片</b>設計<b class='flag-5'>全</b><b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    EDA流程的重要意義,以及國內EDA流程進展

    的方式。如果一款工具能夠覆蓋特定芯片在上述流程中的設計任務,那么我們就將其稱之為流程EDA工具,或者是
    的頭像 發(fā)表于 12-14 00:08 ?2211次閱讀

    FPGA設計流程

    FPGA設計流程
    發(fā)表于 08-20 15:26

    FPGA設計流程(新手必看)

    FPGA設計流程,新手必看
    發(fā)表于 04-26 10:53

    芯片制造工藝流程解析

    芯片制造工藝流程詳情
    發(fā)表于 12-28 06:20

    配網流程概述

    配網流程概述配網協(xié)議配網承載層(Provisioning Bearer)配網協(xié)議(Provisioning Protocol)流程詳解發(fā)送Beacon信號邀請交換公共密鑰認證輸出帶外(Output
    發(fā)表于 07-22 08:53

    芯片制造流程及詳解

    我們身邊大大小小的電子設備中都會有芯片,芯片讓生活步入了更加智慧的模式。那么芯片那么神奇的東西是怎么制造的呢?下面小編就帶大家看看芯片制造
    的頭像 發(fā)表于 12-10 18:15 ?1.7w次閱讀

    芯片的制造流程

    流程: ? ? ? ?首先是芯片設計,根據(jù)設計的需求,生成的“圖樣”。 制作晶圓。使用晶圓切片機將硅晶棒切割出所需厚度的晶圓。 晶圓涂膜。在晶圓表面涂上光阻薄膜,該薄膜能提升晶圓的抗氧化以及耐溫能力。 晶圓光刻顯影、蝕刻
    的頭像 發(fā)表于 12-22 11:29 ?1.2w次閱讀

    芯片的制造流程

    流程: ? ? ? ?首先是芯片設計,根據(jù)設計的需求,生成的“圖樣”。 制作晶圓。使用晶圓切片機將硅晶棒切割出所需厚度的晶圓。 晶圓涂膜。在晶圓表面涂上光阻薄膜,該薄膜能提升晶圓的抗氧化以及耐溫能力。 晶圓光刻顯影、蝕刻
    的頭像 發(fā)表于 01-05 11:03 ?2.4w次閱讀

    Android智能硬件定義與產品開發(fā)流程概述

    通過總結大大小小多個Andriod智能硬件開發(fā)項目,記錄了智能硬件產品開發(fā)的流程、智能硬件開發(fā)所涉及的技術體系概述的心得,并附上在主板選型、串口通信、屏幕顯示、常用外接設備上一些品類的特點和差異,分析了我的開發(fā)
    的頭像 發(fā)表于 07-03 16:21 ?2557次閱讀

    芯片設計流程概述

    點擊上方 藍字 關注我們 芯片設計流程概述 芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關的設計就是后端設計。
    的頭像 發(fā)表于 05-22 19:30 ?642次閱讀

    科普:芯片設計流程

    芯片設計過程是一項復雜的多步驟工作,涉及從初始系統(tǒng)規(guī)格到制造的各個階段。每一步對于實現(xiàn)生產完全可用芯片的目標都至關重要。本文概述芯片設計流程
    的頭像 發(fā)表于 06-06 10:48 ?2661次閱讀
    科普:<b class='flag-5'>芯片</b>設計<b class='flag-5'>流程</b>

    建議收藏:芯片設計流程概述

    來源:大同學吧 -?蛙哥 芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統(tǒng)一嚴格的界限,涉及到與工藝有關的設計就是后端設計。 1、規(guī)格制定 芯片規(guī)格,也就
    的頭像 發(fā)表于 06-15 08:40 ?1627次閱讀
    建議收藏:<b class='flag-5'>芯片</b>設計<b class='flag-5'>全</b><b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    Vivado設計套件用戶指南(設計流程概述)

    電子發(fā)燒友網站提供《Vivado設計套件用戶指南(設計流程概述).pdf》資料免費下載
    發(fā)表于 09-15 09:55 ?1次下載
    Vivado設計套件用戶指南(設計<b class='flag-5'>流程</b><b class='flag-5'>概述</b>)

    語音芯片燒錄流程概述

    語音芯片的燒錄是將特定的固件或軟件加載到芯片中,以使其能夠執(zhí)行特定的語音處理功能。以下是一般的語音芯片燒錄過程:具體的燒錄過程可能因芯片型號、廠商和燒錄工具而異,上述步驟僅為一般
    的頭像 發(fā)表于 10-19 11:19 ?1605次閱讀