0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPC阻抗線寬線距參考

h1654155607.1999 ? 來源:h1654155607.1999 ? 作者:h1654155607.1999 ? 2024-01-08 18:03 ? 次閱讀

PCB一般板廠用SI9000來計(jì)算阻抗,但FPC我用SI9000模擬了幾次都不準(zhǔn),剛好*** FPC可以免費(fèi)打樣了,后面就直接打樣,用TDR方式測出阻抗,再打切片測量銅厚,基材厚度,線寬線距,反推再修正的方式,整了3次才把阻抗線寬及線距整出來,結(jié)果如下:

wKgaomWbxK2AK93aAAEyd6m05u8194.png

注:CVL表示只貼了阻焊膜,EMI表示是貼了屏蔽膜的,另外屏蔽膜是接了地的,如果不接地會有影響

以上數(shù)據(jù)是基于FPC板厚0.11mm,基材PI厚度25um,銅厚12um(成品銅厚15-18um)的,不同基材會有所不同,數(shù)據(jù)僅供參考,需要打樣驗(yàn)證!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    936

    瀏覽量

    45784
  • FPC
    FPC
    +關(guān)注

    關(guān)注

    69

    文章

    946

    瀏覽量

    63172
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1771

    瀏覽量

    13204
收藏 人收藏

    評論

    相關(guān)推薦

    PCB阻抗設(shè)計(jì)12問,輕松帶你搞懂阻抗

    嚴(yán)重影響,因此這種走方式有一定的缺陷。 10 問:高速PCB設(shè)計(jì)那些影響阻抗? 答: 1、線寬阻抗線寬
    發(fā)表于 06-11 10:21

    千萬不要忽略PCB設(shè)計(jì)中線寬的重要性

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中線寬有什么作用?PCB設(shè)計(jì)中線寬的重要性
    的頭像 發(fā)表于 05-29 09:31 ?793次閱讀
    千萬不要忽略PCB設(shè)計(jì)中<b class='flag-5'>線寬</b><b class='flag-5'>線</b><b class='flag-5'>距</b>的重要性

    ROGERS高頻板阻抗設(shè)計(jì)要求有哪些?

    構(gòu);需要用到 雙芯板結(jié)構(gòu),保證信號的穩(wěn)定性,因?yàn)樾景逯虚g的介質(zhì)厚度是穩(wěn)定的,保證外層阻抗信號的穩(wěn)定;下面列舉兩種常見的高頻板阻抗設(shè)計(jì)疊層,貴司請按如下疊層去計(jì)算,設(shè)計(jì)阻抗
    的頭像 發(fā)表于 05-24 18:33 ?1874次閱讀
    ROGERS高頻板<b class='flag-5'>阻抗</b>設(shè)計(jì)要求有哪些?

    掌握了這個分析方法,實(shí)現(xiàn)傳輸阻抗5%的加工公差不是夢!

    ,然后走就在L2層了。由于板厚比較薄,也就是L2層的上下層介質(zhì)厚度也很薄,因此我們L2層的線寬自然就設(shè)計(jì)得很細(xì)了。 疊層和L2層的線寬
    發(fā)表于 03-25 18:05

    掌握了這個分析方法,實(shí)現(xiàn)傳輸阻抗5%的加工公差不是夢!

    傳輸結(jié)構(gòu)很多因素都會影響阻抗,例如線寬、介質(zhì)厚度、介電常數(shù)、銅厚等,那大家有沒有想過到底哪個因素最影響阻抗呢?學(xué)會了本文的分析方法,或許有一天阻抗
    的頭像 發(fā)表于 03-25 18:04 ?845次閱讀
    掌握了這個分析方法,實(shí)現(xiàn)傳輸<b class='flag-5'>線</b><b class='flag-5'>阻抗</b>5%的加工公差不是夢!

    FPC阻抗控制的目的是什么呢?有哪些因素會影響FPC阻抗?

    FPC阻抗控制的目的是什么呢?有哪些因素會影響FPC阻抗,又如何來控制呢? FPC是一種柔性印刷電路板,廣泛應(yīng)用于電子設(shè)備中。在
    的頭像 發(fā)表于 01-18 11:43 ?2184次閱讀

    阻抗知識問答?12招搞定阻抗設(shè)計(jì)

    方式有一定的缺陷。 10 問:高速PCB設(shè)計(jì)那些影響阻抗?答:1、線寬阻抗線寬阻抗
    發(fā)表于 01-05 10:52

    PCB阻抗設(shè)計(jì)12問,輕松帶你搞懂阻抗!

    方式有一定的缺陷。 10 問:高速PCB設(shè)計(jì)那些影響阻抗?答:1、線寬阻抗線寬阻抗
    發(fā)表于 01-05 10:50

    阻抗設(shè)計(jì)問題合集

    :高速PCB設(shè)計(jì)哪些影響阻抗? 答:① 線寬——阻抗線寬阻抗成反比,線寬越細(xì),
    發(fā)表于 01-03 14:45

    DDR電路的疊層與阻抗設(shè)計(jì)!

    厚度建議全部采用1oZ,厚度為1.6mm。 板厚推薦疊層如下圖(上)所示(8層通孔1.6mm厚度推薦疊層),阻抗線寬如下圖(下)所示(8層通孔1.6mm厚度各
    發(fā)表于 12-25 13:48

    DDR電路的疊層與阻抗設(shè)計(jì)

    厚度建議全部采用1oZ,厚度為1.6mm。 板厚推薦疊層如下圖(上)所示(8層通孔1.6mm厚度推薦疊層),阻抗線寬如下圖(下)所示(8層通孔1.6mm厚度各
    發(fā)表于 12-25 13:46

    PCB布線寬度變化對信號的影響

    如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達(dá)到了
    發(fā)表于 12-18 16:24 ?379次閱讀

    PCB走不要隨便拉

    大安全間距等方法。保證信號質(zhì)量。 d) 有阻抗控制要求的網(wǎng)絡(luò)應(yīng)布置在阻抗控制層上,須避免其信號跨分割。 2布線竄擾控制 a) 3W原則釋義 之間的距離保持3倍
    發(fā)表于 12-12 09:23

    FPC連接器0.5間立貼式應(yīng)用介紹

    深圳市連欣科技有限公司主要供應(yīng)產(chǎn)品有:FPC連接器0.5間立貼式,FPC 0.5間 2.0H前插后掀式,FPC 0.5間
    發(fā)表于 12-01 09:27 ?1次下載

    線路板的最小線寬能縮小到多少?

    線路板的最小線寬能縮小到多少?
    的頭像 發(fā)表于 11-15 11:03 ?962次閱讀