0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談反相器(非門電路)邏輯表達式

星星科技指導員 ? 來源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-02-04 15:56 ? 次閱讀

當高電平輸入到一個反相器時,將會輸出一個低電平;當?shù)碗娖捷斎氲揭粋€反相器時,將會輸出一個高電平。反相運算的運算關(guān)系如表所示:

wKgZomW_Q3aAWT2IAAAaiwZVknw791.png

其中給出了每種可能的輸入電平或?qū)?yīng)的位所產(chǎn)生的輸出情況。像這樣的表稱為真值表。

圖中給出了具有一個脈沖輸入的反相器的輸出,t1、t2表示了輸入、輸出脈沖波形的對應(yīng)時間點。

afdc7e164a8922d8f.jpg

當輸入為低電平時,輸出為高電平;當輸入為高電平時,輸出為低電平,因此,產(chǎn)生反相的輸出脈沖。

四.時序圖

時序圖是基于一個時間的基準,能準確地顯示兩個或多個波形之間的相互系,即時序圖顯示兩個或多個波形的時間關(guān)系。例如,對于上圖的輸入和輸出波形,可以用一個時序圖將兩個脈沖對準,從而使得這些脈沖邊沿的發(fā)生以正確的時間關(guān)系展現(xiàn)出來。

理想情況下,輸入脈沖的上升沿與輸出脈沖的下降沿發(fā)生在同一時刻;類似地,輸入脈沖的下降沿與輸出脈沖的上升沿發(fā)生在同一時刻,下圖給出了這種時間關(guān)系。

a2d003d067ff80be0.jpg

事實上,從輸入變化到其相應(yīng)的輸出發(fā)生變化會有一個較小的時延。時序圖在展現(xiàn)具有多個脈沖的數(shù)字波形之間的時間關(guān)系時特別有效。

五.反相器的邏輯表達式

正如所學到的,在布爾代數(shù)中,盡管變量可以用多個字母表示,但通常用一個或兩個字母來表示,通常用排在字母表前面的字母來表示輸入,而用排在后面的字母來表示輸出,變量的取反通常在變量上面加一杠。變量值可以取0或者1。如果一個變量給定值是1,那么它的反變量值就是0,反之亦然。

反相器(非門電路)的運算可以按如下表示,

輸入變量為A,輸出變量為X,則有X=(非A)

ae16fed584e84966f.jpg

這個表達式表明輸出是輸入的取反,因此,如果A=0,則X=1;如果A=1,則X=0。A可以讀成“A杠”或者“非A".

那么,問題來了。

1.若反相器的輸人為1,則輸出是什么?

2.當反相器的輸入要求高電平有效脈沖(高電平時有效,低電平時無效)時,

(a)使用特定形狀圖形符號和非指示符,畫出適當?shù)倪壿嫹枴?/p>

(b)畫出當一個正向脈沖加到反相器的輸入端時的輸出波形。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    309

    瀏覽量

    43204
  • 波形
    +關(guān)注

    關(guān)注

    3

    文章

    377

    瀏覽量

    31475
  • 非門電路
    +關(guān)注

    關(guān)注

    0

    文章

    23

    瀏覽量

    22071
  • 時序圖
    +關(guān)注

    關(guān)注

    2

    文章

    57

    瀏覽量

    22430
收藏 人收藏

    評論

    相關(guān)推薦

    基本邏輯門電路原理

    本帖最后由 gk320830 于 2015-3-9 14:03 編輯 基本邏輯門電路  基本邏輯運算有與、或、非運算,對應(yīng)的基本邏輯門有與、或、
    發(fā)表于 04-06 23:59

    邏輯門電路電子教案

    邏輯門電路電子教案  邏輯門電路:用以實現(xiàn)基本和常用邏輯運算的電子電路。簡稱
    發(fā)表于 09-16 16:10

    門電路

    什么是或非門?答:或門電路后面跟隨反相器邏輯符號是反相器被取消只是在或非門
    發(fā)表于 10-20 09:49

    【數(shù)字電路】關(guān)于邏輯非門電路設(shè)計的教程

    ,為“反相”(補充)其輸入信號。當“非”門的輸入為邏輯電平“ 0”時,它的輸出僅再次返回“高”,從而給出布爾表達式:A=Q。然后,我們可以將單個輸入數(shù)字邏輯
    發(fā)表于 01-21 09:00

    基本邏輯門電路

    基本邏輯門電路   基本邏輯運算有與、或、非運算,對應(yīng)的基本邏輯門有與、或、非門。本節(jié)介紹簡單的二極管
    發(fā)表于 04-06 23:59 ?1.9w次閱讀
    基本<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>

    邏輯非門電路

    邏輯非門電路邏輯邏輯表達式為F=  。
    發(fā)表于 09-24 10:21 ?4853次閱讀
    非<b class='flag-5'>邏輯</b>及<b class='flag-5'>非門電路</b>

    邏輯門電路符號圖及與門真值表的資料概述

    上表包括與門,或門,非門,同或門,異或門,還有這些門電路邏輯表達式
    的頭像 發(fā)表于 08-31 11:47 ?3.8w次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>符號圖及與門真值表的資料概述

    全加器邏輯表達式_全加器的邏輯功能

    本文主要介紹了全加器邏輯表達式及全加器的邏輯功能。
    的頭像 發(fā)表于 04-23 09:51 ?13w次閱讀
    全加器<b class='flag-5'>邏輯</b><b class='flag-5'>表達式</b>_全加器的<b class='flag-5'>邏輯</b>功能

    表達式邏輯門之間的關(guān)系

    邏輯表達式是指表示一個表示邏輯運算關(guān)系的式子,是一個抽象的類似數(shù)學表達式,下面我們重點說明下其表達式
    的頭像 發(fā)表于 02-15 14:54 ?1537次閱讀
    <b class='flag-5'>表達式</b>與<b class='flag-5'>邏輯</b>門之間的關(guān)系

    邏輯運算符與表達式

    在C語言中,我們通常會進行真值與假值的判斷,這時我們就需要用到邏輯運算符與邏輯表達式。如果表達式的值不為0,則通通返回為真值。只有當表達式
    的頭像 發(fā)表于 02-21 15:16 ?2041次閱讀
    <b class='flag-5'>邏輯</b>運算符與<b class='flag-5'>表達式</b>

    zabbix觸發(fā)表達式 基本RS觸發(fā)表達式 rs觸發(fā)邏輯表達式

    zabbix觸發(fā)表達式 基本RS觸發(fā)表達式 rs觸發(fā)邏輯
    的頭像 發(fā)表于 08-24 15:50 ?1518次閱讀

    反相器非門的區(qū)別

    反相器非門的區(qū)別? 反相器非門都是基本的邏輯門電路,它們在數(shù)字電子領(lǐng)域被廣泛應(yīng)用。雖然它們在
    的頭像 發(fā)表于 09-12 10:51 ?5978次閱讀

    為什么可以用CMOS反相器作為邏輯門電路緩沖級?

    為什么可以用CMOS反相器作為邏輯門電路緩沖級? CMOS反相器是一種特殊類型的邏輯門電路,其主
    的頭像 發(fā)表于 09-12 10:57 ?2216次閱讀

    三極管非門電路與TTL反相器的區(qū)別

    三極管非門電路與TTL反相器的區(qū)別 三極管非門電路和TTL反相器是數(shù)字電路中常見的兩種基本電路,
    的頭像 發(fā)表于 09-12 10:57 ?2354次閱讀

    非門可做反向器用,為什么還用專用反相器

    ,它有三個或更多的輸入端和一個輸出端。當所有輸入端都為高電平時,輸出端為低電平;當至少有一個輸入端為低電平時,輸出端為高電平。與非門邏輯表達式為:Y = NOT(A AND B AND C ...)
    的頭像 發(fā)表于 06-21 09:08 ?1236次閱讀