0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PGA把ADC分辨率提高到19位

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師黃明星 ? 2018-06-08 10:31 ? 次閱讀

許多數(shù)據(jù)采集系統(tǒng)都要求高精度和快速采集數(shù)據(jù),以便允許該系統(tǒng)能夠檢測信號并且能將更多的傳感器通道*在同一系統(tǒng)。傳感器通道越多,系統(tǒng)的外形就能夠越小,成本和功耗也越低。遠(yuǎn)程光通信和醫(yī)用設(shè)備(例如,CT掃描儀)即得益于快速和高精度的數(shù)據(jù)采集系統(tǒng)。在光功率系統(tǒng)(例如,激光泵)中,需要不斷監(jiān)視其功率水平。在這種數(shù)據(jù)采集系統(tǒng)中,對于需要≥90dB動態(tài)范圍的輸入激光功率,其激光控制環(huán)路響應(yīng)時間要求具有1MSPS的采樣率。在CT掃描儀中,數(shù)據(jù)采集系統(tǒng)必須具有16 b到22 b的分辨率,以便處理通過各種人體組織的寬動態(tài)范圍的X射線信號。該系統(tǒng)需要大量的光檢測器(較多的數(shù)據(jù)采集通道)和高精度數(shù)據(jù)采集以提高圖像分辨率。

以上兩個例子說明了系統(tǒng)要求的是相對精度,而非絕對精度。盡管能夠檢測出10nW的功率變化相對于1μW的輸入光功率很重要,但同樣的10nW變化作為1.00001mW與1mW之差的絕對值則顯得無足輕重。然而表征模數(shù)轉(zhuǎn)換器ADC)精度的技術(shù)指標(biāo)--積分線性誤差(INL)是一種絕對誤差。為了獲得最佳相對精度,本文提出一種創(chuàng)新的解決方案是在精密ADC前端使用可編程增益放大器(PGA)。AD7677 ADC的滿量程線性誤差為±15 ppm(在16 bit分辨率條件下為±1 LSB)。在此ADC前端的PGA達到穩(wěn)定狀態(tài)的建立時間必須足夠快,以便與具有相同分辨率ADC的轉(zhuǎn)換速度相匹配。另外,該PGA還必須具有盡可能低的噪聲,因為它決定數(shù)據(jù)采集系統(tǒng)的信噪比(SNR)。為了解決這些問題,本設(shè)計中的放大器采用AD8021運算放大器,它具有滿足設(shè)計要求的速度、精度和快速建立時間,并且其電壓噪聲譜密度僅為2 nV/√Hz。圖1示出該PGA增益設(shè)置與其ADC精度的對應(yīng)關(guān)系。當(dāng)輸入信號幅度很低時能使該系統(tǒng)達到19 b精度。

PGA把ADC分辨率提高到19位


圖1 在16位 ADC前端使用一個PGA能將其精度提高到19 位

ADC的相對精度通常是指在滿度范圍被校準(zhǔn)的情況下,任意數(shù)字量所對應(yīng)的模擬量實際值與理論值之間的偏差最大值,用相對滿度范圍百萬分比(ppm)表示(也可用百分比,或LSB表示),再加減(±)其系統(tǒng)測量過程引起的最小絕對誤差所對應(yīng)的ppm。圖2所示的電路設(shè)計能達到107ppm±1.9ppm的相對精度。模擬多路復(fù)用器IC4含有多個帶寬較小的通道以便利用ADC的1MSPS采樣率。因為PGA對多路復(fù)用器表現(xiàn)為高輸入阻抗,所以可級聯(lián)多個多路復(fù)用器,從而增加通道數(shù)。多路復(fù)用器還具有一個校準(zhǔn)輸入端口,從而利用一個校準(zhǔn)基準(zhǔn)電壓就可以簡便地校準(zhǔn)每次增益設(shè)置引起的失調(diào)電壓和增益誤差。校準(zhǔn)僅需要在加電或工作條件(例如,溫度)發(fā)生變化時進行。放大鏈路由多路復(fù)用器、比較器、前置放大器和ADC組成。AD7677具有逐次逼近型結(jié)構(gòu),它允許放大鏈路中的單獨部分同時工作。當(dāng)ADC對一個通道進行采樣時,其比較器和放大器可以使隨后的通道達到穩(wěn)定。因此,該數(shù)據(jù)采集系統(tǒng)能以ADC的最大采樣速率工作。

PGA把ADC分辨率提高到19位


圖2 通過PGA與16 位ADC結(jié)合使系統(tǒng)提供19 位精度

在模擬多路復(fù)用器達到穩(wěn)定之后,快速比較器IC1立刻完成適當(dāng)?shù)脑鲆嬖O(shè)置。比較器的閾值電壓使信號被IC6 和IC7放大后不會飽和或嵌位。AD8561 比較器的響應(yīng)時間為7 ns,它提供一個鎖定信號,能夠在放大器達到穩(wěn)定期間和ADC捕獲信號期間保持增益不變。通常的PGA配置要求用戶在輸入端施加信號之前預(yù)先設(shè)置放大器的增益。圖2中的PGA具有"自動設(shè)置增益范圍"的特點,它能夠選擇最適當(dāng)?shù)腜GA增益以獲得最高精度而不引起信號飽和或嵌位。比較器包含滯后電路,以便在信號接近某一個具體增益范圍限制時減少設(shè)置的增益變化。該電路能自動將ADC的精度提高到19位,同時又能保持其1MSPS的全速采樣速率。

IC6 使用1或8的增益設(shè)置對多路復(fù)用器的輸出信號進行放大,如果需要提供最大可達到25的不同增益,可以改變反饋網(wǎng)絡(luò)電阻。模擬開關(guān)IC3控制增益的設(shè)置。運算放大器AD8021的高增益帶寬乘積能提供足夠的帶寬,因而其補償電容對所有的增益保持相同。放大器IC7 為ADC產(chǎn)生差分輸入信號。比較器和放大器的建立時間以及ADC的捕獲時間都遠(yuǎn)小于ADC 的1μs的轉(zhuǎn)換時間。ADC兩個輸入端的RC噪聲濾波器R1/C1和R2/C2,它們占用額外時間。這些濾波器限制PGA的噪聲帶寬。當(dāng)IC7 的增益為-1時,PGA是數(shù)據(jù)采集系統(tǒng)主要的噪聲源。

圖3示出該電路設(shè)計的線性誤差。在這種最高增益設(shè)置條件下達到如此低的線性誤差(圖中示出最大值為0.44 LSB,最小值為-0.37 LSB)并非易事。這相當(dāng)于±0.9 ppm的典型誤差。當(dāng)增益為8時,輸出噪聲為85 μV rms。如果需要,可以利用軟件平均進一步減少噪聲。圖4示出使用AD7677*估板構(gòu)成的完整數(shù)據(jù)采集系統(tǒng),印制電路板面積為15×30 mm。

PGA把ADC分辨率提高到19位


圖3 數(shù)據(jù)采集系統(tǒng)對于所有可能ADC數(shù)字量的線性誤差


圖4 以1美分硬幣為參照的完整數(shù)據(jù)采集系統(tǒng)的相對尺寸

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6404

    瀏覽量

    543850
  • 數(shù)據(jù)采集
    +關(guān)注

    關(guān)注

    38

    文章

    5838

    瀏覽量

    113439
  • pga
    pga
    +關(guān)注

    關(guān)注

    1

    文章

    97

    瀏覽量

    41487
  • CT
    CT
    +關(guān)注

    關(guān)注

    2

    文章

    188

    瀏覽量

    32000
收藏 人收藏

    評論

    相關(guān)推薦

    ADC的噪聲、ENOB及有效分辨率

    ?! 「?b class='flag-5'>分辨率  過去,一只12SAR ADC通常就足以測量各種信號與電壓輸入。如果某個應(yīng)用需要更精細(xì)的測量,設(shè)計者可以在ADC前加一個增益級或
    發(fā)表于 11-26 16:48

    ADC分辨率可以通過采樣的方式提高嗎?

    ADC分辨率是16,用過采樣的方式將分辨率提高到20。
    發(fā)表于 11-30 10:33

    請問24分辨率是否是所有ADC的極限?

    眾所周知,Delta-Sigma的ADC是所有類型ADC中位數(shù)做得最高的,可以24,麻煩問下24
    發(fā)表于 12-24 14:53

    提高ADC分辨率并降低噪聲的方法

    kSPS,SNR提高6 dB,無噪聲位數(shù)提高到16。 事實上,如果對16個樣本進行平均,則輸出采樣速率降至6.25 kSPS,SNR再提高6 dB,無噪 聲位數(shù)
    發(fā)表于 02-26 07:48

    請問如何ADC分辨率提高到19?

    請問如何ADC分辨率提高到19?
    發(fā)表于 04-21 06:13

    如何實現(xiàn)STM32 MCU的16ADC分辨率

    STM32 MCU 具有 12 ADC 分辨率,但一些 MCU 聲稱“高達 16 硬件過采樣”。當(dāng)我在 STMCubeMX 中設(shè)置 ADC
    發(fā)表于 12-01 06:11

    請問AD5522的分辨率如何提高?

    AD5522的輸出電壓跨度在22.5V左右,對應(yīng)16bit的DAC的分辨率約22.5V/65536=343uV。 如果我想提高到170uV左右的分辨率,但是又要保持輸出電壓跨度22.5V不變需要用
    發(fā)表于 11-15 08:20

    峰峰值分辨率與有效分辨率的區(qū)別

    因此,有效分辨率 = 峰峰值分辨率 + 2.7。 評估ADC時,應(yīng)當(dāng)認(rèn)識有效分辨率
    發(fā)表于 12-15 07:56

    什么是折合到輸入端噪聲?如何提高ADC分辨率并降低噪聲?

    一個16ADC具有15無噪聲 分辨率,采樣速率為100 kSPS。對于每個輸出樣本,如果對兩個樣本進行平均,則有效采 樣速率降至50 kSPS,SNR
    發(fā)表于 12-18 08:21

    如何提高ADC0809轉(zhuǎn)換分辨率

    介紹了一種提高ADC0809 分辨率的方法, 該方法可將其分辨率從8 提高到11
    發(fā)表于 05-17 17:26 ?107次下載
    如何<b class='flag-5'>提高</b><b class='flag-5'>ADC</b>0809轉(zhuǎn)換<b class='flag-5'>分辨率</b>

    通過過采樣提高SOC單片機片內(nèi)A_D分辨率

    敘述了基于過采樣技術(shù),使用軟件方法提高單片機片內(nèi)A/ D 分辨率的基本原理及實現(xiàn)方法。給出了一個實現(xiàn)示例,將C8051F040 片內(nèi)12 分辨率A
    發(fā)表于 03-20 14:07 ?18次下載

    分辨率ADC的板布線分析

    ADC,可使超聲系統(tǒng)具有更詳明的圖像,使通信系統(tǒng)具有更高數(shù)據(jù)的處理能力。 隨著14或更高分辨率ADC的采樣繼續(xù)
    發(fā)表于 12-06 11:39 ?0次下載

    如何通過過采樣的方式提高有效分辨率

    (比特)分辨率與采樣是模數(shù)轉(zhuǎn)換器(ADC)最重要的兩個參數(shù)。高位分辨率ADC可以有效地減少
    的頭像 發(fā)表于 01-21 14:20 ?6305次閱讀
    如何通過過采樣的方式<b class='flag-5'>提高</b>有效<b class='flag-5'>位</b><b class='flag-5'>分辨率</b>

    adc電路的分辨率怎么算

    ADC(模數(shù)轉(zhuǎn)換器)電路的分辨率是指其能夠?qū)⒛M信號轉(zhuǎn)換為數(shù)字信號時能夠達到的最小分辨單位。分辨率通常用位數(shù)表示,例如10
    的頭像 發(fā)表于 01-04 15:23 ?6367次閱讀

    提高SAR ADC分辨率

    電子發(fā)燒友網(wǎng)站提供《提高SAR ADC分辨率.pdf》資料免費下載
    發(fā)表于 10-25 09:11 ?0次下載
    <b class='flag-5'>提高</b>SAR <b class='flag-5'>ADC</b>的<b class='flag-5'>分辨率</b>