0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

33MHz的32位PCI總線一般只能連接10到12個(gè)負(fù)載

SwM2_ChinaAET ? 來(lái)源:未知 ? 作者:李倩 ? 2018-04-09 09:58 ? 次閱讀

PCI Spec規(guī)定了每個(gè)PCI總線上最多可以連接多達(dá)32個(gè)PCI設(shè)備,但是實(shí)際上卻遠(yuǎn)遠(yuǎn)達(dá)不到32個(gè),33MHz的32位PCI總線一般只能連接10到12個(gè)負(fù)載。

注:如果使用插槽連接,則一個(gè)連接算兩個(gè)PCI設(shè)備,插槽和PCI卡分別算作一個(gè)PCI設(shè)備。也就是說(shuō)一個(gè)33MHz的PCI總線最多只能連接4到5個(gè)插槽即PCI卡。

這是因?yàn)镻CI總線在設(shè)計(jì)的時(shí)候,為了降低功耗,采用了一種叫做reflected‐wave signaling的技術(shù),如下圖所示:

由圖可知,為了降低功耗PCI設(shè)備的發(fā)送端采用了一種 weak transmit buffers,其只能驅(qū)動(dòng)信號(hào)電平達(dá)到實(shí)際需求的一半。然后依靠反射回來(lái)的信號(hào)疊加到原本的信號(hào)上,使得信號(hào)電平達(dá)到實(shí)際的需求。當(dāng)然,所有的這些過(guò)程都要求在一個(gè)時(shí)鐘周期內(nèi)完成,這種機(jī)制也限制了PCI總線頻率的提高,也限制了單個(gè)PCI總線上的最大連接設(shè)備的數(shù)量。如果需要連接更多的PCI設(shè)備,則需要借助PCI-to-PCI橋,每個(gè)橋的內(nèi)部都有隔離,這保證了每個(gè)橋又可以連接額外的10~12個(gè)負(fù)載。但是PCI Spec規(guī)定了,一個(gè)PCI總線系統(tǒng)中,最多只能有256個(gè)子總線。

此外,PCI總線的Input Buffer還沒(méi)有加輸入寄存器,這對(duì)信號(hào)的Setup時(shí)間提出了更高的要求。

一個(gè)包含PCI-to-PCI橋的33MHz PCI總線系統(tǒng)的架構(gòu)圖如下所示:

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pci總線
    +關(guān)注

    關(guān)注

    1

    文章

    202

    瀏覽量

    31703
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2752

    瀏覽量

    76236

原文標(biāo)題:【博文連載】PCIe掃盲——PCI總線中的Reflected-Wave Signaling

文章出處:【微信號(hào):ChinaAET,微信公眾號(hào):電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCI總線PCB設(shè)計(jì)丨實(shí)現(xiàn)高效外圍部件互連的關(guān)鍵要素

    寬度,并且有多種不同的版本,分別是PCI、PCI-X和PCI Express(PCIe)。PCI總線的工作頻率通常是
    的頭像 發(fā)表于 06-13 18:31 ?1701次閱讀
    <b class='flag-5'>PCI</b><b class='flag-5'>總線</b>PCB設(shè)計(jì)丨實(shí)現(xiàn)高效外圍部件互連的關(guān)鍵要素

    什么是PCI插槽

    種由英特爾(Intel)公司1991年推出的用于定義局部總線的標(biāo)準(zhǔn)。此標(biāo)準(zhǔn)允許在計(jì)算機(jī)內(nèi)安裝多達(dá)10個(gè)遵從PCI標(biāo)準(zhǔn)的擴(kuò)展卡
    發(fā)表于 05-03 22:15

    PCI 橋接器的技術(shù)發(fā)展近況

    PCI橋接器雖然很少在一般個(gè)人計(jì)算機(jī)上被采用,但在工業(yè)計(jì)算機(jī)領(lǐng)域的應(yīng)用卻極為重要。PCI總線發(fā)展的最初幾年,大部分的應(yīng)用都集中在32bit/33MH
    發(fā)表于 04-18 15:32

    基于IP核的PCI總線接口設(shè)計(jì)與實(shí)現(xiàn)

    超過(guò)12ns。PCI 2.2規(guī)范規(guī)定33MHz信號(hào)的建立時(shí)間為7ns,66MHz信號(hào)的建立時(shí)間為3ns,由QS3861引入的數(shù)據(jù)傳輸延遲為0.25ns。但由于所有
    發(fā)表于 12-04 10:35

    PCI總線接口芯片9054及其應(yīng)用

    概述 PCI9054是由美國(guó)PLX公司生產(chǎn)的先進(jìn)的PCI I/O加速器,采用了先進(jìn)的PLX數(shù)據(jù)流水線結(jié)構(gòu)技術(shù),是32、33MHzPCI
    發(fā)表于 12-05 10:12

    分享:基于PCI總線的雙DSP系統(tǒng)及WDM驅(qū)動(dòng)程序設(shè)計(jì)

    通常是33MHz,目前最快的PCI2.0總線工作頻率是66MHz。工作在33MHz、32時(shí),理
    發(fā)表于 09-24 22:18

    Designing a 33MHz, 32-Bit PCI

    Designing a 33MHz, 32-Bit PCI Target Using ispMACH Devices The evolution of digital systems over
    發(fā)表于 05-14 11:02 ?21次下載

    Designing a 33MHz, 32-Bit PCI

    Designing a 33MHz, 32-Bit PCI Target Using ispMACH Devices The evolution of digital systems over
    發(fā)表于 06-14 08:47 ?60次下載

    PCI總線接口定義圖

    PCI總線接口定義圖 為32總線,且可擴(kuò)展為64,有124個(gè)腳(實(shí)際上去掉4
    發(fā)表于 05-31 14:19 ?3865次閱讀

    PCI總線底視圖匯總

    PCI總線: 為32總線,且可擴(kuò)展為64,有124個(gè)腳(實(shí)際上去掉4
    發(fā)表于 12-17 17:58 ?779次閱讀

    LVDS總線技術(shù)有什么特點(diǎn)?在安全隔離網(wǎng)閘中有什么應(yīng)用?

    可信網(wǎng)絡(luò)端服務(wù)器與不可信網(wǎng)絡(luò)端服務(wù)器之間的數(shù)據(jù)吞吐量與PCI總線相同,即在33MHz PCI時(shí)鐘頻率下,32
    發(fā)表于 07-24 13:59 ?4175次閱讀
    LVDS<b class='flag-5'>總線</b>技術(shù)有什么特點(diǎn)?在安全隔離網(wǎng)閘中有什么應(yīng)用?

    如何設(shè)計(jì)種以PCI總線為核心的微弱數(shù)據(jù)信號(hào)采集電路?

    PCI9054是PLX公司生產(chǎn)的32,33MHzPCI總線通用橋接芯片,具有最高132MB/S的突發(fā)傳輸速率,可以將
    發(fā)表于 08-01 10:52 ?1420次閱讀
    如何設(shè)計(jì)<b class='flag-5'>一</b>種以<b class='flag-5'>PCI</b><b class='flag-5'>總線</b>為核心的微弱數(shù)據(jù)信號(hào)采集電路?

    PCI總線基本概念詳解

    最初的PCI總線的時(shí)鐘頻率為33MHz,但是隨著版本的跟新,時(shí)鐘頻率也逐漸的提高。但是由于PCI采用的是種Reflected-Wave S
    的頭像 發(fā)表于 04-03 08:52 ?3.1w次閱讀
    <b class='flag-5'>PCI</b><b class='flag-5'>總線</b>基本概念詳解

    基于PCI總線的信號(hào)定義

    信號(hào)組成。 PCI總線個(gè)同步總線,每一個(gè)設(shè)備都具有
    的頭像 發(fā)表于 07-18 09:55 ?2312次閱讀

    有源貼片晶振OSC5032 33MHZ數(shù)據(jù)手冊(cè)

    有源貼片晶振OSC5032 33MHZ數(shù)據(jù)手冊(cè)免費(fèi)下載。
    發(fā)表于 06-30 11:32 ?0次下載