0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

用于高頻接收器和發(fā)射器的鎖相環(huán)

模擬對話 ? 來源:NL ? 2019-04-12 14:10 ? 次閱讀

本系列第一部分 介紹了鎖相環(huán)(PLL),說明了其基本架構(gòu)和工作原理。另外舉例說明了PLL在通信系統(tǒng)中的用途。在 第二部分 中,我們詳細考察了相位噪聲、參考雜散、輸出漏電流等關鍵性能規(guī)格,還考慮了它們對系統(tǒng)性能的影響。在本部分中,我們將考察PLL頻率合成器的主要構(gòu)建模塊。我們還將比較整數(shù)N和小數(shù)N架構(gòu)。最后將總結(jié)市場上現(xiàn)有的VCO,同時列出ADI的現(xiàn)有頻率合成器系列。

PLL頻率合成器基本構(gòu)建模塊

PLL頻率合成器可以從多個基本構(gòu)建模塊的角度來考察。我們在前面已經(jīng)提到過這個問題,下面將更加詳細地進行探討:

鑒頻鑒相器(PFD)
參考計數(shù)器(R)
反饋計數(shù)器(N)

鑒頻鑒相器(PFD)

頻率合成器的核心是鑒相器,也稱鑒頻鑒相器。在鑒相器中,將比較參考頻率信號與從VCO輸出端反饋回來的信號,結(jié)果得到的誤差信號用于驅(qū)動環(huán)路濾波器和VCO。在數(shù)字PLL (DPLL)中,鑒相器或鑒頻鑒相器是一個邏輯元件。三種最常用的實現(xiàn)方法為:

異或(EXOR)柵極
J-K觸發(fā)器
數(shù)字鑒頻鑒相器

這里,我們只考慮PFD,這也是ADF4110和ADF4210頻率合成器系列中使用的元件,因為與EXOR柵極和J-K觸發(fā)器不同,處于解鎖狀態(tài)時,其輸出為頻差以及兩個輸入間相差的函數(shù)。

圖1所示為PFD的一種實現(xiàn)方案,該類器件基本上由兩個D型觸發(fā)器組成。一路Q輸出使能正電流源,另一路Q輸出則使能負電流源。假設本設計中D型觸發(fā)器由正邊沿觸發(fā),則狀態(tài)為(Q1, Q2):

11–兩個輸出均為高電平,由反饋至觸發(fā)器上CLR引腳的AND柵極(U3)禁用。

00–P1和N1均關閉,輸出OUT實際處于高阻抗狀態(tài)。

10–P1開啟,N1關閉,輸出位于V+。

01–P1關閉,N1開啟,輸出位于V–。

現(xiàn)在考慮系統(tǒng)失鎖且+IN處的頻率遠高于–IN處的頻率時電路的性能表現(xiàn),如圖2所示。

由于+IN處的頻率遠高于–IN處的頻率,因此輸出多數(shù)時間處于高電平狀態(tài)。+IN上的第一個上升沿會發(fā)送輸出高電平,并且這種情況會一直持續(xù)到–IN上出現(xiàn)第一個上升沿。在實際的系統(tǒng)中,這就意味著輸出及VCO的輸入會被進一步拉高,進而造成–IN處的頻率增加。這恰恰是期望達到的效果。

如果+IN處的頻率遠低于–IN處的,則會出現(xiàn)相反效果。 OUT處的輸出多數(shù)時間處于低電平狀態(tài)。這會在負方向上驅(qū)動VCO,并再次使得–IN處的頻率更加接近+IN處的頻率,從而達到鎖定條件。圖3顯示了輸入處于鎖頻和接近鎖相條件時的波形。

由于+IN領先于–IN,因此輸出為一系列正電流脈沖。 這些脈沖往往會驅(qū)動VCO,使得–IN信號變得與+IN信號相位對齊。

發(fā)生這種情況時,如果U3和U1及U2的CLR輸入端之間沒有任何延遲元件,那么輸出可能會進入高阻抗模式,從而既不會生成正電流脈沖,也不會生成負電流脈沖。這并不是一種很好的狀況。VCO會發(fā)生漂移,直到造成顯著的相位誤差并再次開始生成正電流脈沖或負電流脈沖。這種循環(huán)會持續(xù)相當長的一段時間,其影響是電荷泵的輸出會被某個信號(PFD輸入?yún)⒖碱l率的次諧波)調(diào)制。由于這可能是一種低頻信號,因此無法通過環(huán)路濾波器進行衰減,從而會導致VCO輸出頻譜中出現(xiàn)非常明顯的雜散,該現(xiàn)象稱為"間隙"效應。通過在U3的輸出端和U1及U2的CLR輸入端之間添加延遲元件,可以確保不會發(fā)生這種情況。添加延遲元件后,即使+IN和–IN相位完全對齊時,電荷泵輸出端仍會生成電流脈沖。該延遲的持續(xù)時間等于在U3輸出處插入的延遲,稱為反沖防回差脈沖寬度。

參考計數(shù)器

在傳統(tǒng)的整數(shù)N分頻頻率合成器中,輸出頻率的分辨率由施加于鑒相器的參考頻率決定。因此,舉例來說,如果需要200 kHz間距(如GSM電話中),那么參考頻率必須為200 kHz。但是,獲取穩(wěn)定的200 kHz頻率源并不容易。一種合理的做法是采用基于晶振的良好高頻源并對其進行分頻。例如,從10 MHz頻率基準開始并進行50分頻,就可以得到所需的頻率間隔。這種方法如圖4所示。

反饋計數(shù)器N

N計數(shù)器也稱為N分頻器,是用于設置PLL中輸入頻率和輸出頻率之間關系的可編程元件。N計數(shù)器的復雜性逐年增長。除簡單的N計數(shù)器之外,經(jīng)過發(fā)展,后來還包括"預分頻器",后者可具有"雙模"。

這種結(jié)構(gòu)已經(jīng)發(fā)展成為下列情況下固有問題的一種解決方案:需要超高頻輸出時使用基本N分頻結(jié)構(gòu)來反饋至鑒相器。例如,我們假設需要一個間距為10 Hz的900 MHz輸出。可以使用10 MHz參考頻率并將R分頻器設為1000。然后,反饋中的N值必須為90,000。這意味著,至少需要一個能夠處理900 MHz輸入頻率的17位計數(shù)器。

為處理此范圍,需要考慮在可編程計數(shù)器之前加上一個固定計數(shù)器元件,以便將超高輸入頻率拉低至標準CMOS的工作頻率范圍內(nèi)。該計數(shù)器稱為預分頻器,如圖5所示。

然而,使用標準的預分頻器會導致其他并發(fā)癥?,F(xiàn)在,系統(tǒng)分辨率降低(F1 × P)??赏ㄟ^使用雙模預分頻器來解決這個問題(圖6)。這種方法可以享有標準預分頻器種種優(yōu)勢,又不會犧牲系統(tǒng)分辨率。雙模預分頻器是一種可通過外部控制信號將分頻比從一個值切換為另一個值的計數(shù)器,通過使用帶有A和B計數(shù)器的雙模預分頻器,仍可以保持F1的輸出分辨率。不過,必須滿足下列條件:

如果兩個計數(shù)器未超時,其輸出信號都為高電平。

當B計數(shù)器超時時,其輸出變?yōu)榈碗娖?,并立即將兩個計 數(shù)器加載至其預設值。

加載到B計數(shù)器的值必須始終大于加載到A計數(shù)器的值。

假設B計數(shù)器剛發(fā)生超時并且兩個計數(shù)器均已經(jīng)重新加載值A和B。我們來看看再次達到相同狀態(tài)所需的VCO周期數(shù)。

只要A計數(shù)器未超時,預分頻器即會以P + 1進行分頻。因此,每次預分頻器計數(shù)達到(P + 1)個VCO周期時,A和B計數(shù)器都會遞減1。這意味著,A計數(shù)器會在((P + 1) × A)個VCO周期后超時。然后,預分頻器會切換至P分頻。也可以說,此時B計數(shù)器還有(B – A)個周期才會超時。所需時間為:((B – A) × P)。現(xiàn)在,系統(tǒng)會返回到剛開始的初始條件。

所需的VCO周期總數(shù)為:

在使用雙模預分頻器時,必須考慮N的最低值和最高值。這里,我們真正想要的是可以按離散整數(shù)步長更改N的范圍??紤]表達式N = A + BP。為確保N有連續(xù)的整數(shù)間距,A必須在0至(P – 1)之間。這樣,每當B遞增時,就有充足的分辨率來填充BP 和(B + 1)P之間的所有整數(shù)值。就如我們針對雙模預分頻器提到的那樣,B必須大于或等于A,雙模預分頻器才能正常工作?;诖?,我們可以說,若要按離散整數(shù)步長遞增,最小分頻比為:

N的最高值來自

本例中, Amax and Bmax 僅僅取決于A和B計數(shù)器的大小。

接下來,我們將給出一個采用ADF4111的例子。
我們假設,通過編程將預分頻器的分頻比設為32/33。
A計數(shù)器: 6位意味著,A可能為26 - 1 = 63
B計數(shù)器: 13位意味著,B可能為213 - 1 = 8191

ADF4110系列

前面幾節(jié)討論的構(gòu)建模塊在來自ADI公司的新型整數(shù)N頻率合成器系列中均有使用。ADF4110系列頻率合成器由單個器件構(gòu)成,ADF4210系列由雙通道版本構(gòu)成。ADF4110的框圖如下所示。其中含有上面描述的參考計數(shù)器、雙模預分頻器、N計數(shù)器和PFD模塊。

小數(shù)N頻率合成器s*

*筆者借此機會向麥格勞-希爾公司(e McGraw-Hill Companies)表示謝意,感謝其許可使用本節(jié)第4條參考文獻中提到的版權材料。

許多新興無線通信系統(tǒng)都要求本振(LO)具有更快的切換能力和更低相位噪聲。整數(shù)N頻率合成器要求參考頻率等于通道間距。該值可能非常低,意味著高N。該高N會產(chǎn)生相應較高的相位噪聲。低參考頻率會限制PLL鎖定時間。小數(shù)N合成是在PLL中同時實現(xiàn)低相位噪聲和快速鎖定時間的一種方式。

這種技術最初出現(xiàn)在20世紀70年代初。早期工作主要由惠普公司和Racal公司完成。該技術最初稱為"digiphase",但后來被廣泛稱為小數(shù)N。

在標準頻率合成器中,只能用一個整數(shù)除以RF信號。這就需要使用一個相對較低的參考頻率(取決于系統(tǒng)通道間距),并在反饋中導致高N值。這兩個事實都對系統(tǒng)建立時間和系統(tǒng)相位噪聲有著重要影響。低參考頻率意味著較長的建立時間,高N值意味著較大的相位噪聲。

如果反饋中可能出現(xiàn)除數(shù)為小數(shù)的情況,則可以使用較高的參考頻率,同時實現(xiàn)通道間距目標。小數(shù)越小,則意味著相位噪聲越低。

事實上,通過交替除以兩個整數(shù),可以實現(xiàn)在較長時間內(nèi)用小數(shù)除(通過先后除以2和3可以除以2.5)。

那么,如何除以X或(X + 1)(假設小數(shù)在這兩個值之間)? 數(shù)值的小數(shù)部分可以按參考頻率速率累加。

The diagram of Figure 9 shows the timing of the Fractional-N system described in Figure 8. For the purpose of this example, we have assumed a divide ratio of 4.6.

The signal FOUT shows 46 cycles during the time that FREF is executing 10 cycles. During the time that FREF generates its first cycle, the N counter is required to divide by 4.6. Of course, this is not possible. It divides by 4. Thus, in the first cycle, 0.6 pulses are "missing" from the counter output. This is memorized in the system using an accumulator. The accumulator uses the same code as the F Register. At the beginning of each reference cycle, the accumulator adds the F Register contents to its previously accumulated value. Thus, starting at time 0, the accumulator will keep track of the "missing" pulse fractions.

In the second reference cycle, the N counter will again divide by 4. The accumulator will now add 0.6 to the 0.6 accumulated from the first Reference Cycle. This gives a value of 1.2 in the accumulator but, since it can only store values less than 1, an overflow will be generated and 0.2 kept as the accumulator contents.

The overflow is used to activate the pulse removing circuit. Thus, the next pulse generated by the VCO is removed from the input to the N counter. This pulse removal has the same effect as dividing by 5 instead of 4. As shown in the diagram, the accumulator again overflows in the 4th, 5th, 7th, 9th and 10th cycles. So, in a series of 10 reference cycles there are six overflows yielding a total count of (4 × 4) + (6 × 5) = 46. This is exactly what was wanted.

VCO制造商小結(jié)

在過去5年中,隨著無線通信的爆炸式增長,對頻率合成器、VCO等產(chǎn)品的需求也出現(xiàn)了大幅增長。有意思的是,到目前為止,為市場提供服務的制造商分為涇渭分明的兩個陣營。以下列出了VCO領域的部分制造商。列表并未窮盡所有制造商,只是讓讀者獲得對一些主要參與者的認識。

VCOs

Murata 提供3-V和5-V器件。VCO主要是面向無線手機和基站的窄帶。
頻率取決于無線頻率標準。

Vari-L Vari-L 服務的市場與Murata相同。提供3-V和5-V器件。

Alps Alps為無線手機和基站制造VCO。

Mini-Circuits Mini-Circuits同時提供窄帶和寬帶VCO。

Z-Comm Z-Communications同時提供寬帶和窄帶VCO。寬帶VCO一般有
一個倍頻程調(diào)諧范圍(比如,1 GHz至2 GHz),工作
電壓最高為20 V,采用表貼式封裝。

Micronetics Micronetics 同時提供窄帶和寬帶VCO。其優(yōu)勢更多地體現(xiàn)在寬帶產(chǎn)品
領域,其調(diào)諧范圍可從一個倍頻程到1200 MHz。超
過這些輸出頻率時,范圍有所下降。

ADI頻率合成器系列

下表列出了ADF4xxx頻率合成器系列的未來成員,其中包括單通道和雙通道器件,以及整數(shù)N和小數(shù)N器件。linear.applications@analog.com.

ADI PLL Selection Guide - February 2002

Single/
Dual
ADI Model 2nd Source? Max. RF Input
Frequency FIN
(MHz)
Phase Noise
@ 1KHz ?N
dBc/Hz,
200kHz PFD
Phase Noise
Frequency
Max.
Reference
Oscillator
Frequency
FOSC (MHz)
RF Prescalers Power Dissipation
on (mA)
Package
Single RF ADF4001BRU Proprietary 165 -99 200MHz 100 4.5mA TSSOP-16
Single RF ADF4001BCP Proprietary 165 -99 200MHz 100 4.5mA CSP-20
Single RF ADF4110BRU Proprietary 550 -91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA TSSOP-16
Single RF ADF4110BCP Proprietary 550 -91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA CSP-20
Single RF ADF4111BRU Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA TSSOP-16
Single RF ADF4111BCP Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA CSP-20
Single RF ADF4112BRU Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA TSSOP-16
Single RF ADF4112BCP Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA CSP-20
Single RF ADF4113BRU Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA TSSOP-16
Single RF ADF4113BCP Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA CSP-20
Single RF ADF4106BRU Proprietary 6000 -84 5800MHz 250 8/9 16/17 32/33 64/65 13mA TSSOP-16
Single RF ADF4106BCP Proprietary 6000 -84 5800MHz 250 8/9 16/17 32/33 64/65 13mA CSP-20
Single RF ADF4116BRU LMX2306TM 550 -89 540MHz 100 8/9 4.5mA TSSOP-16
Single RF ADF4117BRU LMX2316TM 1200 -87 900MHz 100 32/33 4.5mA TSSOP-16
Single RF ADF4118BRU LMX2326TM 3000 -90 900Mhz 100 32/33 6.5mA TSSOP-16
Dual RF/IF ADF4210BRU Proprietary 1200 -89 900Mhz 115 8/9 16/17 32/33 64/65 4.5mA TSSOP-20
Dual RF/IF ADF4210BCP Proprietary 1200 -89 900Mhz 115 8/9 16/17 32/33 64/65 4.5mA CSP-20
Dual RF/IF ADF4211BRU Proprietary 2000 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA TSSOP-20
Dual RF/IF ADF4211BCP Proprietary 2700 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA CSP-20
Dual RF/IF ADF4212BRU Proprietary 2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA TSSOP-20
Dual RF/IF ADF4212BCP Proprietary 2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA CSP-20
Dual RF/IF ADF4212LBRU Proprietary 2500 -91 900Mhz 115 8/9 16/17 32/33 64/65 6mA TSSOP-20
Dual RF/IF ADF4212LBCP Proprietary 2500 -91 900Mhz 115 8/9 16/17 32/33 64/65 6mA CSP-20
Dual RF/IF ADF4213BRU Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA TSSOP-20
Dual RF/IF ADF4213BCP Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA CSP-20
Dual RF/IF ADF4206BRU LMX2337TM 550 -92 540MHz 40 32/33 64/65 9.5mA TSSOP-20
Dual RF/IF ADF4207BRU LMX2335TM 1100 -90 900MHz 40 32/33 64/65 11mA TSSOP-20
Dual RF/IF ADF4208BRU LMX2336TM 2000 -89 900MHz 40 32/33 64/65 14mA TSSOP-20
Dual RF/IF ADF4216BRU LMX2332TM 1200 -87 900MHz 40 32/33 64/65 9mA TSSOP-20
Dual RF/IF ADF4217BRU LMX2331TM 2000 -88 900MHz 40 32/33 64/65 12mA TSSOP-20
Dual RF/IF ADF4217LBRU LMX2331LTM 2000 -88 900MHz 110 32/33 64/65 7mA TSSOP-20
Dual RF/IF ADF4217LBCC LMX2331LSLB 2500 -88 900MHz 110 32/33 64/65 7mA BCC-24
Dual RF/IF ADF4218BRU LMX2330TM 2500 -90 900MHz 40 32/33 64/65 14mA TSSOP-20
Dual RF/IF ADF4218LBRU LMX2331LTM 2500 -90 900MHz 110 32/33 64/65 7mA TSSOP-20
Dual RF/IF ADF4218LBCC LMX2331LSLB 2500 -90 900MHz 110 32/33 64/65 7mA BCC-24
Dual RF/IF ADF4219LBRU LMX2370TM 3000 -90 900MHz 110 32/33 64/65 7mA TSSOP-20
Dual RF/IF ADF4219LBCC LMX2370SLB 3000 -90 900MHz 110 32/33 64/65 7mA BCC-24
Dual RF/IF ADF4252BCP Proprietary 3000 -103 1740MHz 150 4/5 8/9 12mA CSP-24

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 接收器
    +關注

    關注

    14

    文章

    2455

    瀏覽量

    71757
  • 發(fā)射器
    +關注

    關注

    6

    文章

    842

    瀏覽量

    53359
  • 高頻
    +關注

    關注

    11

    文章

    452

    瀏覽量

    52658
收藏 人收藏

    評論

    相關推薦

    鎖相環(huán)的電源管理設計

    鎖相環(huán)(PLL)是現(xiàn)代通信系統(tǒng)的基本組成部分。PLL通常用于在無線電接收器發(fā)射器中提供本振(LO)功能;它們還用于時鐘信號分配和降噪,并越
    的頭像 發(fā)表于 01-29 11:58 ?1968次閱讀
    <b class='flag-5'>鎖相環(huán)</b>的電源管理設計

    一文讀懂鎖相環(huán)(PLL)那些事

    "用于高頻接收器發(fā)射器鎖相環(huán)"。圖4.PFD錯相和頻率失鎖使用這種架構(gòu),下面+IN端的輸入頻率高于-IN端(圖4),電荷泵輸出會推高電流
    發(fā)表于 01-28 16:02

    【模擬對話】鎖相環(huán)(PLL)基本原理

    ;用于高頻接收器發(fā)射器鎖相環(huán)"。使用這種架構(gòu),下面+IN端的輸入頻率高于-IN端(圖4),電荷泵輸出會推高電流,其在PLL低通濾波
    發(fā)表于 10-02 08:30

    集成有鎖相環(huán)的AMASKVHFUHF發(fā)射器芯片RF2514資料推薦

    集成有鎖相環(huán)的AMASKVHFUHF發(fā)射器芯片RF2514資料下載內(nèi)容主要介紹了:RF2514引腳功能RF2514內(nèi)部方框圖RF2514典型應用電路
    發(fā)表于 03-31 07:17

    高頻鎖相環(huán)的可測性設計,不看肯定后悔

    本文針對一款應用于大規(guī)模集成電路的CMOS高頻鎖相環(huán)時鐘發(fā)生,提出了一種可行的測試方案,重點講述了鎖相環(huán)的輸出頻率和鎖定時間參數(shù)的測試,給
    發(fā)表于 04-21 06:28

    基于射頻/無線系統(tǒng)的發(fā)射器接收器的基本測試

    射頻/無線系統(tǒng)會同時包含一個發(fā)射器接收器分別用于發(fā)送和接收信號。我們先介紹發(fā)射器的基本測試,接下來再介紹
    發(fā)表于 11-24 16:12 ?7773次閱讀

    ADRV9009:集成雙射頻發(fā)射器、接收器和觀測接收器數(shù)據(jù)表

    ADRV9009:集成雙射頻發(fā)射器、接收器和觀測接收器數(shù)據(jù)表
    發(fā)表于 04-27 16:39 ?10次下載
    ADRV9009:集成雙射頻<b class='flag-5'>發(fā)射器</b>、<b class='flag-5'>接收器</b>和觀測<b class='flag-5'>接收器</b>數(shù)據(jù)表

    96 MHz發(fā)射器接收器開源分享

    電子發(fā)燒友網(wǎng)站提供《96 MHz發(fā)射器接收器開源分享.zip》資料免費下載
    發(fā)表于 07-20 18:04 ?4次下載
    96 MHz<b class='flag-5'>發(fā)射器</b>和<b class='flag-5'>接收器</b>開源分享

    用于高頻接收器發(fā)射器鎖相環(huán)—第一部分

    第一部分將重點介紹有關PLL的基本概念,同時描述基本PLL 架構(gòu)和工作原理,另外,我們還將舉例說明PLL在通信系統(tǒng) 中的用途。最后,我們將展示一種運用ADF4111頻率合成器 和VCO190-902T電壓控制振蕩的實用PLL電路。
    的頭像 發(fā)表于 06-17 14:47 ?1036次閱讀
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>—第一部分

    用于高頻接收器發(fā)射器鎖相環(huán)—第二部分

    在第二部分中,我們將側(cè)重于詳細考察與PLL相關的兩個關 鍵技術規(guī)格:相位噪聲和參考雜散。導致相位噪聲和參考雜 散的原因是什么,如何將其影響降至最低?討論將涉及測量 技術以及這些誤差對系統(tǒng)性能的影響。我們還將考慮輸出漏 電流,舉例說明其在開環(huán)調(diào)制方案中的重要意義。
    的頭像 發(fā)表于 06-17 14:48 ?1040次閱讀
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>—第二部分

    用于高頻接收器發(fā)射器鎖相環(huán)—第三部分

    本系列第一部分 介紹了鎖相環(huán)(PLL),說明了其基本架構(gòu)和工作原理。另外舉例說明了PLL在通信系統(tǒng)中的用途。在 第二部分 中,我們詳細考察了相位噪聲、參考雜散、輸出漏電流等關鍵性能規(guī)格,還考慮了它們
    的頭像 發(fā)表于 06-17 14:52 ?1377次閱讀
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>—第三部分

    鎖相環(huán)是如何實現(xiàn)倍頻的?

    鎖相環(huán)是如何實現(xiàn)倍頻的?? 鎖相環(huán)(Phase Locked Loop, PLL)是一種電路,用于穩(wěn)定和恢復輸入信號的相位和頻率。它可以廣泛應用于通信、計算機、音頻等領域中。其中一個重
    的頭像 發(fā)表于 09-02 14:59 ?2839次閱讀

    用于高頻接收器發(fā)射器鎖相環(huán)——第三部分

    電子發(fā)燒友網(wǎng)站提供《用于高頻接收器發(fā)射器鎖相環(huán)——第三部分.pdf》資料免費下載
    發(fā)表于 11-23 10:18 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>——第三部分

    用于高頻接收器發(fā)射器鎖相環(huán)——第2部分

    電子發(fā)燒友網(wǎng)站提供《用于高頻接收器發(fā)射器鎖相環(huán)——第2部分.pdf》資料免費下載
    發(fā)表于 11-23 10:31 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>——第2部分

    用于高頻接收器發(fā)射器鎖相環(huán)——第一部分

    電子發(fā)燒友網(wǎng)站提供《用于高頻接收器發(fā)射器鎖相環(huán)——第一部分.pdf》資料免費下載
    發(fā)表于 11-23 10:32 ?0次下載
    <b class='flag-5'>用于</b><b class='flag-5'>高頻</b><b class='flag-5'>接收器</b>和<b class='flag-5'>發(fā)射器</b>的<b class='flag-5'>鎖相環(huán)</b>——第一部分