電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>Esperanto實(shí)現(xiàn)1000多核RISC-V處理器的新產(chǎn)品

Esperanto實(shí)現(xiàn)1000多核RISC-V處理器的新產(chǎn)品

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

4款玄鐵RISC-V芯片亮相

了雙核玄鐵C906處理器、0.5T NPU和Smart ISP等,是業(yè)內(nèi)同檔產(chǎn)品中集成度最高的產(chǎn)品之一。 晶視智能COO黃群輝介紹稱(chēng),平頭哥基于RISC-V在視覺(jué)AI領(lǐng)域做了大量代碼優(yōu)化,并配套了面向
2022-03-08 08:16:29

RISC-V ISA是怎樣進(jìn)行命名的

的寬度):32位,64位,128位指令集模塊:標(biāo)識(shí)該處理器支持的指令集模塊集合基本整數(shù)(Integer)指令集: RISC-V唯一強(qiáng)制要求實(shí)現(xiàn)的基礎(chǔ)指令集,其他指令集都 是可選的擴(kuò)展模塊。擴(kuò)展模塊指令集: RISC-V允許在實(shí)現(xiàn)中以可選的形式實(shí)現(xiàn)其他 標(biāo)準(zhǔn)化和非標(biāo)準(zhǔn)化的指令集擴(kuò)展。特定組合“IMA
2021-12-09 06:31:44

RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

縮寫(xiě) [###] 用于標(biāo)識(shí)處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標(biāo)識(shí)該處理器支持的指令模塊集合 比如:RV64IMAC, 表示64 位 RISC-V
2024-03-12 10:25:21

RISC-V 生態(tài)架構(gòu)淺析

RISC-V,逐步完成全線產(chǎn)品遷移到RISC-V定制架構(gòu);MicroSemi提供基于Risc-V+Linux+CNN加速的AI解決方案;印度***則大力資助基于RISC-V處理器項(xiàng)目,使RISC-V
2020-06-22 16:51:57

RISC-V處理器對(duì)應(yīng)什么開(kāi)發(fā)環(huán)境?

RISC-V處理器是開(kāi)源的,那開(kāi)發(fā)環(huán)境需要廠商自己開(kāi)發(fā)還是沿用傳統(tǒng)的開(kāi)發(fā)環(huán)境呢?比如keil
2024-01-13 19:18:35

RISC-V產(chǎn)業(yè)論壇召開(kāi),專(zhuān)利聯(lián)盟正式成立

。 上海市經(jīng)濟(jì)信息化委副主任湯文侃表示,指令集是芯片設(shè)計(jì)的基礎(chǔ),也是集成電路產(chǎn)業(yè)發(fā)展的基石。憑借開(kāi)放、精簡(jiǎn)、靈活的優(yōu)秀性能,RISC-V有望成為萬(wàn)物互聯(lián)時(shí)代的核心處理器架構(gòu)之一。上海是最早支持RISC-V
2023-08-30 10:40:43

RISC-V你了解多少?

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2020-08-13 15:13:41

RISC-V協(xié)處理器是否可以像基于堆棧的ULP那樣訪問(wèn)i2c硬件呢?

我有興趣在深度睡眠時(shí)使用 risc-v 協(xié)處理器通過(guò) i2c 獲取傳感讀數(shù),大概每 10 分鐘左右一次。我有興趣通過(guò)不喚醒 esp 來(lái)讀取傳感來(lái)潛在地節(jié)省電量。我被推遲在基于堆棧的協(xié)處理器上執(zhí)行
2023-03-02 09:03:59

RISC-V和開(kāi)源處理器之間是什么關(guān)系?

RISC-V和開(kāi)源處理器之間是什么關(guān)系?
2023-03-09 10:06:52

RISC-V在快速發(fā)展的處理器生態(tài)系統(tǒng)中找到立足點(diǎn)

但是開(kāi)源處理器架構(gòu)需要從軟件開(kāi)發(fā)社區(qū)獲得更多支持,然后才能在數(shù)據(jù)中心與x86和ARM架構(gòu)競(jìng)爭(zhēng):巴塞羅那RISC-V峰會(huì)的總結(jié)。 Developers have grown up hearing ARM
2023-08-11 18:20:57

RISC-V基礎(chǔ)知識(shí):模塊化開(kāi)放式的ISA CISC和RISC代碼區(qū)別

本文是RISC-V基礎(chǔ)知識(shí)的入門(mén)篇。介紹了開(kāi)放式架構(gòu)理念,模塊化ISA的技術(shù)描述,以及一些商業(yè)RISC-V處理器實(shí)現(xiàn)。RISC-V開(kāi)放式指令集架構(gòu)是當(dāng)今專(zhuān)有架構(gòu)(如ARM架構(gòu))的流行替代方案。自
2022-12-23 17:51:49

RISC-V嵌入式開(kāi)發(fā)的特點(diǎn)有哪些

RISC-V嵌入式開(kāi)發(fā)準(zhǔn)備篇2:嵌入式開(kāi)發(fā)的特點(diǎn)介紹隨著國(guó)內(nèi)第一本RISC-V中文書(shū)籍《手把手教你設(shè)計(jì)CPU——RISC-V處理器篇》 正式上市,越來(lái)越多的愛(ài)好者開(kāi)始使用開(kāi)源的蜂鳥(niǎo)E203
2021-11-08 08:33:47

RISC-V應(yīng)用領(lǐng)域的拓展

在2019年時(shí)就推出了RISC-V內(nèi)核的MCU產(chǎn)品、樂(lè)鑫在2020年發(fā)布了搭載RISC-V處理器的WiFi+藍(lán)牙模組、GreenWaves 發(fā)布了其超低功耗GAP9音頻芯片、中科藍(lán)訊有多款RISC-V
2021-06-18 20:57:35

RISC-V開(kāi)源處理器核介紹

本期文章目錄一個(gè)小型RISC-V開(kāi)源處理器核介紹!#SOC#FPGA#RISC-V點(diǎn)擊閱讀數(shù)字積木從零開(kāi)始寫(xiě)RISC-V處理器(超詳細(xì))#RISC-V點(diǎn)擊閱讀數(shù)字積木為什么說(shuō)模擬工程...
2021-07-23 09:42:00

RISC-V是什么?如何去設(shè)計(jì)RISC-V處理器?

RISC-V是什么?有哪些特點(diǎn)?如何去設(shè)計(jì)RISC-V處理器?
2021-06-18 09:24:03

RISC-V最重要的意義所在

產(chǎn)品時(shí)都會(huì)首選 BSD 開(kāi)源協(xié)議。于是,一套全新的開(kāi)放指令集 RISC-V 誕生了——全世界任何公司、大學(xué)、研究機(jī)構(gòu)與個(gè)人都可以開(kāi)發(fā)兼容 RISC-V 指令集的處理器,都可以融入到基于RISC-V
2020-06-22 16:55:03

RISC-V有哪些特點(diǎn)

50條指令,可以用于實(shí)現(xiàn)一個(gè)具備定點(diǎn)運(yùn)算和特權(quán)模式等基本功能的處理器。  RISC-V的三大特點(diǎn)  第一點(diǎn)是完全開(kāi)源,對(duì)指令集使用,RISC-V基金會(huì)不收取高額的授權(quán)費(fèi)。開(kāi)源采用寬松的BSD協(xié)議,企業(yè)
2020-08-25 11:17:39

RISC-V架構(gòu)

,海外巨頭在芯片產(chǎn)品端基本壟斷市場(chǎng)。MCU的市場(chǎng)特點(diǎn)與RISC-V的技術(shù)架構(gòu)特點(diǎn)相契合,尤其在大量應(yīng)用ARMIP核的32位以上MCU產(chǎn)品具有較強(qiáng)成本優(yōu)勢(shì),存在替代機(jī)會(huì)。對(duì)于國(guó)內(nèi)市場(chǎng)來(lái)說(shuō),疊加中國(guó)對(duì)半
2023-04-03 15:29:09

RISC-V沒(méi)有NOP指令,如何實(shí)現(xiàn)執(zhí)行多個(gè)NOP?

RISC-V,沒(méi)有NOP指令,如何實(shí)現(xiàn),執(zhí)行多個(gè)NOP?,并且不能被編譯優(yōu)化了
2022-05-26 06:07:41

RISC-V生態(tài)逐漸成型,華秋助推嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器

Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核64bit RISC-V架構(gòu),K510搭載自主研發(fā)的第二代神經(jīng)網(wǎng)絡(luò)處理器KPU2.0,采用獨(dú)創(chuàng)計(jì)算
2022-11-18 14:15:24

RISC-V生態(tài)逐漸成型,嘉楠旗下首款基于Linux的Risc-V內(nèi)核高精度AI 處理器了解下

CRB KIT V1.2客戶(hù)參考套件。據(jù)悉,嘉楠所推出的勘智K510是全球首款基于Linux的Risc-V內(nèi)核高精度AI 處理器。K510-CORE是核心模組,板載一顆K510芯片,CPU采用雙核
2022-11-18 15:10:22

RISC-V的中國(guó)力量

處理器IP共性技術(shù)平臺(tái)建設(shè)良機(jī),從應(yīng)用需求入手,徹底解決處理器領(lǐng)域“穿馬甲”問(wèn)題。根據(jù)RISC-V具體產(chǎn)品實(shí)現(xiàn)來(lái)源,我國(guó)的RISC-V參與者也存在開(kāi)源吸收、國(guó)外引進(jìn)、自主研發(fā)等不同形式。
2021-06-18 21:00:01

RISC-V的前景預(yù)言

處理器架構(gòu)也蓬勃發(fā)展起來(lái)。在越來(lái)越多的計(jì)算應(yīng)用設(shè)計(jì)中,都可以看到Arm和RISC-V的身影。具體到芯片級(jí)別的硬件實(shí)現(xiàn),廣泛應(yīng)用于嵌入式計(jì)算的微控制(MCU)和面向邊緣/端側(cè)計(jì)算的AI芯片成了Arm
2023-04-05 12:16:42

RISC-V的異常處理機(jī)制復(fù)雜嗎?

RISC-V對(duì)于異常處理實(shí)現(xiàn)復(fù)雜嗎?應(yīng)該沒(méi)有ARM Cortex系列的那樣復(fù)雜,有NVIC或GIC中斷控制吧。那么它執(zhí)行異常處理的流程是怎樣的?
2023-04-21 15:00:56

RISC-V的特色,大飽眼福?。。?/a>

RISC-V簡(jiǎn)介

RISC-V簡(jiǎn)介??RISC-V 是一個(gè)自由和開(kāi)放的 ISA(開(kāi)源指令集架構(gòu)),通過(guò)開(kāi)放的標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代。RISC-V ISA在架構(gòu)上提供了一個(gè)新的自由、可擴(kuò)展的軟件和硬件自由級(jí)別
2023-02-27 19:56:30

RISC-V系列處理器的相關(guān)資料推薦

10 月 19 日,2021 云棲大會(huì)上,平頭哥開(kāi)源了玄鐵RISC-V系列處理器,并開(kāi)放了工具及系統(tǒng)軟件。這次的開(kāi)源對(duì)國(guó)內(nèi)的RISC-V生態(tài)圈具有非常重要的意義。關(guān)注了一下這次開(kāi)源發(fā)布的東...
2022-02-28 08:15:04

RISC-V芯片架構(gòu)發(fā)展的關(guān)鍵問(wèn)答

: 沒(méi)錯(cuò)。RISC-V處理器的商業(yè)實(shí)現(xiàn)以一種與Arm模式有些相似的商業(yè)模式提供。Silicon Labs和Arm是長(zhǎng)期合作伙伴,我們?cè)谧约旱乃?2位產(chǎn)品中都使用了Arm的M系列內(nèi)核作為主處理器
2020-08-02 11:58:14

RISC-V,正在擺脫低端

的玄鐵系列在物聯(lián)網(wǎng)芯片市場(chǎng)廣受認(rèn)可,目前已在人工智能、網(wǎng)絡(luò)通訊、工業(yè)控制等30多個(gè)行業(yè)實(shí)現(xiàn)了商業(yè)落地,出貨量超過(guò)30億顆,是中國(guó)RISC-V領(lǐng)域影響力和市占率最大的處理器;中科藍(lán)訊藍(lán)牙SoC芯片累計(jì)
2023-05-30 14:11:59

risc-v怎么讀

首先應(yīng)用RISC技術(shù)開(kāi)發(fā)出PA-8000,主頻為180MHz,MIPS公司也推出了自己的RISC處理器——R2000;次年,SUN和德州儀器合作開(kāi)發(fā)的Sparc處理器問(wèn)世。  Sparc處理器憑借
2023-03-30 16:34:57

risc-v是什么意思

RISC-V是一個(gè)開(kāi)源的指令集架構(gòu),它屬于一個(gè)開(kāi)放的、非營(yíng)利性質(zhì)的基金會(huì),而基金會(huì)將謹(jǐn)慎地發(fā)展和維護(hù)這個(gè)開(kāi)源的指令集架構(gòu)?! ∮?jì)算機(jī)體系結(jié)構(gòu)的傳統(tǒng)方法是增量ISA,新處理器不僅必須實(shí)現(xiàn)新的ISA擴(kuò)展,還必須實(shí)現(xiàn)
2023-03-30 16:40:41

ARM與RISC-V架構(gòu)的區(qū)別是什么?

自己特色,根據(jù)不同用途有不同型號(hào)的處理器架構(gòu)。 關(guān)于RISC-V RISC:Reduced Instruction Set Computer,即精簡(jiǎn)指令集計(jì)算機(jī)。 RISC-V是基于RISC原理建立
2021-04-25 09:13:19

FPGA 中已經(jīng)燒進(jìn)去了基于RISC-V 處理器(開(kāi)源CPU),怎么才能把編譯好嗯.elf文件加載到FPGA 中執(zhí)行

FPGA 中已經(jīng)燒進(jìn)去了基于RISC-V 處理器(開(kāi)源CPU),怎么才能把編譯好de.elf文件加載到FPGA 中執(zhí)行,請(qǐng)各位大神幫我解答一下,感激不盡!
2017-06-21 19:30:45

FreeRTOS與RISC-V——適用于RISC-V的FreeRTOS概述

1.1簡(jiǎn)介FreeRTOS中面向RISC-V的接口是易于拓展的,其提供了一系列基本的接口,用于操作適用于所有RISC-V實(shí)現(xiàn)中的通用寄存,以及一系列的宏來(lái)處理特定的硬件實(shí)現(xiàn)中涉及到的特性以及拓展
2023-04-09 09:26:41

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng)

MIPS Technologies不再設(shè)計(jì)MIPS處理器。相反,它加入了RISC-V陣營(yíng),放棄了具有悠久歷史和技術(shù)聯(lián)系的同名架構(gòu)。此舉顯然預(yù)示著MIPS作為CPU系列的終結(jié),并進(jìn)一步減少了可用處理器
2021-03-09 19:30:07

Microchip FPGA 和基于 SoC 的 RISC-V 生態(tài)系統(tǒng)簡(jiǎn)介

產(chǎn)品組合成為業(yè)內(nèi)最靈活的產(chǎn)品組合之一。硬核 CPU 實(shí)現(xiàn)的能效和 PolarFire FPGA 架構(gòu)固有的低功耗特性確保 Microchip Technology RISC-V 解決方案在降低功耗方面
2021-09-07 17:59:56

Occamy RISC-V 前景如何

位 FPU,以及兩顆來(lái)自美光的 16GB HBM2e 內(nèi)存。處理器的內(nèi)核通過(guò)中介層實(shí)現(xiàn)互連,雙塊 CPU 可提供 0.75 FP64 TFLOPS 的性能和 6 FP8 TFLOPS 算力。那么Occamy RISC-V 前景如何呢?
2023-05-13 08:44:36

RT-Thread Studio(對(duì)芯來(lái)科技RISC-V處理器內(nèi)核開(kāi)發(fā)的全面支持

處理器指令集,是構(gòu)建芯片生態(tài)和發(fā)展芯片技術(shù)的核心部分,其重要性不言而喻。在此背景下,RISC-V有望成為新的選擇。盡管具有通用、開(kāi)放與免費(fèi)的先期優(yōu)勢(shì),但相比已經(jīng)成熟的Arm和Intel x86,國(guó)內(nèi)
2020-11-14 09:26:41

Renesas支持RISC-V架構(gòu)的具體MCU型號(hào)是哪個(gè)呢?

瑞薩電子推出圍繞64位RISC-V CPU內(nèi)核構(gòu)建的RZ/5個(gè)通用微處理器單元(MPU),具體的型號(hào)是多少?性能怎么樣?
2024-01-11 13:03:31

?GPU,RISC-V的長(zhǎng)痛

具備與多種處理器架構(gòu)協(xié)同工作的潛質(zhì),其B系列更是可以達(dá)到最高6TFLOPS的算力,對(duì)于視覺(jué)計(jì)算優(yōu)異但3D圖形處理仍然偏科的RISC-V來(lái)說(shuō),可以說(shuō)是一個(gè)很好的輔助,尤其是對(duì)于圖形性能有一定要求的消費(fèi)類(lèi)
2022-03-24 15:53:12

RISC-V專(zhuān)題】時(shí)擎科技AT1000開(kāi)發(fā)板免費(fèi)試用

! 上海時(shí)擎智能科技作為此次活動(dòng)的合作廠商,同步上線AT1000系列端側(cè)AI處理器開(kāi)發(fā)板評(píng)測(cè)試用活動(dòng)。 AT1000系列端側(cè)AI處理器開(kāi)發(fā)板該應(yīng)用可以使用語(yǔ)音來(lái)控制燈的開(kāi)關(guān),亮度,色度,配網(wǎng)等操作。用戶(hù)
2022-04-14 15:44:17

【已發(fā)獎(jiǎng)】RISC-V CON China在線研討會(huì):818 RISC-V 如何成為芯主流

盡快聯(lián)系我們!另外,研討會(huì)的PPT也已經(jīng)開(kāi)放下載了!開(kāi)源指令集架構(gòu)(ISA) RISC-V近年迅速興起,并躍為新一代主流嵌入式處理器技術(shù),生態(tài)系蓬勃發(fā)展,特別適合AI、IoT、5G等新興應(yīng)用。 晶心
2021-08-18 13:55:33

【年度技術(shù)專(zhuān)場(chǎng)】RISC-V項(xiàng)目分享會(huì)

?。 前云天勵(lì)飛市場(chǎng)中心總經(jīng)理;前SiFive China市場(chǎng)開(kāi)發(fā)總監(jiān);前國(guó)科微電?副總裁;前全志科技營(yíng)銷(xiāo)總監(jiān)等。議題四擴(kuò)展RISC-V 的芯邊界-Andes最新的處理器核介紹RISC-V國(guó)際協(xié)會(huì)自
2023-01-06 14:27:42

一些關(guān)于RISC-V的質(zhì)疑與解讀

,在美國(guó)開(kāi)發(fā)的開(kāi)源RISC-V處理器(不考慮托管平臺(tái)的因素),也是不會(huì)受到美國(guó)出口管制。RISC-V基金會(huì)負(fù)責(zé)指令集規(guī)范的定義,但并不負(fù)責(zé)基于指令集規(guī)范的具體實(shí)現(xiàn)。因此,即使RISC-V基金會(huì)總部留在
2020-06-22 16:49:27

兩大架構(gòu)RISC-V 和 ARM 的各種關(guān)系

,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的區(qū)別 盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。 1.
2023-06-21 20:31:32

為什么選擇RISC-V?

RISC-V是一種開(kāi)放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開(kāi)創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢(shì)。軟件架構(gòu)師/固件工程師/軟件開(kāi)發(fā)
2020-07-27 17:38:30

什么是RISC-V

siFive搞RISC-V 賽昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不問(wèn)有什么用,RISC-V目前的能力來(lái)說(shuō),工業(yè)有沒(méi)有可能?
2024-02-02 10:41:21

什么是RISC-V? RISC-V指令具有哪些特點(diǎn)應(yīng)用?

什么是RISC-V?RISC-V指令具有哪些特點(diǎn)應(yīng)用?自己怎么才能設(shè)計(jì)出設(shè)計(jì)一套指令集?
2021-10-14 09:05:03

從零開(kāi)始寫(xiě)RISC-V處理器之一 二 前言 緒論

來(lái)源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開(kāi)始寫(xiě)的極簡(jiǎn)易懂的RISC-V處理器核從零開(kāi)始寫(xiě)RISC-V處理器之一 前言從零開(kāi)始寫(xiě)RISC-V處理器
2022-08-22 18:25:55

從零開(kāi)始寫(xiě)RISC-V處理器之六 寫(xiě)在最后

來(lái)源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開(kāi)始寫(xiě)的極簡(jiǎn)易懂的RISC-V處理器核從零開(kāi)始寫(xiě)RISC-V處理器之一 前言從零開(kāi)始寫(xiě)RISC-V處理器
2022-08-23 15:05:44

優(yōu)化的關(guān)鍵,RISC-V中的性能監(jiān)控

完成部分任務(wù),比如Esperanto就為自己的ET-SoC-1千核RISC-V處理器加入了商業(yè)級(jí)的芯片除錯(cuò)與性能監(jiān)控能力,但RISC-V規(guī)范本身缺少這些支持,這也就不利于當(dāng)下RISC-V的開(kāi)源生態(tài)。完整
2021-12-27 08:00:00

關(guān)于RISC-V和開(kāi)源處理器的一些解讀

來(lái)記錄描述,而處理器實(shí)現(xiàn)是基于指令集規(guī)范完成的源代碼。RISC-V是一個(gè)指令集規(guī)范。我們可以基于x86/ARM/ RISC-V指令集,進(jìn)行處理器微架構(gòu)設(shè)計(jì)和實(shí)現(xiàn)形成源代碼,并通過(guò)流片最終形成芯片產(chǎn)品
2020-06-22 16:47:55

分析RISC-V架構(gòu)的不同之處

0 RISC-V和其他開(kāi)放架構(gòu)有何不同如果僅從“免費(fèi)”或“開(kāi)放”這兩點(diǎn)來(lái)評(píng)判,RISC-V架構(gòu)并不是第一個(gè)做到免費(fèi)或開(kāi)放的處理器架構(gòu)。在開(kāi)始之前,我們先通過(guò)論述幾個(gè)具有代表性的開(kāi)放架構(gòu),來(lái)分析
2021-07-26 06:58:42

國(guó)產(chǎn) RISC-V架構(gòu)內(nèi)核MCU 廠商 大盤(pán)點(diǎn)(三)

內(nèi)核采用了一個(gè)更加具有開(kāi)放性,靈活性的RISC-V 內(nèi)核處理器。該系列產(chǎn)品可以用來(lái)支持增強(qiáng)型PD應(yīng)用。發(fā)布時(shí)間:2019.05六、中科物棲 JX1JX1采用55nm制程,擁有異構(gòu)雙核RISC-V處理器
2022-03-28 11:31:41

在 IAR Embedded Workbench中進(jìn)行ARM+RISC-V多核調(diào)試

(Cortex-M4 + Cortex-M7)。ARM + RISC-V屬于異構(gòu)多核。 對(duì)稱(chēng)多處理(SMP)vs 非對(duì)稱(chēng)多處理(AMP) 從軟件設(shè)計(jì)上,多核可以分為對(duì)稱(chēng)多處理(SMP)和非對(duì)稱(chēng)多處理
2023-06-14 16:55:47

基于 RISC-V 的微控制入門(mén)指南

基于 RISC-V 處理器的開(kāi)發(fā)板。LoFive FE310 開(kāi)發(fā)板GroupGets LLC 的 LoFive-R1 開(kāi)發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32

如何使用J-Link和Embedded Studio讀寫(xiě)RISC-V處理器的CSR?

,用于實(shí)現(xiàn)一些特別功能。例如芯來(lái)科技的Bumblebee內(nèi)核就擴(kuò)展了數(shù)個(gè)CSR用于處理中斷嵌套,記錄處理器當(dāng)前的異常類(lèi)型等。RISC-V的可擴(kuò)展特性給了廠商比較大的靈活性,可擴(kuò)展特性也引起了碎片化
2022-08-25 15:51:38

如何入門(mén)RISC-V嵌入式

想入門(mén)RISC-V嵌入式不知如何下手?已經(jīng)買(mǎi)了RV-STAR板子卻仍然毫無(wú)頭緒?RISC-V嵌入式課程早春營(yíng),here we come!老板說(shuō)上一個(gè)開(kāi)課通知早春營(yíng)|《RISC-V處理器嵌入...
2022-01-07 07:27:55

如何在RISC-V處理器上使用FreeRTOS?

RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒(méi)有指定關(guān)于特定RISC-V微控制或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41

學(xué)習(xí)RISC-V入門(mén) 基于RISC-V架構(gòu)的開(kāi)源處理器及SoC研究

Waterman、Yunsup Lee決定設(shè)計(jì)一種新的指令級(jí)架構(gòu),并決定以BSD授權(quán)的方式開(kāi)源,希望借此可以有更多創(chuàng)新的處理器產(chǎn)生、有更多的處理器開(kāi)源,并以此降低電子產(chǎn)品成本[2]。RISC-V自2014年
2020-07-27 18:09:27

對(duì)于RISC-V,我們對(duì)它有些誤解?

的機(jī)會(huì),無(wú)需購(gòu)買(mǎi)昂貴的架構(gòu)許可證。 在RISC-V之前,這是不可實(shí)現(xiàn)的?!盙reenWaves基于RISC-V處理器的開(kāi)發(fā)板因此,GreenWaves推出了針對(duì)物聯(lián)網(wǎng)市場(chǎng)的超低功耗應(yīng)用處理器,旨在邊緣
2020-08-02 12:01:03

干貨:教科書(shū)級(jí)透徹分析 RISC-V

來(lái)源:內(nèi)容來(lái)自「芯來(lái)科技 」,謝謝。日前,芯來(lái)科技的創(chuàng)始人胡振波發(fā)表了一場(chǎng)主題為《面向物聯(lián)網(wǎng)的開(kāi)源 RISC-V 處理器設(shè)計(jì)和開(kāi)發(fā)》。直播中吸引了來(lái)自華為海思、紫光展銳、中興微電子、中天微、AMD
2020-07-27 17:50:25

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境?

開(kāi)發(fā)出商用的RISC-V處理器還需要哪些開(kāi)發(fā)工具和環(huán)境? 處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯、開(kāi)發(fā)工具和軟件開(kāi)發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶(hù)順利使用起來(lái)。目前RISC-V具有
2023-11-18 06:05:15

我了解的RISC-V

使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開(kāi)放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡(jiǎn)單 RISC-V架構(gòu)秉承簡(jiǎn)單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過(guò)程
2023-03-19 10:52:16

有推薦的 RISC-V 模擬嗎?

有推薦的 RISC-V 模擬嗎?
2023-04-15 23:43:52

每日推薦 | HarmonyOS 從入門(mén)到大神資料,從零開(kāi)始寫(xiě)RISC-V處理器經(jīng)驗(yàn)連載

各位開(kāi)發(fā)者們豐富的學(xué)習(xí)資源。為了方便大家獲取資料,現(xiàn)在只需掃描下面海報(bào)二維碼并回復(fù)關(guān)鍵字 “教程” 即可獲取大神資料,趕快掃碼領(lǐng)取吧!2、從零開(kāi)始寫(xiě)RISC-V處理器之四 實(shí)踐篇推薦理由:這里只介紹
2022-08-23 10:08:51

求助,ULP RISC-V協(xié)處理器周期性喚醒的BUG怎么處理?

協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期。可當(dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26

淺談RISC-V

的譚姓學(xué)生宣稱(chēng)的“技術(shù)上看,RISC-V 相比Arm架構(gòu)處理器功耗低 5-6倍、面積效率提升5倍“ 看看笑笑就好,這種PR的話就別當(dāng)真了,真要當(dāng)真了你該懷疑這位加州大學(xué)伯克利分校的高材生的水平
2018-09-11 17:44:01

科普RISC-V生態(tài)架構(gòu)(認(rèn)識(shí)RISC-V)

RISC-V,逐步完成全線產(chǎn)品遷移到RISC-V定制架構(gòu);MicroSemi提供基于Risc-V+Linux+CNN加速的AI解決方案;印度***則大力資助基于RISC-V處理器項(xiàng)目,使RISC-V
2020-08-02 11:50:33

計(jì)算機(jī)RISC-V內(nèi)容整理

精簡(jiǎn)指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開(kāi)放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡(jiǎn)指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過(guò)開(kāi)放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2019-07-29 07:57:16

設(shè)計(jì)一個(gè)risc-v芯片流程是什么?

我非常想了解如果想設(shè)計(jì)一個(gè)類(lèi)似risc-v處理器,整個(gè)開(kāi)發(fā)流程是怎樣的?
2023-12-09 18:39:01

請(qǐng)問(wèn)risc-v處理器在什么場(chǎng)景和行業(yè)應(yīng)用比較多?

如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36

請(qǐng)問(wèn)ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀???

我在ULP RISC-V協(xié)處理器的例程中,沒(méi)有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問(wèn)RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過(guò)ADC來(lái)讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44

讀《玄鐵RISC-V處理器入門(mén)與實(shí)戰(zhàn)》

是由美國(guó)伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類(lèi)方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35

讀書(shū)分享會(huì) | 玄鐵RISC-V處理器入門(mén)與實(shí)戰(zhàn)電子書(shū)免費(fèi)下載!

開(kāi)發(fā)的一種開(kāi)放、免費(fèi)且可定制的指令集架構(gòu),其目標(biāo)是為各種應(yīng)用提供高效、靈活的計(jì)算能力。玄鐵處理器是由平頭哥開(kāi)發(fā)的一種高性能、低功耗的處理器,其基于RISC-V架構(gòu),并采用了自主研發(fā)的多核
2023-04-12 11:16:58

談一談RISC-V的來(lái)龍去脈

的授權(quán),同時(shí)會(huì)產(chǎn)生一些費(fèi)用,這也帶來(lái)了一個(gè)問(wèn)題:假如有一天ARM公司不授權(quán)怎么辦?RISC-V架構(gòu)就是為了解決這個(gè)問(wèn)題的!RISC-V最早在2010年起源于加州大學(xué)伯克利分校,由于受夠了現(xiàn)有處理器架構(gòu)
2023-04-14 22:10:56

阿里平頭哥宣布開(kāi)源玄鐵RISC-V系列處理器

10月19日,在2021云棲大會(huì)上,阿里云智能總裁張建鋒宣布,平頭哥開(kāi)源玄鐵RISC-V系列處理器,并開(kāi)放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開(kāi)源,將推動(dòng)RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00

香山處理器 RISC-V的典范

https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來(lái)越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59

香山是什么?“香山” 高性能開(kāi)源 RISC-V 處理器項(xiàng)目介紹

香山是什么2019 年,在中國(guó)科學(xué)院支持下,由 中國(guó)科學(xué)院計(jì)算技術(shù)研究所 牽頭發(fā)起 “香山” 高性能開(kāi)源 RISC-V 處理器項(xiàng)目,研發(fā)出目前國(guó)際上性能最高的開(kāi)源高性能 RISC-V 處理器
2022-04-07 14:20:44

WD聚焦RISC-V架構(gòu),實(shí)現(xiàn)RISC-V處理器標(biāo)準(zhǔn)化,欲替代ARM和x86

儲(chǔ)存巨擘Western Digital (WD)宣布將在RISC-V處理器實(shí)現(xiàn)標(biāo)準(zhǔn)化,并投資了一家新創(chuàng)公司Esperanto Technologies——該公司主要采用開(kāi)放來(lái)源指令集架構(gòu)設(shè)計(jì)高階SoC和核心。從這兩項(xiàng)舉措顯示,RISC-V架構(gòu)盡管還不成熟,但已經(jīng)成為ARM和x86的可行替代方案了。
2017-12-01 17:00:081491

晶心科技推出RISC-V多核處理器及DSP指令集

晶心科技今天在其共同主持的RISC-V臺(tái)灣地區(qū)研討會(huì)上首度公開(kāi)其32位A25MP和64位AX25MP RISC-V多核處理器。
2019-05-23 09:25:202702

RISC-V是通用RISC處理器還是可定制的處理器?

隨著這些年的發(fā)展,RISC-V的受重視程度與與日俱增。這主要因?yàn)樗敲赓M(fèi)的、靈活的,并且速度很快。這使RISC-V成為許多開(kāi)發(fā)人員的安全便捷選擇。但是您會(huì)認(rèn)為RISC-V是通用RISC處理器還是定制的隨心所欲處理器?
2020-11-17 16:11:563167

開(kāi)源的RISC-V處理器多核并行能力已超過(guò)x86

開(kāi)源RISC-V正朝著自己的方向越發(fā)越強(qiáng)大,它對(duì)其他架構(gòu)的處理器也造成了不少的威脅。RISC-V不僅能實(shí)現(xiàn)5GHz的超高頻率,而且日前其多核并行能力也已經(jīng)超過(guò)了x86。
2020-12-10 09:21:341845

Esperanto公司實(shí)現(xiàn)1000多核RISC-V處理器

對(duì)x86處理器來(lái)說(shuō),開(kāi)源的RISC-V處理器威脅越來(lái)越大,它不僅能實(shí)現(xiàn)5GHz的超高頻率,現(xiàn)在多核并行上也甩開(kāi)了x86,Esperanto公司已經(jīng)實(shí)現(xiàn)1000多核RISC-V處理器。
2020-12-10 09:23:122063

賽昉科技發(fā)布RISC-V天樞系列處理器

現(xiàn)在,對(duì)于x86架構(gòu)來(lái)講,開(kāi)源的RISC-V架構(gòu)對(duì)其的威脅不斷增加,因?yàn)樗粌H實(shí)現(xiàn)了5GHz超高的頻率,現(xiàn)在多核并行方面也超越了x86。近日,Esperanto公司已經(jīng)實(shí)現(xiàn)1000RISC-V處理器
2020-12-22 15:50:522723

數(shù)據(jù)中心里的通用處理器能有RISC-V的一席之地嗎?

就拿Esperanto的千核RISC-V AI芯片ET-SoC-1為例,該處理器借助臺(tái)積電的7nm工藝,在單個(gè)芯片上集成了1088個(gè)高能效的64位RISC-V核心和4個(gè)高性能RISC-V核心,片上的DRAM內(nèi)存控制器最多支持到32GB的LPDDR4x。
2023-01-15 16:21:28507

賽昉科技重磅發(fā)布全新RISC-V處理器內(nèi)核及多核子系統(tǒng)IP平臺(tái)

8月17日,中國(guó)RISC-V軟硬件生態(tài)領(lǐng)導(dǎo)者賽昉科技正式發(fā)布兩款自主研發(fā)的高性能RISC-V處理器內(nèi)核新產(chǎn)品:昉·天樞-90(Dubhe-90)與昉·天樞-80(Dubhe-80)。Dubhe-90
2023-08-18 08:21:38385

RISC-V芯粒,終于來(lái)了

上,中國(guó)科學(xué)院計(jì)算技術(shù)研究所和之江實(shí)驗(yàn)室推出了聯(lián)合研制的代號(hào)為“之江”的RISC-V多核處理器芯粒,這是國(guó)際上第一個(gè)采用標(biāo)準(zhǔn)接口的RISC-V處理器芯粒,該芯粒推出率先將RISC-V從IP核形態(tài)推向芯粒這一新創(chuàng)新形態(tài),為我國(guó)RISC-V產(chǎn)業(yè)生態(tài)的繁榮和探索構(gòu)建芯粒和集成芯片
2023-09-15 15:05:18355

Andes晶心科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

高效率、低功耗、32/64 位 RISC-V 處理器核的領(lǐng)先供貨商和 RISC-V 國(guó)際協(xié)會(huì)創(chuàng)始首席成員Andes晶心科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、超純量、多核處理器IP。
2024-01-17 13:48:32488

已全部加載完成