數(shù)字中頻顧名思義,是指一種中間頻率的信號形式。中頻是相對于基帶信號和射頻信號來講的,中頻可以有一級或多級,它是基帶和射頻之間過渡的橋梁。 如圖1所示,中頻部分用數(shù)字方式來實現(xiàn)就稱之為數(shù)字中頻。數(shù)字
2023-10-21 18:59:002568 FPGA的IRIG-B編碼器實現(xiàn)
我國靶場測量、工業(yè)控制、電力系統(tǒng)測量與保護、計算、通信、氣象等測試設(shè)備均采用國際標準IRIG-B格式的時間碼(簡稱B碼)作為時間同步標準。B
2010-03-29 09:58:132221 本文介紹了FPGA在實現(xiàn)高清低碼流視頻編碼中的作用以及如何具體實現(xiàn)。目前現(xiàn)狀是高清視頻720p的碼流一般在2Mbps以上,1080p的碼流在4Mbps以上,要大幅度降低碼流,需要從幾個方面考慮。
2013-09-23 13:41:151986 用于數(shù)字基帶傳輸?shù)拇a型種類較多,Manchester碼是其中常用的一種。Manchester碼是一種用跳變沿(而非電平)來表示要傳輸?shù)亩M制信息(0或1),一般規(guī)定在位元中間用下跳變表示“1”,用上跳變表示“0”。其編碼規(guī)則如表1所列。
2020-09-17 12:26:001463 FPGA數(shù)字信號處理實現(xiàn)原理及方法
2012-08-15 19:00:58
FPGA數(shù)字信號處理實現(xiàn)原理及方法
2012-08-19 13:37:35
最近,需要使用fpga實現(xiàn)iec-61850-9-2報文編碼,設(shè)計中涉及到的 字段非常多,以至于邏輯特別復(fù)雜,占用資源太多,設(shè)計的頻率上不去。有沒有哪位同道做過fpga報文編碼類的設(shè)計,請不吝賜教。
2013-11-12 23:20:19
手機的基帶芯片、電路,或者基站的基帶處理單元(也就是我們常說的BBU)。 回到我們剛才所說的語音模擬信號。這些信號會通過基帶中的AD數(shù)模轉(zhuǎn)換電路,完成采樣、量化、編碼,變成數(shù)字信號。具體過程如下如所示
2020-05-02 08:30:08
數(shù)字基帶信號處理實驗 一、實驗?zāi)康?amp;nbsp; 1、熟悉該系統(tǒng)的時鐘信號與各種定時信號的產(chǎn)生方法。 &
2009-10-11 08:54:51
FPGA正在掀起一場數(shù)字信號處理的變革。本書旨在講解前端數(shù)字信號處理算法的高效實現(xiàn)。首先概述了當前的FPGA技術(shù)、器件以及用于設(shè)計最先進DSP系統(tǒng)的工具。第1章的案例研究是40多個設(shè)計示例
2023-09-19 06:38:28
數(shù)字信號處理的FPGA實現(xiàn)
2020-04-06 11:20:46
物理層標準IEEE 802.11a為實例,研究如何在FPGA上實現(xiàn)一個OFDM通信系統(tǒng)的基帶收發(fā)機?!痘赬ILINX FPGA的OFDM通信系統(tǒng)基帶設(shè)計》在系統(tǒng)地給出了收發(fā)機模塊劃分的基礎(chǔ)上,對每個
2012-11-02 11:09:37
輸入為1的變成輸出前半拍為1,后半拍為0,輸入為0的變成前半拍為0,后半拍為1的頻帶信號。1.3時序圖 輸入序列以101為例,經(jīng)過編碼后應(yīng)為1001101.4 FPGA實現(xiàn)1.4.1 頂層架構(gòu)信號說明
2020-04-24 14:22:59
以數(shù)字基帶信號處理器件FPGA 為核心,實現(xiàn)上行信號的捕獲、跟蹤、擴頻解調(diào),主要由信號放大電路、AD 轉(zhuǎn)換電路、FPGA 最小系統(tǒng)和電源轉(zhuǎn)換電路組成。其硬件總體結(jié)構(gòu)見圖信號放大電路信號放大電路
2018-08-13 07:18:30
什么是數(shù)字中頻?FPGA怎么實現(xiàn)數(shù)字中頻?
2021-05-08 08:05:40
DSP技術(shù)廣泛應(yīng)用于各個領(lǐng)域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標的修改方面缺乏靈活性。而使用具有并行處理特性的FPGA實現(xiàn)數(shù)字信號處理系統(tǒng),具有很強的實時性和靈活性,因此利用FPGA實現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢。
2019-10-17 08:12:27
介紹FPGA開發(fā)板上組合邏輯電路的實現(xiàn),這些實例包括在數(shù)字邏輯設(shè)計課程中所熟知的部分中規(guī)模集成電路:優(yōu)先編碼器、多路復(fù)用器以及加法器,最后還將介紹算術(shù)邏輯單元ALU的實現(xiàn)。優(yōu)先編碼器實驗原理在數(shù)字系統(tǒng)中
2022-08-04 17:39:32
基于FPGA的交織編碼技術(shù)研究及實現(xiàn)中文期刊文章作 者:楊鴻勛 張林作者機構(gòu):[1]貴州航天電子科技有限公司,貴州貴陽550009出 版 物:《科技資訊》 (科技資訊)年 卷 期:2017年 第
2018-05-11 14:09:54
信號,調(diào)制無線信號以便實現(xiàn)同通信網(wǎng)絡(luò)系統(tǒng)前端基站的無線通信。文章設(shè)計了一種基于先進微處理器(ARM)、數(shù)字信號處理(DSP)和現(xiàn)場可編程門陣列(FPGA)體系結(jié)構(gòu)的3G移動終端基帶信號處理器。這種
2019-07-03 06:18:48
畢業(yè)設(shè)計題目,毫無頭緒,求指導(dǎo)。主要內(nèi)容:通信原理》課程中,數(shù)字基帶信號傳輸碼型是最重要的教學內(nèi)容之一。在傳輸系統(tǒng)中,需要各種不同的傳輸碼型及其相互變換。該設(shè)計要求分析通信系統(tǒng)基帶傳輸?shù)某S么a型
2015-02-28 18:09:14
數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字上下變頻的FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。
2019-09-25 08:22:51
數(shù)字上變頻/下變頻(DUC/DDC, digital up convert/ digital down convert)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率
2019-08-09 06:52:39
PCM編碼原理與規(guī)則是什么?如何利用FPGA編程技術(shù)實現(xiàn)PCM編碼原理?機場監(jiān)視監(jiān)控網(wǎng)絡(luò)中低速接入應(yīng)用
2021-04-15 06:38:46
AD6654是什么?如何去實現(xiàn)一種基帶解調(diào)器的設(shè)計?AD6654在數(shù)字電視基帶解調(diào)器設(shè)計中有什么作用?
2021-06-07 06:16:50
采用PCM編碼原理及FPGA編程技術(shù)實現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入
2021-04-30 07:09:04
本文介紹一種基于FPGA并執(zhí)行IRIG-B標準的AC/DC編碼技術(shù),與基于MCU或者DSP和數(shù)字邏輯電路實現(xiàn)的編碼方法相比,該技術(shù)可以大大降低系統(tǒng)的設(shè)計難度,降低成本,提高B碼的精確性和系統(tǒng)靈活性。
2021-04-29 06:56:12
怎么實現(xiàn)基于fpga+stm32的數(shù)字示波器設(shè)計?
2021-11-15 07:09:58
本文介紹了88E1111的功能和特點,并給出了采用88E1111完成數(shù)字微波接力系統(tǒng)基帶光纖拉遠的接13設(shè)計方案,解決了基帶光纖拉遠接口設(shè)計復(fù)雜、難以實現(xiàn)的問題。
2021-05-27 06:35:36
怎么利用FPGA實現(xiàn)數(shù)字電壓表的設(shè)計?
2021-05-06 10:19:03
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2019-08-19 06:15:33
本文首先介紹WCDMA系統(tǒng)的無線信道的基帶發(fā)送方案,說明其對多媒體業(yè)務(wù)的支持以及實現(xiàn)的復(fù)雜性。然后,從硬件實現(xiàn)角度,進行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實現(xiàn)方案在下行無線信道基帶發(fā)送單元中的應(yīng)用。
2021-05-06 07:40:39
IJF編碼是什么原理?如何實現(xiàn)IJF編碼?采用FPGA和集成器件來實現(xiàn)IJF編碼
2021-04-13 06:56:04
,被廣泛應(yīng)用于電機伺服控制系統(tǒng)中。編碼器按信號輸出形式分為絕對式編碼器和增量式編碼器。絕對式光電編碼器具有輸出數(shù)字量可與PC機、ARM或FPGA等器件直接接口,無累積誤差等優(yōu)點,但價格高、制造工藝復(fù)雜
2019-06-10 05:00:08
數(shù)字信號的基帶傳輸4.1 數(shù)字基帶信號 4.2 數(shù)字基帶傳輸系統(tǒng) 4.3 無碼間串擾的基帶傳輸系統(tǒng) 4.4 基帶數(shù)字信號的再生中繼傳輸 4.5 多進制數(shù)字基帶信號傳輸
2008-10-22 13:29:590 5.1 數(shù)字基帶信號5.2 基帶傳輸?shù)某S么a型5.3 基帶脈沖傳輸與碼間干擾5.4 無碼間干擾的基帶傳輸特性5.5 部分響應(yīng)系統(tǒng)5.6 無碼間干擾基帶系
2009-04-18 12:17:3031 本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個具體的實例,給出了FPGA 實現(xiàn)的具體過程。
2009-11-30 14:11:5234 數(shù)字濾波器在FPGA中的實現(xiàn)
2010-02-09 10:21:2776 介紹了一種使用射頻技術(shù)的無線收發(fā)模塊的編解碼應(yīng)用設(shè)計,自主調(diào)制與解調(diào),該方式電路連接簡單,傳輸距離遠,且不受方向性約束。選用未經(jīng)編碼的無線模塊,通過FPGA實現(xiàn)編碼
2010-07-21 17:40:2427 本文介紹了可變參數(shù)交織編碼器FPGA實現(xiàn)的圖形設(shè)計過程,給出了完整的設(shè)計思路和設(shè)計電路,并對設(shè)計進行了仿真實驗,從仿真圖中可以清楚的看出不同交織深度下的性能指標
2010-07-28 17:59:2710 本文重點研究了AVS-P2熵編碼器的算法、結(jié)構(gòu)以及利用FPGA實現(xiàn)的若干關(guān)鍵問題,給出了詳細的塊變換系數(shù)熵編碼器硬件結(jié)構(gòu),并通過了仿真驗證。實現(xiàn)中提出了一種新的2D-VLC碼表存儲
2010-08-06 16:37:3824 本文介紹了基帶測試系統(tǒng)中,如何應(yīng)用FPGA實現(xiàn)后臺計算機與測試環(huán)境數(shù)據(jù)交互以及存儲的電路設(shè)計流程,并已在某基站測試系統(tǒng)中成功應(yīng)用。
2010-08-09 15:00:3227 本文對數(shù)字基帶信號脈沖成型濾波的應(yīng)用、原理及實現(xiàn)進行了研究。首先介紹了數(shù)字成型濾波的
2010-10-20 16:07:0458 提出一種基于DCT域的數(shù)字水印算法,并用FPGA硬件實現(xiàn)其中關(guān)鍵部分DCT變換。采用VHDL語言有效設(shè)計和實現(xiàn)DCT變換,分析與仿真結(jié)果表明:與軟件實現(xiàn)相比,用FPGA實現(xiàn)水印算法具有高
2010-12-28 10:22:1420 摘? 要: 本文在分析WCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,結(jié)合DSP和FPGA性能的比較,提出了一種在性能、靈活性和性價比上都比較理想的DSP+FPGA基帶發(fā)送的實現(xiàn)方案。 引言 隨
2006-03-11 13:29:42670 采用PCM編碼原理及FPGA編程技術(shù)實現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入
一、概述
----高速傳輸系統(tǒng)中低速設(shè)備
2009-02-08 11:19:361691 摘要: 在簡單介紹算術(shù)編碼和自適應(yīng)算術(shù)編碼的基礎(chǔ)上,介紹了利用FPGA器件并通過VHDL語言描述實現(xiàn)自適應(yīng)算術(shù)編碼的過程。整個編碼系統(tǒng)在LTERA公司的MAX+plus Ⅱ軟
2009-06-20 13:40:241026 摘 要:本文介紹了串型級聯(lián)編碼的原理,以及它在數(shù)字電視地面?zhèn)鬏斚到y(tǒng)中的應(yīng)用,通過FPGA設(shè)計電路實現(xiàn)編碼過程,最后說明串型級聯(lián)編碼的應(yīng)用優(yōu)越性。
2009-06-20 13:49:18532 摘要: 提出了一種采用現(xiàn)場可編程門陣列(FPGA)實現(xiàn)基帶信號成形的FIR數(shù)字濾波器硬件電路的方案。該方案基于分布式算法的思想,利用FPGA豐富的查找表資源,從
2009-06-20 14:07:441086 H.264中二進制化編碼器的FPGA實現(xiàn)
1 引言 隨著數(shù)字電視及視頻會議的發(fā)展以及應(yīng)用,H.264由于其更高的壓縮比、更好的圖像質(zhì)量和良好的網(wǎng)絡(luò)適應(yīng)性而
2009-11-04 10:27:291386 基帶傳輸,基帶傳輸是什么意思
數(shù)字信號可以直接采用基帶傳輸,所謂基帶就是指基本頻帶。基帶傳輸就是在線路中直接傳送數(shù)字信號的電脈沖,這是
2010-03-18 14:36:0010901 基于FPGA和CPLD數(shù)字邏輯實現(xiàn)ADC技術(shù)
數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)
2010-05-25 09:39:101309 提出了一種基于FPGA并利用Verilog HDL實現(xiàn)的CMI編碼設(shè)計方法。研究了CMI碼型的編碼特點,提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統(tǒng)程序設(shè)計中,首先產(chǎn)生m序列,然后程序再對m序列進行CMI碼型變換。在CMI碼型變換過程中
2011-01-15 15:44:0467 摘要:本文在分析TD-SCDMA系統(tǒng)基帶處理方案的基礎(chǔ)上,提出了一種在性能、靈活性和性價比方面都比較理想的DSP+FPGA基帶發(fā)送的實現(xiàn)方案。 關(guān)鍵詞:TD-SCDMA;基帶處理;DSP;FPGA
2011-03-02 01:38:4160 設(shè)計并實現(xiàn)了一種新穎的超高頻RFID 標簽的基帶處理器。該標簽以ISO/ IEC 1800026C協(xié)議為基礎(chǔ), 但在反向鏈路通信方面, 在原協(xié)議FM0 編碼/Miller 調(diào)制副載波的基礎(chǔ)上增加了擴頻編碼的實現(xiàn),
2011-05-25 10:34:0655 介紹了數(shù)字音頻廣播(DAB) 信道編碼 的原理和關(guān)鍵技術(shù),并應(yīng)用單片F(xiàn)LEX10K100 系列FPGA 實現(xiàn)DAB 信道編碼器。
2011-07-18 17:04:0768 介紹了Virtex2Ⅱ系列FPGA (現(xiàn)場可編程門陣列)的時鐘管理模塊DCM (數(shù)字時鐘管理器)的結(jié)構(gòu)和功能,詳細分析了RS(Reed2Solomon)碼編碼器的工作過程,提出了一種連續(xù)RS編碼器設(shè)計方案,給出了硬件
2011-09-02 16:25:1383 為了提高系統(tǒng)的集成度和可靠性, 降低功耗和成本, 增強系統(tǒng)的靈活性, 提出一種采用非常高速積體電路的硬件描述語言( VH DL 語言) 來設(shè)計數(shù)字基帶傳輸系統(tǒng)的方法。詳細闡述數(shù)字基帶傳
2011-09-30 16:19:4936 本文介紹了一種應(yīng)用于數(shù)字通信領(lǐng)域的語音基帶處理系統(tǒng)。設(shè)計的目的是把待傳輸?shù)哪M語音信號轉(zhuǎn)換為數(shù)字基帶信號,使用固定的頻率在信道上傳輸。根據(jù)系統(tǒng)的功能,設(shè)計中主要采
2011-10-14 17:37:0435 本文提出基于FPGA的數(shù)字收發(fā)機信號處理研究與實現(xiàn)
2011-11-01 18:20:4250 本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計中常用軟件簡介、用fpga實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種結(jié)構(gòu)類型的fir數(shù)字濾波器的fpga實現(xiàn)、不同結(jié)構(gòu)
2011-11-04 15:50:120 本文提出了一種用FPGA實現(xiàn)糾錯編碼的設(shè)計思想,并以Altera MAX+PluslI為硬件開發(fā)平臺。利用FPGA編程的特點,用軟件編程方法,很好的解決了糾錯編碼中存在的碼速變換和實時性問題,實現(xiàn)
2011-11-10 17:10:5961 在Quartus Ⅱ開發(fā)環(huán)境下,用Verilog HDL硬件描述語言設(shè)計了一個可以在FPGA芯片上實現(xiàn)的數(shù)字時鐘. 通過將設(shè)計代碼下載到FPGA的開發(fā)平臺Altera DE2開發(fā)板上進行了功能驗證. 由于數(shù)字時鐘的通用
2011-11-29 16:51:43178 為實現(xiàn)某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設(shè)計思路。電路采
2012-06-18 12:37:0941 根據(jù)基帶成型濾波器的工作原理,文中設(shè)計出了一種基帶成型濾波器的數(shù)字實現(xiàn)方案。該方案首先運用MATALB仿真工具得到信號基帶成型后的仿真數(shù)據(jù),并將仿真數(shù)據(jù)存儲在FPGA中,然后通
2012-07-30 10:27:2252 基于FPGA的數(shù)字鎖相環(huán)設(shè)計與實現(xiàn)技術(shù)論文
2015-10-30 10:38:359 本書比較全面地闡述了fpga在數(shù)字信號處理中的應(yīng)用問題。本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計中常用軟件簡介、用fpga實現(xiàn)數(shù)字信號處理的數(shù)據(jù)規(guī)劃、多種
2015-12-23 11:07:4644 數(shù)字圖像邊緣檢測的FPGA實現(xiàn)......
2016-01-04 15:31:5518 800Mbps準循環(huán)LDPC碼編碼器的FPGA實現(xiàn)
2016-05-09 10:59:2637 Xilinx FPGA工程例子源碼:用FPGA實現(xiàn)數(shù)字鎖相環(huán)
2016-06-07 15:07:4537 數(shù)字信號處理的FPGA實現(xiàn)
2016-12-14 22:08:2532 基于FPGA技術(shù)的數(shù)字相關(guān)器的設(shè)計與實現(xiàn)
2016-12-16 22:23:0014 基于FPGA的全數(shù)字FQPSK調(diào)制器實現(xiàn)_楊峰
2017-03-19 11:38:262 基于FPGA和ARM的GPS基帶處理平臺設(shè)計_劉剛
2017-03-19 11:38:261 一種基于FPGA的ZigBee物理層發(fā)射機的數(shù)字基帶實現(xiàn)方案_陳迪平
2017-03-14 16:54:586 針對自適應(yīng)MIMO-OFDM無線基帶傳輸系統(tǒng),提出了一種并行復(fù)用的基4-FFT/IFFT算法的FPGA實現(xiàn)方法,并對其中的自適應(yīng)數(shù)字調(diào)制、STBC編碼和FFT/IFFT模塊進行了FPGA實現(xiàn)研究
2017-11-15 20:48:014760 MQ編碼是一種無損數(shù)據(jù)壓縮技術(shù),已被JPEG2000標準采用,其高復(fù)雜度成為JPEG2000系統(tǒng)實現(xiàn)的速度瓶頸。本文在分析MQ編碼算法軟件流程的基礎(chǔ)上提出了一種優(yōu)化的基于流水線處理的MQ編碼算法;并利用Xilinx FPGA的可編程特性詳細地將此算法模塊化,最后實現(xiàn)仿真驗證。
2017-11-17 17:09:012964 在一個數(shù)字系統(tǒng)中,包括了兩個重要變換: 消息與數(shù)字基帶信號間的變換(由發(fā)收終端設(shè)備完成) 數(shù)字基帶信號與信道信號之間的變換(由調(diào)制解調(diào)器完成) 有些場合可以不經(jīng)調(diào)制解調(diào)過程,而讓基帶信號直接進行傳輸
2017-11-24 09:31:2628 上下變頻的FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。 DUC/DDC的實現(xiàn)架構(gòu) 以TD-SCDMA的DUC/DDC為例,基帶頻率1.28MHz, 4天線
2017-11-25 02:31:01259 數(shù)字上變頻/下變頻(DUC/DDC)是數(shù)字中頻設(shè)計的重要組成部分,其功能是將基帶信號經(jīng)過內(nèi)插濾波后變到中頻的頻率,或者將中頻的信號經(jīng)過抽取濾波后降到基帶的頻率上。本文的主要目的就是介紹多天線多載波數(shù)字上下變頻的FPGA實現(xiàn)方法,以及Altera提供的一種數(shù)字信號處理的工具,DSP BUILDER。
2019-03-13 15:16:581743 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計實現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計模塊。該模塊運用了一種環(huán)路延遲估計新方法,易于FPGA實現(xiàn)。同時,在信號失真的情況下也能給
2018-12-19 11:04:261477 今天是畫師第二次和各位大俠見面,執(zhí)筆繪畫FPGA江湖,本人最近項目經(jīng)驗,寫了篇基于FPGA的Varint編碼(壓縮算法)實現(xiàn),這里分享給大家,僅供參考。如有轉(zhuǎn)載,請在文章底部留言,請勿隨意轉(zhuǎn)載,否則
2021-04-02 16:29:161580 現(xiàn)場可編程邏輯陣列(FPGA)資源豐富,結(jié)構(gòu)靈活,近年來發(fā)展迅猛。針對其特點,本文設(shè)計了基于FPGA的增量式光電編碼器的接口電路,實現(xiàn)了對增量式編碼器脈沖信號的倍頻、鑒相及計數(shù)等功能。
2021-04-27 13:57:503886 基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)(電源技術(shù)審稿費多少)-該文檔為基于FPGA的DDC(數(shù)字下變頻)設(shè)計與實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-15 12:04:2228 數(shù)字信號處理的FPGA實現(xiàn).第3版英文
2021-10-18 10:55:320 電子發(fā)燒友網(wǎng)站提供《基于FPGA的直接序列擴頻和差錯控制碼編碼系統(tǒng)的實現(xiàn).pdf》資料免費下載
2023-11-06 15:57:520
評論
查看更多