電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于VHDL語言并選用FPGA設(shè)計了一個卷積碼編碼器

基于VHDL語言并選用FPGA設(shè)計了一個卷積碼編碼器

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

咬尾卷積編碼是什么?如何實現(xiàn)咬尾卷積編碼?

咬尾卷積碼的原理是尾卷積碼保證格形起始和終止于某個相同的狀態(tài)。它具有不要求傳輸任何額外比特的優(yōu)點。
2018-08-21 09:11:536663

卷積碼的約束長度是多少?如何計算?

卷積碼將k個信息比特編成n個比特,但k和n通常很小,特別適合以串行形式進(jìn)行傳輸,時延小。
2018-08-21 09:36:4013932

800Mbps準(zhǔn)循環(huán)LDPC編碼器FPGA實現(xiàn)

800Mbps準(zhǔn)循環(huán)LDPC編碼器FPGA實現(xiàn)引言低密度校驗腸 , 由于其接近香農(nóng)限的糾錯性能,使得其成為當(dāng)前信道編碼的研究熱點。 面臨的關(guān)鍵問題是其較高的編碼復(fù)雜度和編碼時延。 形耐
2012-08-11 11:44:45

FPGA卷積碼的提問

請問各位大神,我想問下用FPGA卷積碼有什么注意的地方?
2015-04-07 12:57:40

FPGA如何測量增量式編碼器

剛剛學(xué)習(xí)fpga方面的知識,fpga如何測量增量式編碼器,消除抖動的話是否也是在上升沿和下降沿都進(jìn)行計數(shù)處理,這樣的話怎樣設(shè)定可以保障計數(shù)可以同時在兩always 下進(jìn)行計數(shù),可以給下大概的例程最好
2016-01-11 18:27:47

卷積碼在光正交頻分復(fù)用系統(tǒng)中的應(yīng)用

的QPSK OFDM編碼光信號,并成功地在標(biāo)準(zhǔn)單模光纖中傳輸了200 km,和沒有采用卷積碼的相比,系統(tǒng)的誤碼性能獲得明顯提高。在誤碼率10-3時,可節(jié)省1 dBm左右的光功率。實驗結(jié)果表明,卷積碼可應(yīng)用
2010-04-23 11:30:18

編碼器工作原理

前位置偏離原點的位置數(shù)據(jù)信息,是稱絕對式,英文叫做Absoulute。比如,款10 位BCD 輸出的編碼器分辨率為360C/T,那么每個單位對應(yīng)1°,如果軸偏離原點單位,也就是處在1°的位置
2012-02-24 22:03:25

編碼器掃盲,帶你了解編碼器的原理和應(yīng)用

每組代碼具有特定的含義(代表某個數(shù)字或控制信號)稱為編碼。具有編碼功能的邏輯電路稱為編碼器。編碼器有若干個輸入,在某時刻只有輸入信號被轉(zhuǎn)換成為二進(jìn)制。如果編碼器有N輸入端和n輸出端,則
2019-10-13 08:00:00

編碼器是什么 編碼器是如何進(jìn)行接線的

編碼器的原理是什么?編碼器可分為哪幾類?編碼器是如何進(jìn)行接線的?編碼器軟件四倍頻技術(shù)是什么?
2021-08-04 06:08:39

編碼器是什么? 編碼器工作原理是什么?

編碼器是什么?編碼器工作原理是什么?
2021-10-19 09:59:08

編碼器的基礎(chǔ)知識

型)  絕對編碼器盤上有許多道光通道刻線,每道刻線依次以2線、4線、8線、16 線……編排,這樣,在編碼器的每一個位置,通過讀取每道刻線的通、暗,獲得組從2的零次方到2的n-1次方的唯的2進(jìn)制編碼
2017-11-24 19:00:47

編碼器的定義

)稱為編碼。具有編碼功能的邏輯電路稱為編碼器。編碼器有若干個輸入,在某時刻只有輸入信號被轉(zhuǎn)換成為二進(jìn)制。如果編碼器有N輸入端和n輸出端,則輸出端與輸入端...
2021-09-03 06:35:59

編碼器的工作原理以及分類

最近公司項目用到了編碼器選用編碼器 為360脈沖為了方便其圈發(fā)360脈沖 ,當(dāng)然精度只有度 ,如果為了高精度可以選用其他類型的首先簡述編碼器的工作原理編碼器可按以下方式來分類。1、按
2021-07-12 06:39:50

編碼器計數(shù)原理與電機(jī)測速原理之多圖解析

位(通常是盤最外側(cè)的道表示最低位,最內(nèi)側(cè)的道表示最高位)?! ?b class="flag-6" style="color: red">碼道的數(shù)量決定二進(jìn)制編碼的位數(shù),絕對式編碼器有N 條碼道,則它輸出二進(jìn)制數(shù)的總個數(shù)是2的N次方。  讀取這些二進(jìn)制就能知道設(shè)備
2023-03-30 14:57:12

CMI編碼器的建模與實現(xiàn)

芯片為硬件平臺,以Max+PlusⅡ為軟件平臺,以VHDL為開發(fā)工具,適合于CPLD實現(xiàn)的CMI編碼器的設(shè)計方案?! ? CMI編碼規(guī)則  CMI編碼規(guī)則如表1所示。     在
2010-08-09 18:24:16

RS通信編碼器怎么進(jìn)行優(yōu)化設(shè)計?

本文以戰(zhàn)術(shù)軍用通信系統(tǒng)的首選RS(31,15)為例,對生成多項式進(jìn)行了優(yōu)化,采用查表法的原理極大地提高了編碼器運算數(shù)據(jù)的能力,縮短了運算周期,最終利用VHDL語言編譯,在FPGA中實現(xiàn),得到了正確的RS編譯碼。
2021-05-06 09:27:33

FPGA干貨分享二】基于VHDL的通信編碼波形的設(shè)計與仿真

。由此,大大節(jié)約程序的存儲空間,減少了程序的調(diào)試時間。文章將用VHDL設(shè)計八種常用的編碼方式,運用ALTERA公司的QUARTUSII設(shè)計軟件進(jìn)行仿真調(diào)試。QUARTUSII設(shè)計軟件是款開放
2015-01-29 14:11:42

為什么要進(jìn)行交織處理?什么是分組交織?什么是卷積交織?

成隨機(jī)錯誤,為正確譯碼創(chuàng)造更好的條件。從嚴(yán)格意義上說,交織不是編碼,因為交織技術(shù)本身不產(chǎn)生冗余碼元;但是如果把編碼器和交織看成整體,則新構(gòu)成的“交織”具有更好的糾錯性能。什么是分組交織
2008-05-30 16:13:49

什么是卷積碼? 什么是卷積碼的約束長度?

和復(fù)雜性相同的條件下,卷積碼的性能優(yōu)于分組。但卷積碼沒有分組那樣嚴(yán)密的數(shù)學(xué)結(jié)構(gòu)和數(shù)學(xué)分析手段,目前大多是通過計算機(jī)進(jìn)行好的搜索。什么是卷積碼的約束長度?二進(jìn)制卷積碼編碼器的形式如下圖所示,它包括
2008-05-30 16:06:52

什么是編碼增益? 信道編碼有哪些分類?

(IRQ)和混合糾錯(HEC)等方式,其基本特征是信道編碼構(gòu)造簡單,需要反饋信道;另類稱為前向糾錯(Forward Error Correction,F(xiàn)EC)方式,所謂“前向”,是指譯碼根據(jù)的規(guī)律性
2008-05-30 16:00:32

什么是Turbo 的迭代譯碼算法?當(dāng)前Turbo譯碼算法有哪些?有哪些形式的Turbo

編碼和譯碼方面的基本思想,出現(xiàn)形形色色的各種采用 Turbo(迭代)譯碼算法的糾錯編碼,使得信道編碼學(xué)提到到了嶄新的程度,越來越逼近 Shannon 限。這些有:(1) Turbo 并行級聯(lián)
2008-05-30 16:24:49

什么是串行級聯(lián)?什么是乘積?

。由此可見,級聯(lián)適用于組合信道。由于內(nèi)碼譯碼的錯誤往往是連續(xù)出現(xiàn)的,般在內(nèi)外編碼器之間需要交織,接收端也相應(yīng)地增加反交織。級聯(lián)的組合方式很多,如外碼采用RS ,內(nèi)碼用二進(jìn)制分組卷積碼
2008-05-30 16:16:10

什么是線性編碼器

是利用盤上的刻線,轉(zhuǎn)動的時候輸出的一個個的脈沖數(shù)記錄數(shù)值的,所以我們般也叫光電編碼器為角位移傳感,而且是數(shù)字信號的角位移傳感。 編碼器都叫角位移傳感,又怎么會出現(xiàn)線性編碼器呢,是因為我們
2019-12-17 11:22:04

關(guān)于學(xué)習(xí)開發(fā)板外接編碼器的問題

我買了FPGA學(xué)習(xí)開發(fā)板,我現(xiàn)在想用開發(fā)板去外接編碼器,使用開發(fā)板去計編碼器的圈數(shù)顯示在開發(fā)板上的數(shù)碼管上,我該如何將編碼器外接到開發(fā)板上?需要外接電路?設(shè)計外接電路的方針是?
2015-01-12 22:47:17

哪位大神給基于FPGA的IR接收VHDL語言的程序

哪位大神給基于FPGA的IR接收VHDL語言的程序
2017-05-20 20:43:57

地面數(shù)字電視傳輸技術(shù)-在線教程五(26-34)

卷積碼編碼器的形式如下圖所示,它包括由N 段組成的輸入移位寄存,每段有k 寄存;組n 模2 相加n 級輸出移位寄存。對應(yīng)于每段k 比特的輸入序列,輸出n 比特。由圖中可以看到
2008-05-28 15:03:31

地面數(shù)字電視傳輸技術(shù)-在線教程六(34-41)

出現(xiàn)的,般在內(nèi)外編碼器之間需要交織,接收端也相應(yīng)地增加反交織。級聯(lián)的組合方式很多,如外碼采用RS ,內(nèi)碼用二進(jìn)制分組卷積碼;或內(nèi)外碼都采用卷積碼 (當(dāng)內(nèi)碼譯碼輸出軟信息時)。我們很
2008-05-28 15:09:03

基于FPGA的Viterbi譯碼算法該怎么優(yōu)化?

由于卷積碼優(yōu)良的性能,被廣泛應(yīng)用于深空通信、衛(wèi)星通信和2G、3G移動通信中。卷積碼有三種譯碼方法:門限譯碼、概率譯碼和Viterbi算法,其中Viterbi算法是種基于網(wǎng)格圖的最大似然譯碼算法,是卷積碼的最佳譯碼方式,具有效率高、速度快等優(yōu)點。
2019-11-01 08:05:38

基于vhdl語言(15,7)bch編譯碼程序設(shè)計

對不同的設(shè)計方法進(jìn)行分析和比較,選擇優(yōu)化的設(shè)計方法,利用VHDL分別設(shè)計(15,7)BCH編碼器和譯碼,并能夠?qū)刹糠诌M(jìn)行單獨仿真調(diào)試,實現(xiàn)其相應(yīng)的功能。
2012-05-10 11:36:06

基于RU算法的編碼器是如何設(shè)計實現(xiàn)的?

編碼器實現(xiàn)指標(biāo)分析LDPC編碼器實現(xiàn)編碼器方案驗證與優(yōu)缺點分析
2021-04-30 06:08:10

大佬們,問下用FPGA實現(xiàn)卷積碼編解碼的難度,畢設(shè)選這個

求助!大佬們,問下用FPGA實現(xiàn)卷積碼編解碼的難度。
2023-10-16 23:26:26

如何利用FPGAVHDL語言實現(xiàn)PCM的解調(diào)?

利用現(xiàn)場可編程門陣列(FPGA)和VHDL 語言實現(xiàn)PCM的解調(diào),這樣在不改變硬件電路的情況下,能夠適應(yīng)PCM傳輸速率和幀結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。
2021-05-07 06:58:37

如何去實現(xiàn)優(yōu)化種H.264視頻編碼器?

什么是H.264視頻編碼技術(shù)?如何去實現(xiàn)優(yōu)化種H.264視頻編碼器?
2021-06-03 07:00:52

如何實現(xiàn)CDMA2000系統(tǒng)前向鏈路卷積編碼器?

為了縮短卷積編碼器設(shè)計周期,使硬件設(shè)計更具靈活性,在介紹卷積編碼器原理的基礎(chǔ)上,論述種基于可編程邏輯器件,采用模塊化設(shè)計方法,利用VHDL硬件描述語言實現(xiàn)CDMA2000系統(tǒng)前向鏈路卷積編碼器
2019-08-27 07:41:05

如何設(shè)計基于FPGA卷積碼編譯碼

由于卷積碼具有較好的糾錯性能,因而在通信系統(tǒng)中被廣泛使用。采用硬件描述語言VerilogHDL或VHDLFPGA(FieldProgrammableGateArray——現(xiàn)場可編程門陣列)進(jìn)行數(shù)字通信系統(tǒng)設(shè)計,可在集成度、可靠性和靈活性等方面達(dá)到比較滿意的效果。
2019-10-14 06:02:23

安川伺服在使用絕對值編碼器時如何選用電池?

安川伺服在使用絕對值編碼器時如何選用電池?
2021-10-11 06:28:48

怎么利用VHDL語言實現(xiàn)卷積碼編解碼的設(shè)計

如何使用VHDL語言設(shè)計卷積碼編解碼?
2021-04-29 06:39:03

旋轉(zhuǎn)光電編碼器,計數(shù)誤動作?

使用光電旋轉(zhuǎn)編碼器有A、B兩相。要達(dá)到的效果是:光電旋轉(zhuǎn)編碼器能夠判定正反轉(zhuǎn),按鍵控制光電旋轉(zhuǎn)編碼器的電源,按鍵按下,光電旋轉(zhuǎn)編碼器上電,按鍵松開,光電旋轉(zhuǎn)編碼器掉電,只有在按鍵按下并且盤轉(zhuǎn)動
2018-07-30 09:09:58

有關(guān)FPGA開發(fā)語言VHDL和Verilog的疑惑

本人小菜鳥,開始學(xué)FPGA的時候?qū)W的Verilog語言,后來因為課題組前期的工作都是VHDL就該學(xué)VHDL。最近聽了幾個師兄的看法,說國內(nèi)用VHDL的已經(jīng)很少了,建議我還是堅持用Verilog,小菜現(xiàn)在好糾結(jié),請問到底應(yīng)該用哪種語言呢?望各位大神指點!
2015-07-08 10:07:56

有沒有Labview編的gold生成VI以及RS編碼卷積編碼的VI啊?

最近在做擴(kuò)頻調(diào)制,有沒有Labview編的gold生成VI以及RS編碼卷積編碼的VI?。?/div>
2015-05-10 14:47:26

正交編碼器原理

1. 正交編碼器原理盤:正交編碼器有兩光電傳感,另頭有光源,當(dāng)黑白相間的盤轉(zhuǎn)到白色對準(zhǔn)光電傳感時,光電傳感發(fā)出脈沖。AB之間相隔的角度往往是90°的相位,即白格或者黑格的
2021-08-12 07:10:00

基于DSP和FPGA編碼器信號測量及處理的通用模塊

本文詳細(xì)介紹測量各類海德漢編碼器的數(shù)據(jù)的通用且實用的模塊。該模塊基于Xilinx FPGA平臺和TI DSP平臺,使用和調(diào)試方便,使用者可快速掌握;通過了實驗和精度的檢測,實現(xiàn)設(shè)計目的,工作可靠;模塊小巧,可以與上位機(jī)通信,可以很好的被結(jié)合到嵌入式系統(tǒng)中。
2021-04-30 07:01:32

用旋轉(zhuǎn)編碼器編寫基于stm32的定位系統(tǒng)

該如何選用編碼器呢?定位系統(tǒng)如何實現(xiàn)?
2020-03-22 20:24:46

電機(jī)中的定位大師--編碼器

柵條組成。位置信息通過計算自某點開始的增量數(shù)(測量步距數(shù))獲得。由于必須用絕對參考點確定位置值,因此圓光柵盤還有參考點軌。 2、絕對式 絕對式編碼器就是對應(yīng)圈,每個基準(zhǔn)的角度發(fā)出與該
2016-06-27 16:43:31

突發(fā)通信中的Turbo編譯碼算法的FPGA實現(xiàn)

Turbo編碼器FPGA實現(xiàn)Turbo譯碼FPGA實現(xiàn)Turbo編譯碼的性能有哪些?
2021-05-07 06:06:23

絕對編碼器和增量編碼器在性能對比

絕對編碼器會直接輸出正在測量的軸的確切位置。每個旋轉(zhuǎn)點都具有唯的位置值或數(shù)據(jù)字,并在隨軸起旋轉(zhuǎn)的盤上編碼盤上唯的數(shù)量決定位置的表示精度。編碼器旦開啟,便立即使用光學(xué)、電容式或磁性
2018-12-20 16:31:09

絕對式多極磁電軸角編碼器的設(shè)計

為了實現(xiàn)多對極磁電式軸角編碼器的高分辨率絕對式檢測降低其成本,基于改進(jìn)格雷構(gòu)建了種新型多極磁電軸角編碼器模型,提出種基于校準(zhǔn)查表的信號處理方式,以消除磁場非線性和裝配誤差對測量精度
2010-06-02 10:04:24

請問如何用Verilog設(shè)計密勒編碼器

如何用Verilog設(shè)計密勒編碼器,求大神指教!
2019-09-24 16:56:32

采用FPGA增量式編碼器實現(xiàn)接口設(shè)計

,不宜實現(xiàn)小型化。增量式光電編碼器不具有計數(shù)和接口電路,般輸出A、B、Z脈沖信號,價格較低,在實際工程中比較常用。文中設(shè)計基于FPGA的簡單且精度高的接口電路,其結(jié)構(gòu)簡單、性能可靠。具有濾波
2019-06-10 05:00:08

漢明糾錯編碼器實例(VHDL源代碼)

漢明糾錯嗎編碼器實例(VHDL源代碼):
2009-05-27 10:11:1543

基于CPLD的卷積碼編解碼器的設(shè)計

卷積碼是一種性能優(yōu)良的差錯控制編碼。本文闡述了卷積碼編解碼器的基本工作原理,在MAX+PLUS2 軟件平臺上,給出了利用復(fù)雜可編程邏輯器件設(shè)計的(2,1,6)卷積碼編解碼器電路
2009-08-10 08:39:0624

EDA卷積碼編解碼器實現(xiàn)技術(shù)

EDA卷積碼編解碼器實現(xiàn)技術(shù)針對某擴(kuò)頻通信系統(tǒng)數(shù)據(jù)糾錯編碼的需要, 構(gòu)造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX + plus Ⅱ開發(fā)平臺的(2 , 1 ,
2009-12-05 16:17:420

卷積碼的Viterbi高速譯碼方案

本文探討了無線通信中廣泛涉及的差錯控制問題,介紹了卷積碼的編譯碼原理。提出了一種卷積碼編碼,及其高速Viterbi 譯碼的實現(xiàn)方案,對譯碼的各個組成部分作了分析,并在FP
2010-01-06 15:06:5912

卷積碼的Viterbi高速譯碼方案

本文探討了無線通信中廣泛涉及的差錯控制問題,介紹了卷積碼的編譯碼原理。提出了一種卷積碼編碼,及其高速Viterbi譯碼的實現(xiàn)方案,對譯碼的各個組成部分作了分析,并在FPGA中實現(xiàn)
2010-07-21 17:20:0422

基于FPGA的AVS-P2熵編碼器設(shè)計

本文重點研究了AVS-P2熵編碼器的算法、結(jié)構(gòu)以及利用FPGA實現(xiàn)的若干關(guān)鍵問題,給出了詳細(xì)的塊變換系數(shù)熵編碼器硬件結(jié)構(gòu),并通過了仿真驗證。實現(xiàn)中提出了一種新的2D-VLC碼表存儲
2010-08-06 16:37:3824

基于OCDMA的新型卷積碼譯碼方案

對光碼分多址(OCDMA)的誤碼特性和卷積碼進(jìn)行研究,根據(jù)兩者的特點提出了一種新的基于OCDMA多址干擾信道模型的卷積碼譯碼方法。針對這種新型卷積碼譯碼方法的抗誤碼性和譯
2010-08-26 16:40:2217

VHDL語言FPGA/CPLD開發(fā)中的應(yīng)用?

【摘 要】 通過設(shè)計實例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
2009-05-10 19:47:301111

編碼器,編碼器是什么意思

編碼器,編碼器是什么意思 編碼器 編碼器(encoder)是將信號
2010-03-08 15:04:262868

卷積碼/Viterbi譯碼,卷積碼/Viterbi譯碼是什么

卷積碼/Viterbi譯碼,卷積碼/Viterbi譯碼是什么意思 卷積碼在一個二進(jìn)制分組碼(n,k)當(dāng)中,包含k個信息位,碼組長度為n,每個碼組的(
2010-03-18 14:09:212219

卷積碼,卷積碼是什么意思

卷積碼,卷積碼是什么意思 卷積碼在一個二進(jìn)制分組碼(n,k)當(dāng)中,包含k個信息位,碼組長度為n,每個碼組的(n-k)個校驗位僅與本碼組的k個信息
2010-03-19 16:46:241656

卷積碼,什么是卷積碼

卷積碼,什么是卷積碼 卷積碼在一個二進(jìn)制分組碼(n,k)當(dāng)中,包含k個信息位,碼組長度為n,每個碼組的(n-k)個校驗位僅與本碼組的k個信息位
2010-04-03 12:11:066923

LTE中Tail-biting卷積碼的譯碼器設(shè)計

本文設(shè)計的譯碼器,利用Tail-biting卷積碼的循環(huán)特性,采用固定延遲的算法與維特比算法結(jié)合,在FPGA上實現(xiàn)和驗證,能達(dá)到135.78 MHz時鐘
2011-08-05 11:57:374348

基于FPGA卷積碼譯碼器的方案

卷積碼是深度空間通信系統(tǒng)和無線通信系統(tǒng)中常用的一種差錯控制編碼。它克服了分組碼由于以碼塊為單位編譯碼而使分組間的相關(guān)信息丟失的缺點。(2,1,8)卷積碼在2G、3G通信系統(tǒng)
2011-10-12 15:05:591540

基于FPGA增量式編碼器的接口設(shè)計

分析了光電編碼器4倍頻原理,提出了一種基于可編程邏輯器件FPGA對光電增量式編碼器輸出信號4倍頻、鑒相、計數(shù)的具體方法,它對提高編碼器分辨率與實現(xiàn)高精度、高穩(wěn)定性的信號檢測
2011-11-03 15:13:1675

基于Viterbi算法的卷積碼性能分析

本文主要對卷積碼編碼和Viterbi譯碼進(jìn)行MATLAB實現(xiàn),并在此基礎(chǔ)上分析移位寄存器對糾錯能力的影響。論文首先根據(jù)MATLAB的存儲特點及函數(shù)特征,主要介紹卷積編碼的原理,同時給出MA
2012-01-13 16:56:5737

LDPC碼編碼器FPGA實現(xiàn)

800Mbps準(zhǔn)循環(huán)LDPC碼編碼器FPGA實現(xiàn)
2016-05-09 10:59:2637

高精度增量式編碼器與基于DSP和FPGA編碼器信號測量模塊

本文介紹了基于DSP和FPGA編碼器信號測量及處理的通用模塊,對海德漢編碼器進(jìn)行了概述等。
2017-10-13 18:17:2919

基于FPGA的多速率卷積編碼器的設(shè)計

Verilog HDL硬件描述語言完成其FPGA實現(xiàn)與驗證,測試結(jié)果表明多速率卷積編碼器可以實時地調(diào)整碼率,高效穩(wěn)定地進(jìn)行差錯控制,滿足L-DACS1 高速傳輸仍保持穩(wěn)定的要求,并且用于實際項目中。
2017-11-18 12:26:341263

卷積編碼與分組編碼的區(qū)別及應(yīng)用案例

卷積碼又稱連環(huán)碼,他是非分組(沒有固定長度)有記憶編碼,但也是一種線性碼,碼的結(jié)構(gòu)簡單,其性能在許多實際情況優(yōu)于分組碼,通常更適用于向前糾錯,是一種較為常見的糾錯編碼。
2018-08-20 14:53:548789

卷積編碼碼率是什么?怎么計算

卷積碼是一種差錯控制編碼,由P.Elias于1955年發(fā)明。因為數(shù)據(jù)與二進(jìn)制多項式滑動相關(guān)故稱卷積碼。
2018-08-20 15:11:1318667

卷積碼編碼器怎么畫 淺談卷積碼編碼器設(shè)計

卷積碼擁有良好的糾錯性能,是一種被廣泛應(yīng)用于移動通信的信道編碼系統(tǒng)。
2018-08-20 15:30:5513387

卷積碼狀態(tài)圖怎么畫 卷積編碼器狀態(tài)圖畫法

卷積碼,將k個信息比特編成n個比特,但k和n通常很小,特別適合以串行形式進(jìn)行傳輸,時延小。
2018-08-20 16:42:2027532

基于VHDL卷積編碼實現(xiàn) 詳解卷積編碼的應(yīng)用

在信道編碼研究的初期,人們探索、研究出各種各樣的編碼構(gòu)造方法,其中包括卷積碼
2018-08-20 16:58:325029

基于 Vertibi算法的卷積碼解碼設(shè)計實現(xiàn)

在信道編碼研究的初期,人們探索、研究出各種各樣的編碼構(gòu)造方法,其中包括卷積碼。
2018-08-20 17:26:264600

基于C語言卷積編碼實現(xiàn) 淺談卷積和濾波之區(qū)別

在信道編碼研究的初期,人們探索、研究出各種各樣的編碼構(gòu)造方法,其中包括卷積碼。
2018-08-21 08:31:233102

淺談卷積編碼在DSL中的應(yīng)用 詳解卷積編碼編碼技術(shù)

卷積碼是一種差錯控制編碼,由P.Elias于1955年發(fā)明。因為數(shù)據(jù)與二進(jìn)制多項式滑動相關(guān)故稱卷積碼。
2018-08-21 09:20:422220

卷積編碼之維特比譯碼介紹 淺析卷積碼之應(yīng)用

以(n,k,m)來描述卷積碼,其中k為每次輸入到卷積編碼器的bit數(shù),n為每個k元組碼字對應(yīng)的卷積碼輸出n元組碼字,m為編碼存儲度,也就是卷積編碼器的k元組的級數(shù),稱m+1= K為編碼約束度m稱為約束長度。
2018-08-21 09:56:132827

卷積碼編碼及譯碼實驗 淺談卷積編碼下的FPGA實現(xiàn)

卷積編碼是現(xiàn)代數(shù)字通信系統(tǒng)中常見的一種前向糾錯碼,區(qū)別于常規(guī)的線性分組碼,卷積編碼的碼字輸出不僅與當(dāng)前時刻的信息符號輸入有關(guān),還與之前輸入的信息符號有關(guān)。
2018-08-21 10:26:047945

卷積碼編碼譯碼程序仿真程序 卷積碼應(yīng)用詳解

卷積碼是一種差錯控制編碼,由P.Elias于1955年發(fā)明。因為數(shù)據(jù)與二進(jìn)制多項式滑動相關(guān)故稱卷積碼。
2018-08-21 10:34:423730

采用卷積編碼的原因和優(yōu)勢 淺析卷積碼之特點

卷積碼編碼過程中,對輸入信息比特進(jìn)行分組編碼,每個碼組的編碼輸出比特不僅與該分組的信息比特有關(guān),還與前面時刻的其他分組的信息比特有關(guān)。
2018-08-21 10:51:2413746

分組碼和卷積碼的區(qū)別 詳解分組碼和卷積碼

卷積碼是1955年由Elias等人提出的,是一種非常有前途的編碼方法。
2018-08-21 11:07:2529023

利用VHDL語言和BiSS協(xié)議實現(xiàn)光電編碼器的設(shè)計

位置編碼器是工業(yè)自動控制中重要的反饋環(huán)節(jié)執(zhí)行元件。位置編碼器按工作方式分為絕對式和增量式兩種。絕對位置式編碼器的數(shù)據(jù)輸出一般采用串行通信的方式。位置編碼器的通信速度,在一定程度上影響閉環(huán)系統(tǒng)的時間常數(shù)。
2019-04-26 08:40:003593

FPGA上實現(xiàn)咬尾卷積碼的最優(yōu)算法設(shè)計

自1955年Elias發(fā)明卷積碼以來,卷積碼作為一種高效的信道編碼已被用在許多現(xiàn)代通信系統(tǒng)中。卷積碼分為零比特卷積碼(Zero Tail CC,簡稱ZTCC)和咬尾卷積碼(Tail Biting
2019-05-03 09:00:003784

卷積碼編碼和維特比譯碼的原理、性能與仿真分析

卷積碼編碼器是由一個有k位輸入、n位輸出,且具有m位移位寄存器構(gòu)成的有限狀態(tài)的有記憶系統(tǒng),通常稱它為時序網(wǎng)絡(luò)。編碼器的整體約束長度為v,是所有k個移位寄存器的長度之和。具有這樣的編碼器卷積碼稱作
2018-11-14 08:10:0010950

卷積Turbo碼編碼器及CPLD的實現(xiàn)工程中的關(guān)鍵問題

詳細(xì)探討了卷積Turbo碼編碼器實現(xiàn)過程中的關(guān)鍵問題,結(jié)合CCSDS及IMT-2000國際通信標(biāo)準(zhǔn)給出了具體解決方案。使用Maxplus2開發(fā)工具在CPLD.上實現(xiàn)了整個卷積Turbo碼編碼器并給出了系統(tǒng)分析,實驗結(jié)果表明了該編碼器的正確性和合理性。
2019-05-30 17:26:559

深度解讀VHDL語言卷積碼和Viterbi譯碼的實現(xiàn)

介紹并用VHDL語言實現(xiàn)了卷積編碼和維特比譯碼。根據(jù)編碼器特征設(shè)計了一種具有針對性的簡潔的維特比譯碼器結(jié)構(gòu),
2021-05-12 15:22:412112

卷積碼編碼及譯碼算法的基本原理

卷積碼是一種信道糾錯編碼,在通信中具有廣泛的應(yīng)用。在發(fā)送端根據(jù)生成多項式進(jìn)行卷積碼編碼,在接收端根據(jù)維特比(Viterbi)譯碼算法進(jìn)行譯碼,能夠有效抵抗信道噪聲的影響,在誤碼率門限之下可以對傳輸過程中發(fā)生的突發(fā)錯誤進(jìn)行糾錯。
2022-04-28 15:02:128799

已全部加載完成