0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9572 光纖通道/以太網(wǎng)時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,7路時鐘輸出

數(shù)據(jù):

優(yōu)勢和特點

  • 完全集成的雙VCO/PLL內(nèi)核
    均方根抖動:167 fs(0.637 MHz至10 MHz,
    106.25 MHz)
    均方根抖動:178 fs(1.875 MHz至20 MHz,
    156.25 MHz)
  • 均方根抖動:418 fs(12 kHz至20 MHz,
    125 MHz輸入晶振或25 MHz時鐘頻率)
  • 針對106.25 MHz、156.25 MHz、33.33 MHz、100 MHz、125 MHz提供預(yù)設(shè)分頻比
  • 可選擇LVPECL或LVDS輸出格式
  • 集成環(huán)路濾波器
  • 參考時鐘輸出副本
  • 通過綁定引腳配置速率
  • 節(jié)省空間的6 mm × 6 mm、40引腳LFCSP封裝
  • 功耗:0.71 W(LVDS工作方式)
  • 功耗:1.07 W(LVPECL工作方式)
  • 3.3 V 工作電壓

產(chǎn)品詳情

AD9572是一款多輸出時鐘發(fā)生器,具有兩個片內(nèi)PLL內(nèi)核,針對包括以太網(wǎng)接口的光纖通道線路卡應(yīng)用進行了優(yōu)化。整數(shù)N分頻PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器系列,可實現(xiàn)網(wǎng)絡(luò)的最高性能。這款器件也適合相位噪聲和抖動要求嚴(yán)格的其它應(yīng)用。

PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)、低相位噪聲壓控振蕩器(VCO)、預(yù)編程的反饋分頻器和輸出分頻器組成。通過將一個外部晶振或參考時鐘連接到REFCLK引腳,可以將最高156.25 MHz的頻率鎖定至輸入?yún)⒖?。每個輸出分頻比和反饋分頻比針對所要求的輸出速率進行預(yù)編程。

第二個PLL也用作整數(shù)N分頻頻率合成器,并驅(qū)動兩個LVPECL或LVDS輸出緩沖器以支持106.25 MHz頻率。無需外部環(huán)路濾波器,從而節(jié)省寶貴的設(shè)計時間和電路板空間。

AD9572提供40引腳6 mm × 6 mm、LFCSP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。

應(yīng)用
  • 光纖通道線路卡、交換機和路由器
  • 支持千兆以太網(wǎng)/PCIe
  • 低抖動、低相位噪聲時鐘產(chǎn)生
  • 方框圖





    技術(shù)文檔

    數(shù)據(jù)手冊(1)
    元器件購買 AD9572 相關(guān)庫存