電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
創(chuàng)作
電子發(fā)燒友網(wǎng)>電子資料下載>模擬數(shù)字>DAC輸出在高阻抗模式中被加電的情況資料下載

DAC輸出在高阻抗模式中被加電的情況資料下載

2021-04-21 | pdf | 318.38KB | 次下載 | 2積分

資料介紹

原理 該篇將分析對象限定為一個DAC,其中的輸出緩沖器在正常模式下被加電:零量程或中量程。文章將分析一下DAC輸出在高阻抗模式中被加電的情況。同時提出一個針對加電毛刺脈沖的數(shù)學(xué)模型,隨后給出一個盡可能減少此毛刺脈沖的電路板級解決方案。 原理 圖1:DAC8760高精度DAC輸出級 這個分析與沒有加電毛刺脈沖減少 (POGR) 電路的DAC有關(guān)。第一部分列出了影響加電毛刺脈沖的因素。當(dāng)DAC在電源斜升期間加電至高阻抗模式時,這個加電毛刺脈沖也可被視為一個在DAC的電壓輸出 (Vout) 引腳上逐步累積形成的瞬態(tài)電荷。這個電荷積聚是由電源引腳,通過芯片內(nèi)部和外部的寄生電容,到Vout引腳的電容耦合造成的。需要注意的是,與加電毛刺脈沖相比(第一部分),這個毛刺脈沖本質(zhì)上說是AC毛刺脈沖。因此,它的幅度取決于電源斜升時間。在大多數(shù)多電源芯片中,數(shù)字電源和基準(zhǔn)引腳有一個到Vout引腳比較弱的寄生路徑。因此,這些引腳不是造成加電/斷電毛刺脈沖的主導(dǎo)原因。 圖2:高精度DAC輸出級模型 DAC輸出級中的NFET/PFET晶體管的尺寸要遠遠大于其它開關(guān),這是因為這個輸出級被設(shè)計用于特定的負載驅(qū)動。因此,這些FET的寄生電容要遠高于其它片上組件的寄生電容。圖1顯示的是一個典型高精度DAC輸出級 (DAC8760) 的簡化圖。在這個圖中,假定輸出級和芯片的數(shù)字內(nèi)核分別具有單獨的電源。反饋節(jié)點上放置的二極管用來保護增益/斷電網(wǎng)絡(luò)中的晶體管。 數(shù)學(xué)分析 如圖所見,進入Vout引腳的主要寄生電容是VOUT 結(jié)合線、引線和輸出FET的寄生電容的組合值。在這個假設(shè)下,DAC輸出引腳可被建模為一個簡單的電容分壓器。圖2中的經(jīng)簡化模型在反饋節(jié)點和VREF/AGND之間使用2個二極管。由于這些二極管代表了一個FET(圖1),在以后的分析中,這些二極管上的壓降可被忽略不計。 被放置在反饋節(jié)點與VREF/GND之間的反饋電阻器 (RFB) 和FET限制了毛刺脈沖數(shù)量級的上限和下限。在這個條件下,可被觀察到的最大加電/斷電毛刺脈沖被限制在VREF和GND之間。 盡可能減少加電/斷電毛刺脈沖 圖3:DAC8760 VOUT加電毛刺脈沖,無負載。 讓我們來深入研究一下盡可能減少加電/斷電毛刺脈沖的一些方法。在方程式 (1) 和 (2) 中,我們看到這些方程式中的某些項是常量。例如,寄生電容是器件寄生效應(yīng)的函數(shù)。電源電壓由應(yīng)用需求決定。斜升時間由電源設(shè)計確定。剩下的數(shù)據(jù)項只有相對于電源的負載阻抗和VREF的排序。這就形成了減少加電/斷電毛刺脈沖的2個主要方法:電源排序與負載。 電源排序 圖4:數(shù)據(jù)表技術(shù)規(guī)格示例 電源排序是指以特定的順序,用不同的電源為芯片加電/斷電。對于DAC8760來說,由于加電/斷電毛刺脈沖直接與VREF成比例,在AVDD/AVSS之后為VREF加電可以極大地減少這個毛刺脈沖。這個解決方案可以在對電源和基準(zhǔn)電壓進行單獨控制時使用。 外部阻性負載 方程式 (1) 中的分母由一個電容數(shù)據(jù)項 (CPARP CPARN CL) 和一個電導(dǎo)數(shù)據(jù)項 (1/RL) 組成。這就形成了幾個盡可能減少毛刺脈沖的方法:增加電容負載 (CL)、或者減少阻性負載 (RL)。增加電容負載會對整個系統(tǒng)的帶寬產(chǎn)生不利影響。它還會影響輸出放大器的穩(wěn)定性。因此,不建議使用這個方法來實現(xiàn)毛刺脈沖最小化。 在選擇使用一個小值阻性負載時,方程式 (4) 可以將加電/斷電毛刺脈沖數(shù)量級減少到mV以下級別。這會導(dǎo)致大電流流經(jīng)輸出緩沖器,從而使Vout精度技術(shù)規(guī)格降級,比如說偏移、增益、線性等。因此,要根據(jù)數(shù)據(jù)表技術(shù)規(guī)格來選擇Vout引腳上的阻性負載。例如,DAC8760數(shù)據(jù)表規(guī)定了負載為1k?時的精度參數(shù)(圖4)。 圖5:DAC8760 Vout加電毛刺脈沖 – RL = 500K? 結(jié)論 加電/斷電毛刺脈沖對系統(tǒng)十分有害。它們的影響只有在系統(tǒng)設(shè)計好、進行測試時才會顯現(xiàn)出來。因此,有一點很關(guān)鍵,那就是通過仔細檢查組件,并使用這篇文中給出的技巧來設(shè)計系統(tǒng),以盡可能減少這些毛刺脈沖。我們已經(jīng)討論了形成這些毛刺脈沖的根本原因,并且提出了一個盡可能減少這些毛刺脈沖的板級解決方案。 (mbbeetchina)
下載該資料的人也在下載 下載該資料的人還在閱讀
更多 >

評論

查看更多

下載排行

本周

  1. 1電子電路原理第七版PDF電子教材免費下載
  2. 0.00 MB  |  1490次下載  |  免費
  3. 2單片機典型實例介紹
  4. 18.19 MB  |  92次下載  |  1 積分
  5. 3S7-200PLC編程實例詳細資料
  6. 1.17 MB  |  27次下載  |  1 積分
  7. 4筆記本電腦主板的元件識別和講解說明
  8. 4.28 MB  |  18次下載  |  4 積分
  9. 5開關(guān)電源原理及各功能電路詳解
  10. 0.38 MB  |  10次下載  |  免費
  11. 6基于AT89C2051/4051單片機編程器的實驗
  12. 0.11 MB  |  4次下載  |  免費
  13. 7藍牙設(shè)備在嵌入式領(lǐng)域的廣泛應(yīng)用
  14. 0.63 MB  |  3次下載  |  免費
  15. 89天練會電子電路識圖
  16. 5.91 MB  |  3次下載  |  免費

本月

  1. 1OrCAD10.5下載OrCAD10.5中文版軟件
  2. 0.00 MB  |  234313次下載  |  免費
  3. 2PADS 9.0 2009最新版 -下載
  4. 0.00 MB  |  66304次下載  |  免費
  5. 3protel99下載protel99軟件下載(中文版)
  6. 0.00 MB  |  51209次下載  |  免費
  7. 4LabView 8.0 專業(yè)版下載 (3CD完整版)
  8. 0.00 MB  |  51043次下載  |  免費
  9. 5555集成電路應(yīng)用800例(新編版)
  10. 0.00 MB  |  33562次下載  |  免費
  11. 6接口電路圖大全
  12. 未知  |  30320次下載  |  免費
  13. 7Multisim 10下載Multisim 10 中文版
  14. 0.00 MB  |  28588次下載  |  免費
  15. 8開關(guān)電源設(shè)計實例指南
  16. 未知  |  21539次下載  |  免費

總榜

  1. 1matlab軟件下載入口
  2. 未知  |  935053次下載  |  免費
  3. 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
  4. 78.1 MB  |  537791次下載  |  免費
  5. 3MATLAB 7.1 下載 (含軟件介紹)
  6. 未知  |  420026次下載  |  免費
  7. 4OrCAD10.5下載OrCAD10.5中文版軟件
  8. 0.00 MB  |  234313次下載  |  免費
  9. 5Altium DXP2002下載入口
  10. 未知  |  233045次下載  |  免費
  11. 6電路仿真軟件multisim 10.0免費下載
  12. 340992  |  191183次下載  |  免費
  13. 7十天學(xué)會AVR單片機與C語言視頻教程 下載
  14. 158M  |  183277次下載  |  免費
  15. 8proe5.0野火版下載(中文版免費下載)
  16. 未知  |  138039次下載  |  免費