完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > fpg
文章:27個 瀏覽:79930次 帖子:1個
采用創(chuàng)新的FPGA 器件來實現(xiàn)更經(jīng)濟且更高能效的大模型推理解決方案
本文根據(jù)完整的基準測試,將Achronix Semiconductor公司推出的Speedster7t FPGA與GPU解決方案進行比較,在運行同一個L...
賽靈思XtremeDSP解決方案可快速高效發(fā)揮FPGA所有潛力
性能、系統(tǒng)級成本和功效、更快的上市時間和靈活性是基于FPGA進行DSP設計的標志。所有這些價值優(yōu)勢都是通信等行業(yè)中的領導廠商所迫切需要的。
許多現(xiàn)代電子設計使用技術(shù),如無線接口,工作在高速處理器和fpga, DDR內(nèi)存。與壓力設備小,所有的技術(shù)和更多的正在打包成更小的空間,從而導致各種各樣的...
英特爾CFO回擊質(zhì)疑稱10nm量產(chǎn)正常進行 AMD股價震蕩下跌8%
芯片巨頭英特爾CFO兼臨時CEO Bob Swan周五在公司官網(wǎng)發(fā)布“供應情況更新”的公開信,回應近期資本市場對英特爾芯片供應能力和10nm級芯片制造工...
基于PM3388和FPGA的千兆以太網(wǎng)接口的設計
1 前言 隨著網(wǎng)絡規(guī)模的持續(xù)膨脹和新型網(wǎng)絡應用需求的不斷增長,目前基于IPv4技術(shù)的因特網(wǎng)在可擴展性、IP地址空間、安全、服務質(zhì)量控制、移動性...
基于Xilinx 和FPGA的DDR2 SDRAM存儲器接口
本白皮書討論各種存儲器接口控制器設計所面臨的挑戰(zhàn)和 Xilinx 的解決方案,同時也說明如何使用 Xilinx軟件工具和經(jīng)過硬件驗證的參考設計來為您...
由于更嚴格的功耗限制、規(guī)范和標準要求,系統(tǒng)設計師現(xiàn)在比什么時候都關注功耗問題。對于下一代的設計,功耗預算通常得到穩(wěn)定的控制,或者降低,但卻增加了更多的特性和處
1 引言 目前通信領域正處于急速發(fā)展階段,由于新的需 求層出不窮,促使新的業(yè)務不斷產(chǎn)生,因而導致頻率資源越來越緊張。...
2010-07-15 標簽:FPGOAM調(diào)制 2854 0
搭建Xilinx FPGA開發(fā)環(huán)境的方法
一、計算機硬件環(huán)境要求:1、操作系統(tǒng): Microsoft Windows XP Home Edition SP22...
Altium推出采用Altera Cyclone III F
Altium推出采用Altera Cyclone III FPGA 的NanoBoard 3000 繼去年 9 月發(fā)布基于 NanoBoard 30...
28nm下求變革,Altera三大技術(shù)創(chuàng)新欲開啟FPGA新時
28nm下求變革,Altera三大技術(shù)創(chuàng)新欲開啟FPGA新時代 “市場對于高帶寬的需求越來越迫切,傳統(tǒng)摩爾定律顯然無法完全解決現(xiàn)階段的問題。高帶寬,低...
基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案
基于Altera FPGA的千兆以太網(wǎng)實現(xiàn)方案 1 引言 在系統(tǒng)設備不斷向小型化、集成化、網(wǎng)絡化發(fā)展的今天,嵌入式開發(fā)成為新技術(shù)發(fā)展的最前沿,...
基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設計
基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設計 引 言 數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號轉(zhuǎn)換成模擬信
FPG 工作原理本文研究的 FPG 系統(tǒng)如圖1 所示。FPG 由內(nèi)燃機和直線電機兩大部分組成,F(xiàn)PG 的內(nèi)燃機部分采用二沖程橫流掃氣形式,化油器供油,左右氣缸活
2009-05-16 標簽:FPG 1.1萬 0
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設計
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設計 基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設計 近年來筆記本電腦迅速普及和更新,其中...
基于FPGA、ASIC和ASSP控制器的設計所采用的傳統(tǒng)方法是使用鎖相環(huán)或延遲鎖定環(huán)電路,以保證在源時鐘和用于捕捉數(shù)據(jù)的時鐘間具有固定的相移或延時。...
2009-04-01 標簽:FPG 621 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |