D觸發(fā)器,是時(shí)序邏輯電路中必備的一個(gè)基本單元,學(xué)好 D 觸發(fā)器,是學(xué)好時(shí)序邏輯電路的前提條件,其重要性不亞于加法器,二者共同構(gòu)成數(shù)字電路組合、時(shí)序邏輯的基礎(chǔ)。
2023-10-09 17:26:57234 由于RS觸發(fā)器實(shí)現(xiàn)方式的不同,對(duì)輸入信號(hào)抖動(dòng)(即短時(shí)間內(nèi)多次變化)的響應(yīng)也不同。原始的電路設(shè)計(jì)可能導(dǎo)致RS觸發(fā)器對(duì)輸入信號(hào)的抖動(dòng)比較敏感。
2023-09-07 15:47:45683 的存儲(chǔ)單元,具有時(shí)鐘同步的特性。其中,D觸發(fā)器是數(shù)字電路設(shè)計(jì)中使用最廣泛的一種觸發(fā)器類型之一,因?yàn)樗哂泻唵巍⒎€(wěn)定和多功能等優(yōu)點(diǎn)。
2023-08-31 10:50:191436 文章中,我們將詳細(xì)探討觸發(fā)器的輸出狀態(tài)如何被決定的。 1. 異步觸發(fā)器 異步觸發(fā)器是一種最簡單的觸發(fā)器類型。它包括SR觸發(fā)器和D觸發(fā)器。SR觸發(fā)器由兩個(gè)輸入引腳“S”和“R”組成,D觸發(fā)器只有一個(gè)輸入引腳“D”。 SR觸發(fā)器有四
2023-08-24 15:50:23276 用D觸發(fā)器設(shè)計(jì)一個(gè)序列發(fā)生器 怎么用D觸發(fā)器做序列信號(hào)發(fā)生器? 序列發(fā)生器是數(shù)字電子技術(shù)中常用的電路模塊之一,它可以用來生成一系列的數(shù)字信號(hào)序列。在數(shù)字電路中,D觸發(fā)器是一種被廣泛使用的數(shù)字邏輯組件
2023-08-24 15:50:17549 什么是觸發(fā)器?觸發(fā)器的作用是什么?觸發(fā)器的觸發(fā)方式 觸發(fā)器是一種在數(shù)據(jù)庫中執(zhí)行自動(dòng)化操作的工具。它是一種特殊的存儲(chǔ)過程,可以監(jiān)視數(shù)據(jù)庫表的變化,并在滿足特定條件時(shí)自動(dòng)觸發(fā)一系列操作。觸發(fā)器通常
2023-08-24 15:50:15852 本系列整理數(shù)字系統(tǒng)設(shè)計(jì)的相關(guān)知識(shí)體系架構(gòu),為了方便后續(xù)自己查閱與求職準(zhǔn)備。對(duì)于FPGA和ASIC設(shè)計(jì)中,D觸發(fā)器是最常用的器件,也可以說是時(shí)序邏輯的核心,本文根據(jù)個(gè)人的思考?xì)v程結(jié)合相關(guān)書籍內(nèi)容和網(wǎng)上文章,聊一聊D觸發(fā)器與亞穩(wěn)態(tài)的那些事。
2023-07-25 10:45:39274 鎖存器和觸發(fā)器有時(shí)組合在一起,因?yàn)樗鼈兌伎梢栽谄漭敵錾洗鎯?chǔ)一位(1或0)。與鎖存器相比,觸發(fā)器是需要時(shí)鐘信號(hào)(Clk)的同步電路。D 觸發(fā)器僅在時(shí)鐘從
2023-06-29 11:50:185258 本文旨在總結(jié)近期復(fù)習(xí)的數(shù)字電路D觸發(fā)器(邊沿觸發(fā))的內(nèi)容。
2023-05-22 16:54:293707 本系列整理數(shù)字系統(tǒng)設(shè)計(jì)的相關(guān)知識(shí)體系架構(gòu),為了方便后續(xù)自己查閱與求職準(zhǔn)備。對(duì)于FPGA和ASIC設(shè)計(jì)中,D觸發(fā)器是最常用的器件,也可以說是時(shí)序邏輯的核心,本文根據(jù)個(gè)人的思考?xì)v程結(jié)合相關(guān)書籍內(nèi)容和網(wǎng)上文章,聊一聊D觸發(fā)器與亞穩(wěn)態(tài)的那些事。
2023-05-12 16:37:31975 觸發(fā)器實(shí)驗(yàn)1)熟悉常用觸發(fā)器的邏輯功能及測試方法。2)了解觸發(fā)器邏輯功能的轉(zhuǎn)換。三.實(shí)驗(yàn)內(nèi)容及步驟 (1) 基本RS觸發(fā)器邏輯功能測試(2) JK觸發(fā)器邏輯功能測試(3) D觸發(fā)器邏輯功能的測試
2009-03-20 10:01:05
雙D型觸發(fā)器-HEF4013B
2023-02-15 18:49:500 單D型觸發(fā)器;上升沿觸發(fā)-74AHC_AHCT1G79
2023-02-14 19:13:271 低功耗D型觸發(fā)器;上升沿觸發(fā)-74AUP1G79
2023-02-14 18:43:301 單D型觸發(fā)器;上升沿觸發(fā)-74LVC1G80
2023-02-09 21:51:111 單D型觸發(fā)器;上升沿觸發(fā)-74LVC1G79
2023-02-09 21:50:570 低功耗D型觸發(fā)器;上升沿觸發(fā)-74AUP1G80
2023-02-07 19:00:480 D 觸發(fā)器或數(shù)據(jù)觸發(fā)器是一種觸發(fā)器,它只有一個(gè)數(shù)據(jù)輸入“D”和一個(gè)時(shí)鐘脈沖輸入, 這種觸發(fā)器也稱為延遲觸發(fā)器,經(jīng)常用于許多時(shí)序電路,如寄存器、計(jì)數(shù)器等。下面一起來了解一下D觸發(fā)器不同應(yīng)用下的電路圖。
2023-01-06 14:19:461874 rs觸發(fā)器電路圖與rs觸發(fā)器內(nèi)部電路圖 rs觸發(fā)器電路圖 主從RS觸發(fā)器電路圖: 主從觸發(fā)器由兩級(jí)觸發(fā)器構(gòu)成,其中一級(jí)接收輸入信號(hào),其狀態(tài)直接由輸入信號(hào)決定,稱為主觸發(fā)器,還有一級(jí)的輸入與主觸發(fā)器
2022-10-19 19:16:0316964 D觸發(fā)器也稱為“延遲觸發(fā)器”或“數(shù)據(jù)觸發(fā)器”,主要用于存儲(chǔ)1位二進(jìn)制數(shù)據(jù),是數(shù)字電子產(chǎn)品中廣泛使用的觸發(fā)器之一。除了作為數(shù)字系統(tǒng)中的基本存儲(chǔ)元件外,D觸發(fā)器也被視為延遲線元件和零階保持元件。
2022-10-11 17:21:0297371 上圖是用與非門實(shí)現(xiàn)的D觸發(fā)器的邏輯結(jié)構(gòu)圖,CP是時(shí)鐘信號(hào)輸入端,S和R分別是置位和清零信號(hào),低有效; D是信號(hào)輸入端,Q信號(hào)輸出端;
2022-09-19 15:22:243240 1、掌握觸發(fā)器功能的測試方法。
2、掌握基本RS觸發(fā)器的組成及工作原理。
3、掌握集成JK觸發(fā)器和D觸發(fā)器的邏輯功能及觸發(fā)方式。
4、掌握幾種主要觸發(fā)器之間相互轉(zhuǎn)換的方法。
5、通過實(shí)驗(yàn)、體會(huì)CPLD芯片的高集成度和多I\O口。
2022-07-10 14:39:5818 D融發(fā)器工作原理及過程說明: SD和RD接至基本RS觸發(fā)器的輸入端,它們分別是預(yù)置和清零端,低電平有效。 ? ? ? ?當(dāng)SD=0且RD=1時(shí),不論輸入端D為何種狀態(tài),都會(huì)使Q=1,Q非=0,即
2021-08-09 23:17:497277 74LS74內(nèi)含兩個(gè)獨(dú)立的D上升沿雙d觸發(fā)器,每個(gè)觸發(fā)器有數(shù)據(jù)輸入(D)、置位輸入( )復(fù)位輸入( )、時(shí)鐘輸入(CP)和數(shù)據(jù)輸出(Q)。 的低電平使輸出預(yù)置或清除,而與其它輸入端的電平無關(guān)。當(dāng)
2021-06-04 15:40:4163776 下面給出一個(gè)基于阻塞賦值和非阻塞賦值的多級(jí)觸發(fā)器級(jí)聯(lián)實(shí)例,要求將輸入數(shù)據(jù)延遲 3 個(gè)時(shí)鐘周期再輸出,并給出對(duì)應(yīng)的 RTL 級(jí)結(jié)構(gòu)圖和仿真結(jié)果。 (1)基于 D觸發(fā)器的阻塞賦值語句代碼如下
2021-05-08 14:47:051643 脈沖觸發(fā)器由兩個(gè)相同的電平觸發(fā)的SR觸發(fā)器組成,其中左SR觸發(fā)器成為主觸發(fā)器,右手側(cè)稱為從觸發(fā)器。
2021-02-11 10:56:006965 在分析維持-阻塞邊沿D觸發(fā)器的工作原理之前,讓我們先來看看 R0的復(fù)位功能 、S0的置位功能是如何實(shí)現(xiàn)的吧。
2020-10-18 11:26:3119272 JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)功能,在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實(shí)際應(yīng)用中,它不僅有很強(qiáng)的通用性,而且能靈活地轉(zhuǎn)換其他類型的觸發(fā)器。由JK觸發(fā)器可以構(gòu)成D觸發(fā)器和T觸發(fā)器。
2019-11-08 14:48:4479652 CP=1時(shí),門。。打開,門。。被封鎖,從觸發(fā)器保持原來狀態(tài)不變,D信號(hào)進(jìn)入主觸發(fā)器。但是要特別注意,這時(shí)主觸發(fā)器只跟隨而不鎖存,即。。跟隨D變化,D怎么變。。也隨之怎么變。
2019-07-15 08:57:3242337 負(fù)跳沿觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加入輸入信號(hào)。如果在CP 高電平期間輸入端出現(xiàn)干擾信號(hào),那么就有可能使觸發(fā)器的狀態(tài)出錯(cuò)。而邊沿觸發(fā)器允許在CP 觸發(fā)沿來到前一瞬間加入輸入信號(hào)。這樣,輸入端受干擾的時(shí)間大大縮短,受干擾的可能性就降低了。邊沿D觸發(fā)器也稱為維持-阻塞邊沿D觸發(fā)器。
2019-07-12 08:50:3694674 觸發(fā)器按邏輯功能分類有D觸發(fā)器、JK觸發(fā)器、T觸發(fā)器和SR觸發(fā)器。它們的功能可用特性表、特性方程和狀態(tài)圖來描述。觸發(fā)器的電路結(jié)構(gòu)與邏輯功能沒有必然聯(lián)系。例如JK觸發(fā)器既有主從結(jié)構(gòu)也有維持阻塞或利用傳輸延遲結(jié)構(gòu)。每一種邏輯功能的觸發(fā)器都可以通過增加門電路和適當(dāng)?shù)耐獠窟B線轉(zhuǎn)換為其它功能的觸發(fā)器。
2019-04-12 14:04:187875 ,該暫態(tài)維持一段時(shí)間又回到原來的穩(wěn)態(tài),暫穩(wěn)態(tài)維持的時(shí)間取決于RC的參數(shù)值。常用的單穩(wěn)態(tài)觸發(fā)器芯片有:74ls121,74ls122,74ls123,CD4098,CD4528,CD4047.
2018-03-28 18:22:3227069 本文開始介紹了觸發(fā)器的定義和觸發(fā)器的特點(diǎn),其次闡述了觸發(fā)器的分類和觸發(fā)器的作用,最后介紹了觸發(fā)器的工作原理。
2018-03-27 17:35:5219879 本文開始介紹了什么是單穩(wěn)態(tài)觸發(fā)器以及單穩(wěn)態(tài)觸發(fā)器的電路組成,其次闡述了單穩(wěn)態(tài)觸發(fā)器特點(diǎn)、門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器、D觸發(fā)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,最后詳細(xì)的闡述了時(shí)基電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器。
2018-03-27 09:24:2368948 按照穩(wěn)定工作狀態(tài)分,可分為雙穩(wěn)態(tài)觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器、無穩(wěn)態(tài)觸發(fā)器(多諧振蕩器)等;按照邏輯功能劃分,可分為RS觸發(fā)器、D觸發(fā)器、T觸發(fā)器、JK觸發(fā)器等幾類;按照電路結(jié)構(gòu)劃分,可分為基本RS觸發(fā)器、同步觸發(fā)器(時(shí)鐘控制的觸發(fā)器)、主從型觸發(fā)器、維持-阻塞型觸發(fā)器和邊沿觸發(fā)器等幾種類型。
2018-01-31 15:02:5026153 邊沿觸發(fā)器只在時(shí)鐘脈沖CP上升沿或下降沿時(shí)刻接收輸入信號(hào),電路狀態(tài)才發(fā)生翻轉(zhuǎn),從而提高了觸發(fā)器工作的可靠性和抗干擾能力,它沒有空翻現(xiàn)象。邊沿觸發(fā)器主要有維持阻塞D觸發(fā)器、邊沿JK觸發(fā)器、CMOS邊沿觸發(fā)器等。
2018-01-31 09:17:1126784 邊沿觸發(fā)器,指的是接收時(shí)鐘脈沖CP 的某一約定跳變(正跳變或負(fù)跳變)來到時(shí)的輸入數(shù)據(jù)。在CP=l 及CP=0 期間以及CP非約定跳變到來時(shí),觸發(fā)器不接收數(shù)據(jù)的觸發(fā)器。具有下列特點(diǎn)的觸發(fā)器稱為邊沿觸發(fā)方式觸發(fā)器,簡稱邊沿觸發(fā)器。
2018-01-31 09:02:3368254 JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器具有置0、置1、保持和翻轉(zhuǎn)功能,在各類集成觸發(fā)器中,JK觸發(fā)器的功能最為齊全。在實(shí)際應(yīng)用中,它不僅有很強(qiáng)的通用性,而且能靈活地轉(zhuǎn)換其他類型的觸發(fā)器。由JK觸發(fā)器可以構(gòu)成D觸發(fā)器和T觸發(fā)器。
2017-12-25 17:30:03172587 D觸發(fā)器(data flip-flop或delay flip-flop)由6個(gè)與非門組成,其中G1和G2構(gòu)成基本RS觸發(fā)器。電平觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加入輸入信號(hào)。如果在CP高電平期間輸入端出現(xiàn)干擾信號(hào),那么就有可能使觸發(fā)器的狀態(tài)出錯(cuò)。
2017-11-02 09:59:0895590 施密特觸發(fā)器也有兩個(gè)穩(wěn)定狀態(tài),但與一般觸發(fā)器不同的是,施密特觸發(fā)器采用電位觸發(fā)方式,其狀態(tài)由輸入信號(hào)電位維持;對(duì)于負(fù)向遞減和正向遞增兩種不同變化方向的輸入信號(hào),施密特觸發(fā)器有不同的閾值電壓。
2017-08-14 17:51:5524377 請(qǐng)高手指點(diǎn)下有啥問題,D觸發(fā)器開關(guān)電路
2017-01-14 01:30:0425 用一對(duì)互補(bǔ)的輸入信號(hào)送入RS 觸發(fā)器,就得到單輸入的 D 觸發(fā)器。由于D 觸發(fā)器有一對(duì)互補(bǔ)信號(hào)接至RS 觸發(fā)器的 輸入端,所以它避免了RS 輸入端同時(shí)為1 的不允許工作狀 態(tài)。D 觸發(fā)器通常用來暫時(shí)存儲(chǔ)一個(gè)比特的信息或用作時(shí)延 器件。當(dāng)CLOCK=1 時(shí),觸發(fā)器能把輸
2011-03-09 16:20:0192 圖中所示是用J-K觸發(fā)器組成的D觸發(fā)器電路。
從J-K觸發(fā)器的邏輯圖已知在D觸發(fā)器端增
2010-09-24 00:21:275729 J-K觸發(fā)器是一種多功能觸發(fā)器,它既具有R-S觸發(fā)器的功能,又具有D觸發(fā)器和T觸發(fā)器的功能,因此使用十分靈活
2010-09-24 00:12:061161 從D觸發(fā)器的真值表可知,當(dāng)時(shí)鐘脈沖CL="1"時(shí),數(shù)據(jù)輸入端D的狀態(tài)會(huì)被“置放”入觸發(fā)器中去,而與觸發(fā)器原狀無關(guān)。如果當(dāng)時(shí)鐘沖CL="1",D端狀態(tài)不旋轉(zhuǎn)放入
2010-09-21 01:27:59577 圖中所示是用CMOS電路D觸發(fā)器組成的十進(jìn)制環(huán)形計(jì)數(shù)器.圖中先將D觸發(fā)器拼成移位寄存器,然后把最后一級(jí)D觸發(fā)器
2010-09-20 23:46:5817359 圖中所示是用CMOS電路D觸發(fā)器組成T型觸發(fā)器和J-K觸發(fā)器線路。圖示線路將D觸發(fā)器的Q端與D端相連,就可組成T
2010-09-20 03:31:3515895 觸發(fā)器的相互轉(zhuǎn)換 基本觸發(fā)器之間是可以互相轉(zhuǎn)換的,JK觸發(fā)器和D觸發(fā)器是兩種最常用的觸發(fā)器,別的觸發(fā)器可以通過這兩種觸發(fā)器轉(zhuǎn)化得來,它們
2010-09-18 08:56:193600 根據(jù)前面分析可知,維持阻塞D觸發(fā)器的工作分兩個(gè)階段,在CP=0時(shí),為準(zhǔn)備階段;CP由0向1正向跳變時(shí)刻為狀態(tài)轉(zhuǎn)移階段。為了使維持阻塞D觸發(fā)器(見圖13-22)能可靠
2010-08-23 09:31:034526 本次重點(diǎn)內(nèi)容:1、觸發(fā)器的概念和分類。2、同步觸發(fā)器、主從觸發(fā)器、邊沿觸發(fā)器的含義。
4.1.1 觸發(fā)器概述一、觸發(fā)
2010-08-19 08:57:4718499 1、掌握鎖存器、觸發(fā)器的電路結(jié)構(gòu)和工作原理;
2、熟練掌握SR觸發(fā)器、JK觸發(fā)器、D觸發(fā)器及T 觸發(fā)器的邏輯功能;
3、正確理解鎖存器、觸發(fā)器的動(dòng)態(tài)特性
2010-08-18 16:39:35233 為了避免同步RS觸發(fā)器的輸入信號(hào)同時(shí)為1,可以在S和R之間接一個(gè)“非門”,信號(hào)只從S端輸入,并將S端改稱為數(shù)據(jù)輸入端D,如圖15-8所示。這種單輸入的觸發(fā)器稱為
2010-08-18 09:06:0011270 觸發(fā)器的分類,
觸發(fā)器的電路
雙穩(wěn)態(tài)器件有兩類:一類是
觸發(fā)器,一類是鎖存
器。鎖存
器是
觸發(fā)器的原始形式?;?/div>
2010-03-09 09:59:591491 寄存器培訓(xùn)教程
7.4.1 寄存器1.定義2.電路舉例 3.邏輯功能分析7.4.2 移位寄存器一、單向移位寄存器㈠ 由4個(gè)維持阻塞D觸發(fā)器
2010-03-08 14:52:561156 施密特觸發(fā)器,施密特觸發(fā)器是什么意思
施密特觸發(fā)器也有兩個(gè)穩(wěn)定狀態(tài),但與一般觸發(fā)器不同的是,施密特觸發(fā)器采用電位觸發(fā)
2010-03-08 14:14:561763 什么是RS觸發(fā)器,RS觸發(fā)器的工作原理是什么?
主從RS觸發(fā)器
2010-03-08 14:00:1129331 D觸發(fā)器工作原理是什么?
邊沿D 觸發(fā)器:
負(fù)跳沿觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加入輸入信號(hào)。如果在CP 高電平期間輸入端出
2010-03-08 13:56:5068940 D觸發(fā)器,D觸發(fā)器是什么意思
邊沿D 觸發(fā)器: 電平觸發(fā)的主從觸發(fā)器工作時(shí),必須在正跳沿前加入輸入信號(hào)。如果在CP 高
2010-03-08 13:53:134130 JK觸發(fā)器原理是什么?
JK觸發(fā)器是一種功能較完善,應(yīng)用很廣泛的雙穩(wěn)態(tài)觸發(fā)器。圖9-5(a)所示是一種典型結(jié)構(gòu)的JK觸發(fā)器——主從型JK觸
2010-03-08 13:41:1123241 JK觸發(fā)器,JK觸發(fā)器是什么意思
1.主從JK觸發(fā)器主從結(jié)構(gòu)觸發(fā)器也可以徹底解決直接控制,防止空翻。這里以性能優(yōu)良、廣泛使用的主從JK觸發(fā)器為
2010-03-08 13:36:295842 CMOS觸發(fā)器的結(jié)構(gòu)與工作原理
CMOS D觸發(fā)器足主-從結(jié)構(gòu)形式的一種邊沿觸發(fā)器,CMOS T型觸發(fā)器、JK觸發(fā)器、計(jì)數(shù)單元、移位單元和各種時(shí)序電路都由其組成,因此儀
2009-10-17 08:52:276774 40174 CMOS 六D觸發(fā)器:
2009-08-08 11:32:2846 d觸發(fā)器構(gòu)成2分頻電路
2009-06-22 07:36:337322 D觸發(fā)器實(shí)現(xiàn)二分頻電路(D觸發(fā)器構(gòu)成的2分頻電路)&
2009-06-12 13:58:5673460 D觸發(fā)器的制作及電路圖
2009-05-19 09:35:4933
D觸發(fā)器構(gòu)成的定時(shí)電路圖
2009-05-08 15:15:263107
D觸發(fā)器電路圖
2009-05-08 14:26:443484 第二十六講 寄存器和移位寄存器7.4.1 寄存器1.定義2.電路舉例 3.邏輯功能分析7.4.2 移位寄存器一、單向移位寄存器㈠ 由4個(gè)維持阻塞D觸發(fā)器組成4位右移
2009-03-30 16:30:098512 D觸發(fā)器邏輯功能表
同
2009-03-18 20:13:5943773 D觸發(fā)器的功能測試74LS74型雙D觸發(fā)器芯片引腳圖,D觸發(fā)器功能測試的引腳連線圖,D觸發(fā)器功能測試的引腳連線圖,用D觸發(fā)器構(gòu)成二進(jìn)制計(jì)數(shù)器,用D觸發(fā)器構(gòu)成四位移位寄存器
J-K
2009-02-14 15:27:51290 一、實(shí)驗(yàn)?zāi)康?、掌握基本RS、JK、D和T觸發(fā)器的邏輯功能2、掌握集成觸發(fā)器的邏輯功能及使用方法3、熟悉觸發(fā)器之間相互轉(zhuǎn)換的方法二、實(shí)驗(yàn)原理觸發(fā)器具有兩個(gè)穩(wěn)
2008-12-19 00:40:2348 同步式D觸發(fā)器邏輯電路圖
2008-10-20 09:58:197678 D觸發(fā)器
同步式D觸發(fā)器邏輯電路圖
D觸發(fā)器功能
2008-10-20 09:57:541846 【本章主要講授內(nèi)容】 1.觸發(fā)器的性質(zhì)與分類; 2.觸發(fā)器的功能; 3.觸發(fā)器的結(jié)構(gòu)和觸發(fā)方式; 4.觸發(fā)器的時(shí)間參數(shù)。【本章重點(diǎn)、難點(diǎn)內(nèi)容】
2008-10-20 09:53:5459 d觸發(fā)器芯片有:
74HC74 74LS90? 雙D觸發(fā)器74LS74?
74LS364八D觸發(fā)器(三態(tài))
2008-01-22 12:42:3343218 cd4013雙d觸發(fā)器
CD4013雙D觸發(fā)器做的脈沖4分頻器應(yīng)用
-----------------------------. ┌─────
2008-01-09 23:48:454487 D觸發(fā)器真值表分析:
1. D 觸發(fā)器真值表
Dn
2007-09-11 23:15:2017600 CD4013 雙D觸發(fā)器 *CD4027 雙JK觸發(fā)器 *CD4042 四鎖存D型觸發(fā)器 *CD4043
2006-04-17 21:18:323219
已全部加載完成
評(píng)論
查看更多