0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB布局中的串?dāng)_

PCB設(shè)計(jì) ? 2020-09-19 15:47 ? 次閱讀

當(dāng)電路板上出現(xiàn)串?dāng)_時(shí),電路板可能無(wú)法正常工作,并且在那里也可能會(huì)丟失重要信息。為了避免這種情況,PCB設(shè)計(jì)人員的最大利益在于找到消除其設(shè)計(jì)中潛在串?dāng)_的方法。讓我們談?wù)劥當(dāng)_和一些不同的設(shè)計(jì)技術(shù),這些技術(shù)可以回答如何減少PCB布局中的串?dāng)_。

印刷電路板上的串?dāng)_

電路板上的活動(dòng)過(guò)多會(huì)導(dǎo)致信號(hào)傳輸困難??紤]一下電路板上并排在一起的兩條走線。如果一條跡線的信號(hào)比另一條跡線的信號(hào)具有更大的幅度,可能會(huì)使另一條跡線過(guò)載。就像在嘈雜的房間中試圖講話時(shí)保持自己的直覺(jué)很難一樣,PCB上的“受害者”走線也同樣會(huì)受到響亮信號(hào)的影響。然后的問(wèn)題是,受害信號(hào)將開(kāi)始像侵略者信號(hào)那樣運(yùn)行,而不是表現(xiàn)出應(yīng)有的方式。

串?dāng)_定義為印刷電路板上跡線之間的意外電磁耦合。即使兩條跡線彼此之間沒(méi)有物理接觸,也可能是這種耦合導(dǎo)致的結(jié)果是一條跡線中的一個(gè)信號(hào)被另一信號(hào)強(qiáng)過(guò)。這種情況可能發(fā)生在具有可接受的走線間距但對(duì)于串?dāng)_不可接受的PCB上。

除了在同一層上并排的兩條走線之間可能產(chǎn)生串?dāng)_之外,走線在兩層之間垂直平行延伸的風(fēng)險(xiǎn)更大。這種效應(yīng)被稱為寬邊耦合,是由于兩個(gè)信號(hào)層之間僅被很小厚度的芯材分開(kāi)而產(chǎn)生的。該距離通常小于同一層上兩條跡線之間的間隔。

PCB設(shè)計(jì)工具如何幫助您解決串?dāng)_問(wèn)題

這些天來(lái),您在減少和消除電路板上的串?dāng)_方面擁有非常好的盟友,這就是PCB設(shè)計(jì)工具中的功能。一方面,設(shè)計(jì)工具可以為您提供的幫助極少,但現(xiàn)在情況已不再如此。

您可以設(shè)置各種各樣的設(shè)計(jì)規(guī)則,以指定走線之間以及走線到電路板上其他對(duì)象的間距。您甚至可以根據(jù)特定的網(wǎng)或穿過(guò)這些網(wǎng)的區(qū)域設(shè)置不同的間隙值。這將極大地幫助您設(shè)置設(shè)計(jì),以避免可能發(fā)生串?dāng)_的情況。

設(shè)計(jì)工具還具有用于按特定寬度和間距布線差分對(duì)的特定功能,并且您可以設(shè)置走線長(zhǎng)度以及將特定走線長(zhǎng)度相互匹配的規(guī)則。您還可以指定可以在其上路由某些網(wǎng)絡(luò)的板的哪些層以及這些層上的走線的首選方向。您還可以使用串?dāng)_計(jì)算器以及其他仿真和分析工具。今天我們可以使用的設(shè)計(jì)工具包含各種設(shè)計(jì)約束功能,可以幫助解決諸如串?dāng)_之類的問(wèn)題,我們只需要使它們起作用即可。

如何減少串?dāng)_的設(shè)計(jì)方法

現(xiàn)在我們已經(jīng)討論了什么是串?dāng)_以及您的PCB設(shè)計(jì)工具如何為您提供幫助,讓我們看一下一些基本的PCB設(shè)計(jì)技巧,這些技巧可以避免設(shè)計(jì)中潛在的串?dāng)_區(qū)域:

l 配置您的電路板層,以使兩個(gè)相鄰的信號(hào)層具有相互交叉而不是相互平行的首選布線方向。如果第二層從“北到南”運(yùn)行,則確保第三層從“東到西”運(yùn)行。這樣,您可以將寬邊耦合的可能性降到最低。

l 在兩個(gè)相鄰信號(hào)層之間使用接地層,以進(jìn)一步減少寬邊耦合的機(jī)會(huì)。這不僅會(huì)增加各層之間的距離,而且這種配置還可以為您提供更好的接地平面返回路徑。

l 在高速路由(差分對(duì),時(shí)鐘路由等)和其他路由之間保持盡可能多的空間。這里的一般原理是通過(guò)以線寬的三倍隔開(kāi)走線(測(cè)得的中心到中心),可以阻止70%的電場(chǎng)相互干擾。

串?dāng)_會(huì)在您的設(shè)計(jì)中引起嚴(yán)重的問(wèn)題,您將需要盡可能多地了解它。我們?yōu)槟峁┑倪@是朝著這個(gè)方向邁出的偉大的第一步,以使您走上正確的道路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板設(shè)計(jì)

    關(guān)注

    1

    文章

    127

    瀏覽量

    16463
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4668

    瀏覽量

    85136
  • PCB布線
    +關(guān)注

    關(guān)注

    20

    文章

    463

    瀏覽量

    42003
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4345
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高頻電路設(shè)計(jì)問(wèn)題

    在高頻電路的精密布局,信號(hào)線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語(yǔ)
    的頭像 發(fā)表于 09-25 16:04 ?168次閱讀

    信號(hào)的介紹

    信號(hào)(Crosstalk)是指在信號(hào)傳輸過(guò)程,一條信號(hào)線上的信號(hào)對(duì)相鄰信號(hào)線產(chǎn)生的干擾,這種干擾是由于電磁場(chǎng)耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號(hào)
    的頭像 發(fā)表于 09-12 08:08 ?953次閱讀
    信號(hào)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    M9航空接口3芯如何減少

    德索工程師說(shuō)道要減少M9航空接口3芯的,首先需要深入了解產(chǎn)生的原因。
    的頭像 發(fā)表于 04-26 16:11 ?349次閱讀
    M9航空接口3芯如何<b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開(kāi)發(fā)引起的原因是什么?

    電路布線常會(huì)有的風(fēng)險(xiǎn),最后簡(jiǎn)單說(shuō)明幾個(gè)減小串的方法,常見(jiàn)增大走線間距、使兩導(dǎo)體的有風(fēng)險(xiǎn)的區(qū)域最小化、相鄰層走線時(shí)傳輸線互相彼此垂直
    發(fā)表于 03-07 09:30 ?1773次閱讀
    嵌入式開(kāi)發(fā)<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設(shè)計(jì)是什么意思?如何減少PCB設(shè)計(jì)呢?

    幾乎所有電子設(shè)備的制造過(guò)程都使用焊料,通過(guò)焊料將電子元器件與PCB連接起來(lái)。在以前,通常選用的都是有焊料,但是目前,最受歡迎的應(yīng)該是無(wú)鉛焊料。
    的頭像 發(fā)表于 02-27 17:29 ?1725次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    PCB布局相關(guān)的注意事項(xiàng)

    反彈噪聲: 是指一個(gè)信號(hào)路徑的信號(hào)通過(guò)電磁場(chǎng)耦合到相鄰的信號(hào)路徑。為了
    的頭像 發(fā)表于 02-05 10:59 ?475次閱讀
    <b class='flag-5'>PCB</b>板<b class='flag-5'>布局</b>相關(guān)的注意事項(xiàng)

    產(chǎn)生的原因是什么

    ,也稱為串音干擾,是指由于線路之間的電磁耦合導(dǎo)致的信號(hào)和噪聲的傳播。可以引起信號(hào)質(zhì)量下降、數(shù)據(jù)錯(cuò)誤和系統(tǒng)性能受限,因此在高速數(shù)字設(shè)計(jì)和高密度電路
    的頭像 發(fā)表于 02-04 18:17 ?1720次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>產(chǎn)生的原因是什么

    PCB設(shè)計(jì),如何避免?

    PCB設(shè)計(jì),如何避免? 在PCB設(shè)計(jì),避免
    的頭像 發(fā)表于 02-02 15:40 ?1632次閱讀

    PCB產(chǎn)生的原因及解決方法

    PCB產(chǎn)生的原因及解決方法? PCB(印刷電路板)是電子產(chǎn)品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機(jī)械支撐。在 PCB
    的頭像 發(fā)表于 01-18 11:21 ?1805次閱讀

    減少的方法有哪些

    PCB(Printed Circuit Board)走線之間產(chǎn)生的不需要的噪聲(電磁耦合)。
    的頭像 發(fā)表于 01-17 15:02 ?1683次閱讀
    <b class='flag-5'>減少</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    pcb機(jī)制是什么

    PCB設(shè)計(jì)過(guò)程,(Crosstalk)是一個(gè)需要重點(diǎn)關(guān)注的問(wèn)題,因?yàn)樗鼤?huì)導(dǎo)致信號(hào)質(zhì)量下降,甚至可能導(dǎo)致數(shù)據(jù)丟失。本文將詳細(xì)介紹PCB
    的頭像 發(fā)表于 01-17 14:33 ?415次閱讀
    <b class='flag-5'>pcb</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機(jī)制是什么

    如何使用SigXplorer進(jìn)行的仿真

    (Crosstalk)是信號(hào)完整性(SignalIntegrity)的核心問(wèn)題之一,尤其在當(dāng)今的高密度電路板設(shè)計(jì),其影響愈發(fā)顯著。當(dāng)電路板上的走線密度增大時(shí),各線路間的電磁耦合
    的頭像 發(fā)表于 01-06 08:12 ?2179次閱讀
    如何使用SigXplorer進(jìn)行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真

    怎么樣抑制PCB設(shè)計(jì)

    空間中耦合的電磁場(chǎng)可以提取為無(wú)數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號(hào)在受害網(wǎng)絡(luò)上可以分成前向串?dāng)_和反向Sc,這個(gè)兩個(gè)信號(hào)極性相同;由耦合電感產(chǎn)生的
    發(fā)表于 12-28 16:14 ?302次閱讀
    怎么樣抑制<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    什么是crosstalk?它是如何產(chǎn)生的?

    是芯片后端設(shè)計(jì)中非常普遍的現(xiàn)象,它會(huì)造成邏輯信號(hào)的預(yù)期之外的變化。消除的影響是后端的一個(gè)重要課題。
    的頭像 發(fā)表于 12-06 15:38 ?968次閱讀

    如何減少PCB板內(nèi)的

    如何減少PCB板內(nèi)的
    的頭像 發(fā)表于 11-24 17:13 ?613次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b>板內(nèi)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>