在硬件設(shè)計(jì)過(guò)程中,當(dāng)原理圖設(shè)計(jì)完成后需要提交EDA團(tuán)隊(duì)進(jìn)行PCB的繪制,其中傳輸線阻抗的控制是重要的一項(xiàng)內(nèi)容。在提交PCB設(shè)計(jì)說(shuō)明書(shū)時(shí),需要對(duì)線寬/線間距做出要求;在PCB設(shè)計(jì)過(guò)程中,需要與EDA設(shè)計(jì)人員進(jìn)行溝通,可能會(huì)對(duì)線寬/線間距、相鄰層厚度做適當(dāng)調(diào)整;在提交PCB制版后,廠家會(huì)結(jié)合實(shí)際生產(chǎn)條件進(jìn)行阻抗調(diào)整,這也需要硬件開(kāi)發(fā)人員進(jìn)行確認(rèn)。因此,作為硬件開(kāi)發(fā)人員,需要對(duì)傳輸線阻抗的原理和計(jì)算方法有所了解。傳輸線阻抗控制主要有兩種:?jiǎn)味俗杩购筒罘肿杩?。單端阻抗的阻值一般控制?0歐姆左右,差分阻抗一般控制在100歐姆左右。接下來(lái)介紹傳輸線特征阻抗的等效模型,并結(jié)合具體單板PCB設(shè)計(jì),介紹如何利用Polar Si9000工具進(jìn)行特征阻抗的計(jì)算。
一、傳輸線的等效模型
1. 等效模型及參數(shù)
圖1:傳輸線等效模型傳輸線等效模型如圖1示,其中各參數(shù)如下:1、銅層厚度(T1)2、PCB板跡線的上下線寬(W2,W1)3、絕緣層厚度(H1)4、介電常數(shù)(Er1)5、若為差分線,則還有一個(gè)參數(shù)線間距(S1)。2.參數(shù)說(shuō)明
特征阻抗主要與線寬,絕緣層厚度等參數(shù)有關(guān)。線寬越大,特征阻抗越??;絕緣層越厚,相應(yīng)的特征阻抗越大。阻抗控制采用以下參數(shù):介質(zhì)常數(shù)(Er1):4.0,F(xiàn)R4材料。下線寬(W1):設(shè)計(jì)線寬(假設(shè)為W);上線寬(W2):外層走線=W-1; 內(nèi)層走線=W-0.5;銅層厚度(T1):分為表層與內(nèi)層,如下表。需電鍍填銅層銅厚(表層):電鍍填銅層基銅銅厚(OZ) | 1/3 OZ | 1/2OZ | 1 OZ |
計(jì)算銅厚(mil) | 1.7 | 2.0 | 2.7 |
非電鍍填銅層銅厚(OZ) | 1/2OZ | 1 OZ | 1.5OZ |
計(jì)算銅厚(mil) | 0.6 | 1.2 | 2.56 |
二、具體計(jì)算實(shí)例:
計(jì)算所使用的PCB模型為某低速業(yè)務(wù)板工裝測(cè)試背板,有18層,其結(jié)構(gòu)如下:表1:L1 | --------------------------------------- | 0.5oz +電鍍 |
PP 2116 4.495mil | ||
L2 | 1oz | |
CORE 0.21 8.27mil | ||
L3 | --------------------------------------- | 1oz |
PP 1080+7628 9.445mil | ||
L4 | --------------------------------------- | 1oz |
CORE 0.21 8.27mil | ||
L5 | --------------------------------------- | 1oz |
PP 1080+7628 9.445mil | ||
L6 | --------------------------------------- | 1oz |
CORE 0.21 8.27mil | ||
L7 | --------------------------------------- | 1oz |
PP 1080+7628 9.82mil | ||
L8 | --------------------------------------- | 1oz |
CORE 0.15 5.9mil | ||
L9 | --------------------------------------- | 1oz |
PP 3313 3.42mil | ||
CORE 1(0.5oz) 37.99mil | ||
PP 3313 3.37mil | ||
L10 | --------------------------------------- | 1oz |
CORE 0.15 5.9mil | ||
L11 | --------------------------------------- | 1oz |
PP 1080+7628 9.8325mil | ||
L12 | --------------------------------------- | 1oz |
CORE 0.21 8.27mil | ||
L13 | --------------------------------------- | 1oz |
PP 1080+7628 9.4575mil | ||
L14 | --------------------------------------- | 1oz |
CORE 0.21 8.27mil | ||
L15 | --------------------------------------- | 1oz |
PP 1080+7628 9.445mil | ||
L16 | --------------------------------------- | 1oz |
CORE 0.21 8.27mil | ||
L17 | --------------------------------------- | 1oz |
PP 2116 4.495mil | ||
L18 | ---------------------------------------- | 0.5oz+電鍍 |
阻抗計(jì)算值 | ||||||
層別 | 調(diào)整線寬/線間距 | 計(jì)算值(ohm) | H1(mil) | Er1 | H2(mil) | Er2 |
L1/18 | 7.6 mil to 7 mil | 49.6 | 4.5 | 3.95 | ||
L1/18 | 7/13.5 mil to 5.9/14.6 mil | 98.3 | 4.5 | 3.95 | ||
L3/16/5/14 | 7.6 mil | 49.6 | 8.27 | 3.95 | 10.7 | 3.93 |
L3/16/5/14 | 7/13.5 mil | 98.1 | 8.27 | 3.95 | 10.7 | 3.93 |
L7/12 | 7.6 mil | 50 | 8.27 | 3.95 | 11.07 | 3.93 |
L7/12 | 7/13.5 mil | 98.7 | 8.27 | 3.95 | 11.07 | 3.93 |
L9/10 | 7.6 mil to 8 mil | 51.5 | 5.9 | 3.65 | 53.18 | 3.89 |
L9/10 | 7/13.5 mil | 99.1 | 5.9 | 3.65 | 53.18 | 3.89 |
L9的屏蔽層為: | L8/L11 | |||||
L10的屏蔽層為: | L8/L11 | |||||
其他層鄰層屏蔽 | ||||||
2.1 表層(L1/L18)單端阻抗計(jì)算:(單位:mil)
參數(shù)說(shuō)明:H1為絕緣層的厚度4.5mil;W1= 7.0mil;W2= W1-1=6.0mil;T1=2. 0 mil;Er1=4;計(jì)算結(jié)果:Z0=53.99歐姆。加工后的實(shí)際阻抗應(yīng)為:Z0′=Z0-3=50.99歐姆與廠家所給出的阻抗值基本一致。2.2表層(L1/L18)差分線阻抗計(jì)算:(單位:mil)
參數(shù)說(shuō)明:H1為絕緣層的厚度4.5mil;W1= 5.9mil;W2=4.9mil;S1= 14.6 mil;T1=2.2mil;Er1=4;計(jì)算結(jié)果:Z0=110.78歐姆。加工后的實(shí)際阻抗應(yīng)為:Z0′=Z0-9=101.78歐姆與廠家所給出的阻抗值基本一致。2.3內(nèi)層(L3/L10)單端阻抗計(jì)算:(單位:mil)
以L3層為例,參數(shù)設(shè)置如下:參數(shù)說(shuō)明:H1為絕緣層厚度8.27mil。Er1為3.95;W1=7.6 mil;W2= W1-0.5=7.1mil;T1=1.2mil;Er2 =3.93;H2為芯板的厚度加上銅箔的厚度為10.7mil計(jì)算結(jié)果:Z0=49.91歐姆。與廠家所給出的阻抗值基本一致。2.4內(nèi)層差分線(L3/L10)阻抗計(jì)算: (單位:mil)
以L3層為例,參數(shù)設(shè)置如下:參數(shù)說(shuō)明:H1為絕緣層的厚度8.27mil。Er1為3.95;W1 =7 mil;W2= W1-0.5=6.5mil;S1 =13.5 mil;T1=1.2mil;Er2 =3.93;H2為絕緣層的厚度加上銅箔的厚度,為10.7mil計(jì)算結(jié)果:Z0=98.86歐姆。與廠家所給出的阻抗值基本一致。2.5 相鄰信號(hào)層的阻抗計(jì)算
理論上相鄰信號(hào)層的阻抗計(jì)算應(yīng)該用如下模型,如第9第10兩層。但是這樣非常繁瑣,可以簡(jiǎn)化成2.3,2.4中所述的模型,實(shí)際廠家給出的參數(shù)也證明了這一點(diǎn)。只要將H1,H2,Er1 ,Er1作相應(yīng)調(diào)整即可,具體參數(shù)見(jiàn)表1,表2中所示。三、總結(jié)
本文介紹了傳輸線特征阻抗的等效模型,并結(jié)合具體單板PCB設(shè)計(jì),介紹了利用Polar Si9000工具計(jì)算特征阻抗的方法,希望能對(duì)大家有所幫助。審核編輯 :李倩
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
阻抗
+關(guān)注
關(guān)注
17文章
937瀏覽量
45787 -
PCB設(shè)計(jì)
+關(guān)注
關(guān)注
394文章
4669瀏覽量
85160 -
傳輸線
+關(guān)注
關(guān)注
0文章
374瀏覽量
23983
原文標(biāo)題:【PCB設(shè)計(jì)】傳輸線特征阻抗的計(jì)算方法及實(shí)例
文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
輸入阻抗、輸出阻抗、阻抗匹配到底是個(gè)啥?
在原信號(hào)上將會(huì)改變?cè)盘?hào)的形狀。如果傳輸線的特征阻抗跟負(fù)載阻抗不相等(即不匹配)時(shí),在負(fù)載端就會(huì)產(chǎn)生反射。為什么阻抗不匹配時(shí)會(huì)產(chǎn)生反射以及
發(fā)表于 06-01 08:08
掌握了這個(gè)分析方法,實(shí)現(xiàn)傳輸線阻抗5%的加工公差不是夢(mèng)!
高速先生成員--黃剛
傳輸線阻抗控制對(duì)系統(tǒng)性能的重要性不言而喻,每一家的PCB加工板廠都在往能控制更嚴(yán)格的阻抗公差這個(gè)目標(biāo)而不斷努力。但是我們也知道,傳輸線
發(fā)表于 03-25 18:05
掌握了這個(gè)分析方法,實(shí)現(xiàn)傳輸線阻抗5%的加工公差不是夢(mèng)!
傳輸線結(jié)構(gòu)很多因素都會(huì)影響阻抗,例如線寬、介質(zhì)厚度、介電常數(shù)、銅厚等,那大家有沒(méi)有想過(guò)到底哪個(gè)因素最影響阻抗呢?學(xué)會(huì)了本文的分析方法,或許有一天阻抗加工公差控制到5%也很可能哦!
信號(hào)傳輸使用傳輸電纜的電路原理
不同電平不同速率的信號(hào)傳輸。請(qǐng)問(wèn)有關(guān)信號(hào)線傳輸理論在哪本書(shū)里,與電磁波和電磁場(chǎng)的聯(lián)系大不大?在應(yīng)用中主要是利用了傳輸線的那些優(yōu)點(diǎn),傳輸線材質(zhì)
發(fā)表于 01-30 13:59
PCB的傳輸線結(jié)構(gòu)
傳輸線的定義是有信號(hào)回流的信號(hào)線(由兩條一定長(zhǎng)度導(dǎo)線組成,一條是信號(hào)傳播路徑,另一條是信號(hào)返回路徑。),很常見(jiàn)的傳輸線也就是我們PCB板上的走線。
發(fā)表于 01-15 15:13
?321次閱讀
如何解決PCB設(shè)計(jì)總是有阻抗不連續(xù)?
如果傳輸線是各向同性的,那么只要信號(hào)在傳輸,就始終存在一個(gè)電流 I,而如果信號(hào)的輸出電壓為 V,在信號(hào)傳輸過(guò)程中,傳輸線就會(huì)等效成一個(gè)電阻,
發(fā)表于 01-09 16:15
?288次閱讀
電感等效模型阻抗公式推導(dǎo)
電感等效模型阻抗是電感元件在電磁場(chǎng)中對(duì)電流和電壓的響應(yīng)的量化描述。在電路分析和設(shè)計(jì)中,電感等效模型的阻抗
傳輸線損耗:模型和方程式
關(guān)鍵要點(diǎn)傳輸線使用導(dǎo)納模型,而不是更熟悉的阻抗模型。對(duì)于特定長(zhǎng)度下的傳輸線,模型差異很大。通過(guò)對(duì)
傳輸線在阻抗匹配時(shí)串聯(lián)端接電阻為什么要靠近發(fā)送端?
傳輸線在阻抗匹配時(shí)串聯(lián)端接電阻為什么要靠近發(fā)送端? 傳輸線在阻抗匹配時(shí),串聯(lián)端接電阻靠近發(fā)送端的原因有多個(gè)方面。 首先,了解傳輸線的基本原理
評(píng)論