0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析倒裝芯片和晶片級(jí)封裝技術(shù)及其應(yīng)用

jt_rfid5 ? 來源:半導(dǎo)體封裝工程師之家 ? 2023-12-11 18:15 ? 次閱讀

1引言

半導(dǎo)體技術(shù)的進(jìn)步大大提高了芯片晶體管數(shù)量和功能,這一集成規(guī)模在幾年前是無法想象的。因此,如果沒有IC封裝技術(shù)快速的發(fā)展,不可能實(shí)現(xiàn)便攜式電子產(chǎn)品的設(shè)計(jì)。在消費(fèi)類產(chǎn)品小型化和更輕、更薄發(fā)展趨勢(shì)的推動(dòng)下,制造商開發(fā)出更小的封裝類型。最小的封裝當(dāng)然是芯片本身,圖1描述了IC從晶片到單個(gè)芯片的實(shí)現(xiàn)過程,圖2為一個(gè)實(shí)際的晶片級(jí)封裝(CSP)。

405b4ffc-980d-11ee-8b88-92fbcf53809c.png

40657446-980d-11ee-8b88-92fbcf53809c.png

晶片級(jí)封裝的概念起源于1990年,在1998年定義的CSP分類中,晶片級(jí)CSP是多種應(yīng)用的一種低成本選擇,這些應(yīng)用包括EEPROM等引腳數(shù)量較少的器件,以及ASIC微處理器。CSP采用晶片級(jí)封裝(WLP)工藝加工, WLP的主要優(yōu)點(diǎn)是所有裝配和測(cè)試都在晶片上進(jìn)行。隨著晶片尺寸的增大、管芯的縮小, WLP的成本不斷降低。作為最早采用該技術(shù)的公司, Dallas Semiconductor在1999年便開始銷售晶片級(jí)封裝產(chǎn)品。

2命名規(guī)則

業(yè)界在WLP的命名上還存在分歧。CSP晶片級(jí)技術(shù)非常獨(dú)特,封裝內(nèi)部并沒有采用鍵合方式。封裝芯片的命名也存在分歧。常用名稱有:倒裝芯片(STMicroelectronics和Dallas Semiconductor TM )、CSP、晶片級(jí)封裝、WLCSP、WL- CSP、MicroSMD(Na-tional Semiconductor)、UCSP (Maxim Integrated Prod-ucts)、凸起管芯以及MicroCSP(Analog Devices)等。

對(duì)于Maxim/Dallas Semiconductor ,“倒裝芯片”和“晶片級(jí)封裝”,最初是所有晶片級(jí)封裝的同義詞。過去幾年中,封裝也有了進(jìn)一步地細(xì)分。在本文以及所有Maxim資料中,包括公司網(wǎng)站,“倒裝芯片”是指焊球具有任意形狀、可以放在任何位置的晶片級(jí)封裝管芯(邊沿有空隙)?!熬?jí)封裝”是指在間隔規(guī)定好的柵格上有焊球的晶片級(jí)封裝管芯。圖3解釋了這些區(qū)別,值得注意的是,并不是所有柵格位置都要有焊球。圖3中的倒裝芯片尺寸反映了第一代Dallas Semiconductor的WLP產(chǎn)品;晶片級(jí)封裝尺寸來自各個(gè)供應(yīng)商,包括Maxim。目前, Maxim和Dallas Semiconductor推出的新型晶片級(jí)封裝產(chǎn)品的標(biāo)稱尺寸如表1所列。

4072a1d4-980d-11ee-8b88-92fbcf53809c.png

4082cf46-980d-11ee-8b88-92fbcf53809c.png

3晶片級(jí)封裝(WLP)技術(shù)

提供WLP器件的供應(yīng)商要么擁有自己的WLP生產(chǎn)線,要么外包封裝工藝。各種各樣的生產(chǎn)工藝必須能夠滿足用戶的要求,確保最終產(chǎn)品的可靠性。美國(guó)亞利桑那州鳳凰城的FCI、美國(guó)北卡羅萊納州的Unitive建立了WLP技術(shù)標(biāo)準(zhǔn),產(chǎn)品名為UltraCSP (FCI)和Xtreme (Unitive)。Amkor在并購(gòu)Unitive后,為全世界半導(dǎo)體行業(yè)提供WLP服務(wù)。

在電路/配線板上,將芯片和走線連接在一起的焊球最初采用錫鉛共晶合金(Sn63Pb37)。為了減少電子產(chǎn)品中的有害物質(zhì)(RoHS) ,半導(dǎo)體行業(yè)不得不采用替代材料,例如無鉛焊球(Sn96.5Ag3Cu0.5)或者高鉛焊球(Pb95Sn5)。每種合金都有其熔點(diǎn),因此,在元器件組裝回流焊工藝中,溫度曲線比較特殊,在特定溫度上需保持一段時(shí)間。

集成電路的目的在于提供系統(tǒng)所需的全部電子功能,并能夠裝配到特定封裝中。芯片上的鍵合焊盤通過線鍵合連接至普通封裝的引腳上。普通封裝的設(shè)計(jì)原則要求鍵合焊盤位于芯片周界上。為避免同一芯片出現(xiàn)兩種設(shè)計(jì)(一種是普通封裝,另一種是CSP) ,需要重新分配層連接焊球和鍵合焊盤。

4晶片級(jí)封裝器件的可靠性

晶片級(jí)封裝(倒裝芯片和UCSP)代表一種獨(dú)特的封裝外形,不同于利用傳統(tǒng)的機(jī)械可靠性測(cè)試的封裝產(chǎn)品。封裝的可靠性主要與用戶的裝配方法、電路板材料以及其使用環(huán)境有關(guān)。用戶在考慮使用WLP型號(hào)之前,應(yīng)認(rèn)真考慮這些問題。首先必須進(jìn)行工作壽命測(cè)試和抗潮濕性能測(cè)試,這些性能主要由晶片制造工藝決定。機(jī)械壓力性能對(duì)WLP而言是比較大的問題,倒裝芯片和UCSP直接焊接后,與用戶的PCB連接,可以緩解封裝產(chǎn)品鉛結(jié)構(gòu)的內(nèi)部壓力。因此,必須保證焊接觸點(diǎn)的完整性。

5結(jié)束語

目前的倒裝芯片和CSP還屬于新技術(shù),處于發(fā)展階段。正在研究改進(jìn)的措施是將采用背面疊片覆層技術(shù)(BSL) ,保護(hù)管芯的無源側(cè),使其不受光和機(jī)械沖擊的影響,同時(shí)提高激光標(biāo)識(shí)在光照下的可讀性。除了BSL ,還具有更小的管芯厚度,保持裝配總高度不變。Maxim UCSP尺寸(參見表1)說明了2007年2月產(chǎn)品的封裝狀況。依照業(yè)界一般的發(fā)展趨勢(shì),這些尺寸有可能進(jìn)一步減小。因此,在完成電路布局之前,應(yīng)該從各自的封裝外形上確定設(shè)計(jì)的封裝尺寸。

此外,了解焊球管芯W(wǎng)LP合金的組成也很重要,特別是器件沒有聲明或標(biāo)記為無鉛產(chǎn)品時(shí)。帶有高鉛焊球(Pb95Sn5)的某些器件通過了無鉛電路板裝配回流焊工藝測(cè)試,不會(huì)顯著影響其可靠性。采用共晶SnPb焊球的器件需要同類共晶SnPb焊接面,因此,不能用于無鉛裝配環(huán)境。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26855

    瀏覽量

    214317
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2244

    瀏覽量

    82267
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9609

    瀏覽量

    137658
  • CSP
    CSP
    +關(guān)注

    關(guān)注

    0

    文章

    123

    瀏覽量

    28021
  • IC封裝
    +關(guān)注

    關(guān)注

    4

    文章

    185

    瀏覽量

    26682

原文標(biāo)題:【光電集成】理解倒裝芯片和晶片級(jí)封裝技術(shù)及其應(yīng)用

文章出處:【微信號(hào):今日光電,微信公眾號(hào):今日光電】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    倒裝芯片晶片級(jí)封裝技術(shù)及其應(yīng)用

    WLP的命名上還存在分歧。CSP晶片級(jí)技術(shù)非常獨(dú)特,封裝內(nèi)部并沒有采用鍵合方式。封裝芯片的命名也
    發(fā)表于 08-27 15:45

    倒裝晶片的定義

      什么元件被稱為倒裝晶片(FC)?一般來說,這類元件具備以下特點(diǎn)?! 、倩氖枪?; ?、陔姎饷婕昂竿乖谠卤砻妫弧 、矍蜷g距一股為0.1~0.3 mm,球徑為0.06~0,.15 mm,外形尺寸
    發(fā)表于 11-22 11:01

    倒裝晶片的組裝工藝流程

    。然后再通過第二條生產(chǎn)線處理部分組裝的模 塊,該生產(chǎn)線由倒裝芯片貼片機(jī)和回流焊爐組成。底部填充工藝在專用底部填充生產(chǎn)線中完成,或與倒裝芯片生 產(chǎn)線結(jié)合完成。如圖1所示。圖1
    發(fā)表于 11-23 16:00

    倒裝晶片貼裝設(shè)備

      倒裝晶片(Flip Chip)貼裝屬于先進(jìn)半導(dǎo)體組裝(Advanced Semiconductor Assembly),常見的應(yīng)用有無線天線、藍(lán)牙、硬盤磁頭、元件封裝、智能傳感器和一些醫(yī)用高精密
    發(fā)表于 11-27 10:45

    理解倒裝芯片晶片級(jí)封裝技術(shù)及其應(yīng)用

    在消費(fèi)類產(chǎn)品小型化和更輕、更薄發(fā)展趨勢(shì)的推動(dòng)下,廠商開發(fā)了更小的封裝類型。實(shí)際上,封裝已經(jīng)成為新設(shè)計(jì)中選擇還是放棄某一器件的關(guān)鍵因素。本文首先定義了“倒裝芯片
    發(fā)表于 04-27 10:53 ?49次下載

    Maxim晶片級(jí)封裝安裝指南

    摘要:晶片級(jí)封裝(WLP)允許集成電路(IC)面向下安裝在印刷電路板(PCB)上,芯片的焊盤通過單獨(dú)的焊點(diǎn)與PCB連接。本文討論了晶片
    發(fā)表于 04-21 11:36 ?1729次閱讀

    晶片級(jí)封裝技術(shù)應(yīng)用手冊(cè)

    國(guó)際整流器公司的晶片級(jí)封裝(Wafer Level Package)器件將最近的芯片設(shè)計(jì)與最新的封裝技術(shù)
    發(fā)表于 05-19 18:18 ?0次下載
    <b class='flag-5'>晶片</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>應(yīng)用手冊(cè)

    倒裝芯片封裝的發(fā)展

    隨著倒裝芯片封裝在成本和性能上的不斷改進(jìn), 倒裝芯片 技術(shù)正在逐步取代引線鍵合的位置。
    發(fā)表于 10-19 11:42 ?5112次閱讀

    倒裝芯片CSP封裝

    芯片級(jí)封裝介紹本應(yīng)用筆記提供指引使用與PCB安裝設(shè)備相關(guān)的芯片級(jí)封裝。包括系統(tǒng)的PCB布局信息制造業(yè)工程師和制造工藝工藝工程師。 包概述 倒裝
    發(fā)表于 03-31 10:57 ?45次下載
    <b class='flag-5'>倒裝</b><b class='flag-5'>芯片</b>CSP<b class='flag-5'>封裝</b>

    LED倒裝晶片所需條件及其工藝原理與優(yōu)缺點(diǎn)的介紹

    稱其為倒裝晶片。 倒裝芯片的實(shí)質(zhì)是在傳統(tǒng)工藝的基礎(chǔ)上,將芯片的發(fā)光區(qū)與電極區(qū)不設(shè)計(jì)在同一個(gè)平面這時(shí)則由電極區(qū)面朝向燈杯底部進(jìn)行貼裝,可以省掉
    發(fā)表于 10-24 10:12 ?9次下載

    倒裝芯片 CSP 封裝

    倒裝芯片 CSP 封裝
    發(fā)表于 11-14 21:07 ?22次下載
    <b class='flag-5'>倒裝</b><b class='flag-5'>芯片</b> CSP <b class='flag-5'>封裝</b>

    倒裝芯片芯片級(jí)封裝的由來

    級(jí)封裝(WLP)技術(shù)的發(fā)展。接下來討論了使用晶圓級(jí)封裝器件的實(shí)際方面。討論的主題包括:確定給定器件的
    的頭像 發(fā)表于 10-16 15:02 ?880次閱讀

    理解倒裝芯片晶片級(jí)封裝技術(shù)及其應(yīng)用

    產(chǎn)品小型化和更輕、更薄發(fā)展趨勢(shì)的推動(dòng)下, 制造商開發(fā)出更小的封裝類型。最小的封裝當(dāng)然是芯片本身, 圖 1 描述了 IC 從晶片到單個(gè)芯片的實(shí)
    的頭像 發(fā)表于 12-14 17:03 ?490次閱讀
    理解<b class='flag-5'>倒裝</b><b class='flag-5'>芯片</b>和<b class='flag-5'>晶片</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>及其</b>應(yīng)用

    倒裝芯片晶片級(jí)封裝技術(shù)的區(qū)別

    半導(dǎo)體技術(shù)的進(jìn)步大大提高了芯片晶體管數(shù)量和功能, 這一集成規(guī)模在幾年前是無法想象的。因此, 如果沒有 IC 封裝技術(shù)快速的發(fā)展, 不可能實(shí)現(xiàn)便攜式電子產(chǎn)品的設(shè)計(jì)。
    發(fā)表于 12-15 17:16 ?521次閱讀
    <b class='flag-5'>倒裝</b><b class='flag-5'>芯片</b>和<b class='flag-5'>晶片</b><b class='flag-5'>級(jí)</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>的區(qū)別

    倒裝芯片封裝技術(shù)解析

    倒裝芯片是微電子電路先進(jìn)封裝的關(guān)鍵技術(shù)。它允許將裸芯片以面朝下的配置連接到封裝基板上,
    的頭像 發(fā)表于 10-18 15:17 ?224次閱讀
    <b class='flag-5'>倒裝</b><b class='flag-5'>芯片</b><b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>解析