0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談PCB設(shè)計中BGA走線的技巧

電子工程師 ? 來源:cg ? 2018-12-20 08:33 ? 次閱讀

BGA 是 PCB 上常用的組件,通常 CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以 bga 的型式包裝,簡言之,80﹪的高頻信號及特殊信號將會由這類型的 package 內(nèi)拉出。因此,如何處理 BGA package 的走線,對重要信號會有很大的影響。

通常環(huán)繞在BGA 附近的小零件,依重要性為優(yōu)先級可分為幾類:

1. by pass。

2. clock 終端 RC 電路。

3. damping(以串接電阻、排組型式出現(xiàn);例如 memory BUS 信號)

4. EMI RC 電路(以 dampin、C、pull height 型式出現(xiàn);例如 USB 信號)。

5. 其它特殊電路(依不同的 CHIP 所加的特殊電路;例如 CPU 的感溫電路)。

6. 40mil 以下小電源電路組(以 C、L、R 等型式出現(xiàn);此種電路常出現(xiàn)在 AGP CHIP or 含 AGP 功能之 CHIP 附近,透過 R、L 分隔出不同的電源組)。

7. pull low R、C。

8. 一般小電路組(以 R、C、Q、U 等型式出現(xiàn);無走線要求)。

9. pull height R、RP。

1-6 項的電路通常是 placement 的重點,會排的盡量靠近 BGA,是需要特別處理的。第 7 項電路的重要性次之,但也會排的比較靠近 BGA。8、9 項為一般性的電路,是屬于接上既可的信號。

相對于上述BGA 附近的小零件重要性的優(yōu)先級來說,在 ROUTING 上的需求如下:

1. by pass => 與 CHIP 同一面時,直接由 CHIP pin 接至 by pass,再由 by pass 拉出打 via 接 plane;與 CHIP 不同面時,可與 BGA 的 VCC、GND pin 共享同一個 via,線長請勿超越 100mil。

2. clock 終端 RC 電路 => 有線寬、線距、線長或包 GND 等需求;走線盡量短,平順,盡量不跨越 VCC 分隔線。

3. damping => 有線寬、線距、線長及分組走線等需求;走線盡量短,平順,一組一組走線,不可參雜其它信號。

4. EMI RC 電路 => 有線寬、線距、并行走線、包 GND等需求;依客戶要求完成。

5. 其它特殊電路 => 有線寬、包 GND 或走線凈空等需求;依客戶要求完成。

6. 40mil 以下小電源電路組 => 有線寬等需求;盡量以表面層完成,將內(nèi)層空間完整保留給信號線使用,并盡量避免電源信號在BGA 區(qū)上下穿層,造成不必要的干擾。

7. pull low R、C => 無特殊要求;走線平順。

8. 一般小電路組 => 無特殊要求;走線平順。

9. pull height R、RP => 無特殊要求;走線平順。

為了更清楚的說明 BGA 零件走線的處理,將以一系列圖標說明如下:

A. 將 BGA 由中心以十字劃分,VIA 分別朝左上、左下、右上、右下方向打;十字可因走線需要做不對稱調(diào)整。

B. clock 信號有線寬、線距要求,當其 R、C 電路與 CHIP 同一面時請盡量以上圖方式處理。

C. USB 信號在 R、C 兩端請完全并行走線。

D. by pass 盡量由 CHIP pin 接至 by pass 再進入 plane。無法接到的 by pass請就近下 plane。

E. BGA 組件的信號,外三圈往外拉,并保持原設(shè)定線寬、線距;VIA 可在零件實體及 3MM placement 禁置區(qū)間調(diào)整走線順序,如果走線沒有層面要求,則可以延長而不做限制。內(nèi)圈往內(nèi)拉或 VIA 打在 PIN 與 PIN 正中間。另外,BGA 的四個角落請盡量以表面層拉出,以減少角落的 VIA數(shù)。

F. BGA 組件的信號,盡量以輻射型態(tài)向外拉出;避免在內(nèi)部回轉(zhuǎn)。

F_2 為 BGA 背面 by pass 的放置及走線處理。

By pass 盡量靠近電源 pin。

F_3 為 BGA 區(qū)的 VIA 在 VCC 層所造成的狀況。

THERMAL VCC 信號在 VCC 層的導通狀態(tài)。

ANTI GND 信號在 VCC 層的隔開狀態(tài)。

因 BGA 的信號有規(guī)則性的引線、打 VIA,使得電源的導通較充足。

F_4 為 BGA 區(qū)的 VIA 在 GND 層所造成的狀況。

THERMAL GND 信號在 GND 層的導通狀態(tài)。

ANTI VCC 信號在 GND 層的隔開狀態(tài)。

因 BGA 的信號有規(guī)則性的引線、打 VIA,使得接地的導通較充足。

F_5 為 BGA 區(qū)的 Placement 及走線建議圖,以上所做的 BGA 走線建議,其作用在于:

1. 有規(guī)則的引線有益于特殊信號的處理,使得除表層外,其余走線層皆可以所要求的線寬、線距完成。

2. BGA 內(nèi)部的 VCC、GND 會因此而有較佳的導通性。

3. BGA 中心的十字劃分線可用于;當 BGA 內(nèi)部電源一種以上且不易于 VCC 層切割時,可于走線層處理(40~80MIL),至電源供應端?;?BGA 本身的 CLOCK、或其它有較大線寬、線距信號順向走線。

4. 良好的BGA走線及placement,可使BGA自身信號的干擾降至最低。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4315

    文章

    22941

    瀏覽量

    395601
  • BGA
    BGA
    +關(guān)注

    關(guān)注

    4

    文章

    527

    瀏覽量

    46678

原文標題:PCB設(shè)計中BGA走線經(jīng)驗談

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計高速模擬輸入信號方法及規(guī)則

    本文主要詳解PCB設(shè)計高速模擬輸入信號,首先介紹了PCB設(shè)計高速模擬輸入信號方法,其次闡
    發(fā)表于 05-25 09:06 ?9018次閱讀
    <b class='flag-5'>PCB設(shè)計</b>高速模擬輸入信號<b class='flag-5'>走</b><b class='flag-5'>線</b>方法及規(guī)則

    #硬聲創(chuàng)作季 PCB小知識:PCB設(shè)計小知識——如何處理BGA芯片的布局和

    BGAPCB加工
    Mr_haohao
    發(fā)布于 :2022年10月01日 21:49:21

    BGA器件如何?

    PCB設(shè)計:通常的BGA器件如何
    發(fā)表于 02-26 06:13

    PCB與擺件規(guī)則

    PCB設(shè)計PCB設(shè)計layout對PCB
    發(fā)表于 07-21 16:33 ?0次下載

    開關(guān)電源的PCB設(shè)計(布局、排版、)規(guī)范

    開關(guān)電源的PCB設(shè)計(布局、排版、)規(guī)范
    發(fā)表于 09-06 16:03 ?0次下載

    PCB設(shè)計布線的3種特殊技巧

    PCB設(shè)計布線的3種特殊技巧,學習資料,感興趣的可以看看。
    發(fā)表于 05-12 10:34 ?0次下載

    bga方法

    bga方法
    發(fā)表于 09-18 15:49 ?16次下載
    <b class='flag-5'>bga</b><b class='flag-5'>走</b><b class='flag-5'>線</b>方法

    pcb開窗怎么設(shè)計_PCB設(shè)計怎樣設(shè)置開窗

    本文主要介紹的是pcb開窗,首先介紹了PCB設(shè)計的開窗和亮銅,其次介紹了如何實現(xiàn)PCB開窗
    發(fā)表于 05-04 15:37 ?3.7w次閱讀
    <b class='flag-5'>pcb</b>開窗怎么設(shè)計_<b class='flag-5'>PCB設(shè)計</b>怎樣設(shè)置<b class='flag-5'>走</b><b class='flag-5'>線</b>開窗

    解析PCB設(shè)計的直角

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計
    的頭像 發(fā)表于 02-05 08:49 ?4083次閱讀
    解析<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的直角<b class='flag-5'>走</b><b class='flag-5'>線</b>

    高速PCB設(shè)計屏蔽的各項規(guī)則解析

    在高速的PCB設(shè)計,時鐘等關(guān)鍵的高速信號需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽
    發(fā)表于 03-15 14:05 ?5001次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b><b class='flag-5'>走</b><b class='flag-5'>線</b>屏蔽的各項規(guī)則解析

    高速PCB設(shè)計技巧

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計
    的頭像 發(fā)表于 07-01 15:24 ?5667次閱讀

    PCB設(shè)計:通常的BGA器件如何?資料下載

    電子發(fā)燒友網(wǎng)為你提供PCB設(shè)計:通常的BGA器件如何?資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可
    發(fā)表于 04-07 08:43 ?19次下載
    <b class='flag-5'>PCB設(shè)計</b>:通常的<b class='flag-5'>BGA</b>器件如何<b class='flag-5'>走</b><b class='flag-5'>線</b>?資料下載

    PCB設(shè)計蛇形的作用

    蛇形PCB設(shè)計中會遇到的一種比較特殊的線形式(如下圖所示),很多人不理解蛇形的意義,
    的頭像 發(fā)表于 03-30 18:14 ?4569次閱讀

    PCB設(shè)計BGA封裝焊盤設(shè)計

    BGA焊盤間距小于10mil,兩個BGA焊盤中間不可,因為的線寬間距都超出生產(chǎn)的工藝能
    發(fā)表于 05-11 11:45 ?1810次閱讀
    【<b class='flag-5'>PCB設(shè)計</b>】<b class='flag-5'>BGA</b>封裝焊盤<b class='flag-5'>走</b><b class='flag-5'>線</b>設(shè)計

    有關(guān)PCB以及如何為PCB設(shè)計正確的重要事項

    設(shè)計 PCB 變得非常容易, 由于可用的工具負載。對于正在接觸PCB設(shè)計的初學者來說, 他可能不太關(guān)心PCB中使用的特性。然而,當你爬上
    的頭像 發(fā)表于 05-13 15:15 ?5253次閱讀
    有關(guān)<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>以及如何為<b class='flag-5'>PCB設(shè)計</b>正確<b class='flag-5'>走</b><b class='flag-5'>線</b>的重要事項