FPGA/可編程邏輯器件(4)
FPGA具有可編程的延遲數(shù)字單元,在通信系統(tǒng)和各類電子設(shè)備中有著比較廣泛的應(yīng)用,比如同步通信系統(tǒng),時(shí)....
FPGA/可編程邏輯器件(2)
FPGA的工作頻率由FPGA芯片以及設(shè)計(jì)決定,可以通過(guò)修改設(shè)計(jì)或者更換更快的芯片來(lái)達(dá)到某些苛刻的要求....
FPGA工程師應(yīng)聘面試筆試解讀分析
FPGA 芯片并非單純局限于研究以及設(shè)計(jì)芯片,而是針對(duì)較多領(lǐng)域產(chǎn)品都能借助特定芯片模型予以優(yōu)化設(shè)計(jì)。....
Lichee Tang:基于Anlogic現(xiàn)場(chǎng)可編程門(mén)陣列
Lichee Tang是一塊很便宜的FPGA開(kāi)發(fā)板,使用了anlogic的EG4S20BG256芯片....
程序設(shè)計(jì):設(shè)計(jì)不同的語(yǔ)法
C語(yǔ)言是僅產(chǎn)生少量的機(jī)器語(yǔ)言以及不需要任何運(yùn)行環(huán)境支持便能運(yùn)行的高效率程序設(shè)計(jì)語(yǔ)言。盡管C語(yǔ)言提供了....
FPGA產(chǎn)生任意頻率正弦波,AM、FM、ASK、PSK
正弦信號(hào)發(fā)生器(Sinusoidal signal generator)是在電子電路設(shè)計(jì)、自動(dòng)控制系....
FPGA的內(nèi)部結(jié)構(gòu)與組成分析
FPGA利用小型查找表(16×1RAM)來(lái)實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器....
由FPGA構(gòu)成的電路結(jié)構(gòu)與性能分析
FPGA 器件屬于專用集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門(mén)電路....
FPGA技術(shù)的基本概念介紹
FPGA設(shè)計(jì)不是簡(jiǎn)單的芯片研究,主要是利用 FPGA 的模式進(jìn)行其他行業(yè)產(chǎn)品的設(shè)計(jì)。 與 ASIC ....
至簡(jiǎn)設(shè)計(jì)法:設(shè)計(jì)使用與不使用的語(yǔ)法
C語(yǔ)言應(yīng)用范圍廣泛,具備很強(qiáng)的數(shù)據(jù)處理能力,不僅僅是在軟件開(kāi)發(fā)上,而且各類科研都需要用到C語(yǔ)言,適于....
至簡(jiǎn)設(shè)計(jì)法:電路設(shè)計(jì)的語(yǔ)法講解
運(yùn)算符用于執(zhí)行程序代碼運(yùn)算,會(huì)針對(duì)一個(gè)以上操作數(shù)項(xiàng)目來(lái)進(jìn)行運(yùn)算。大致可以分為5種類型:算術(shù)運(yùn)算符、連....
至簡(jiǎn)設(shè)計(jì)法:運(yùn)算符
C語(yǔ)言是一種計(jì)算機(jī)程序設(shè)計(jì)語(yǔ)言,它既具有高級(jí)語(yǔ)言的特點(diǎn),又具有匯編語(yǔ)言的特點(diǎn)。
正標(biāo)與反標(biāo)的概念及FPGA設(shè)計(jì)流程
FPGA利用小型查找表(16×1RAM)來(lái)實(shí)現(xiàn)組合邏輯,每個(gè)查找表連接到一個(gè)D觸發(fā)器的輸入端,觸發(fā)器....
反編譯國(guó)產(chǎn)掌機(jī)代代星的內(nèi)核并運(yùn)行在FPGA上
這是國(guó)外一個(gè)著名的搗鼓硬件的老外反編譯國(guó)產(chǎn)掌機(jī)代代星的內(nèi)核并運(yùn)行在自制的FPGA上的視頻,這老外還提....
基于intel FPGA NIOS開(kāi)發(fā)入門(mén)教程
Nios Ⅱ處理器具有完善的軟件開(kāi)發(fā)套件,包括編譯器、集成開(kāi)發(fā)環(huán)境(IDE)、JTAG調(diào)試器、實(shí)時(shí)操....
5G無(wú)線解決方案Powered by Xilinx
只有 Xilinx 能夠提供這樣一個(gè)靈活的、基于標(biāo)準(zhǔn)的解決方案,融軟件可編程能力、多標(biāo)準(zhǔn)多頻帶硬件優(yōu)....
華為大疆展訊FPGA工程師面試筆試解讀
FPGA設(shè)計(jì)的主要難點(diǎn)是熟悉硬件系統(tǒng)以及內(nèi)部資源,保證設(shè)計(jì)的語(yǔ)言能夠?qū)崿F(xiàn)元器件之間的有效配合,提高程....
FPGA的組成結(jié)構(gòu)及優(yōu)缺點(diǎn)介紹
EEVBlog是一個(gè)講解電子設(shè)計(jì)相關(guān)知識(shí)的視頻博客,主播Dave Jones居住在澳大利亞的悉尼。這....
如何借助Xilinx FPGA和MATLAB技術(shù)加速機(jī)器學(xué)習(xí)應(yīng)用
本演講將結(jié)合FPGA在機(jī)器學(xué)習(xí)的發(fā)展趨勢(shì)、應(yīng)用和需求,特別介紹在基于MATLAB?完成深度學(xué)習(xí)算法設(shè)....
SF-EP1C學(xué)習(xí)板:基于SDRAM讀寫(xiě)的串口調(diào)試實(shí)驗(yàn)
通常DRAM是有一個(gè)異步接口的,這樣它可以隨時(shí)響應(yīng)控制輸入的變化。而SDRAM有一個(gè)同步接口,在響應(yīng)....
SF-EP1C學(xué)習(xí)板:DIY數(shù)碼相框
數(shù)碼相框通常直接插上相機(jī)的存儲(chǔ)卡展示照片,當(dāng)然更多的數(shù)碼相框會(huì)提供內(nèi)部存儲(chǔ)空間以接外接存儲(chǔ)卡功能。
SF-EP1C學(xué)習(xí)板:基于M4K塊配置ROM的字符數(shù)據(jù)存儲(chǔ)VGA顯示實(shí)驗(yàn)
ROM為只讀存儲(chǔ)器,除了固定存儲(chǔ)數(shù)據(jù)、表格、固化程序外,在組合邏輯電路中也有著廣泛用途。
SF-EP1C學(xué)習(xí)板:基于M4K塊的單口RAM配置仿真實(shí)驗(yàn)
隨機(jī)存取存儲(chǔ)器(RAM)既可向指定單元存入信息又可從指定單元讀出信息。任何RAM中存儲(chǔ)的信息在斷電后....
BJ-EPM240學(xué)習(xí)板:I2C通信實(shí)驗(yàn)
在硬件上,I2C總線只需要一根數(shù)據(jù)線和一根時(shí)鐘線兩根線,總線接口已經(jīng)集成在芯片內(nèi)部,不需要特殊的接口....
SF-EP1C學(xué)習(xí)板:基于74HC595的數(shù)碼管實(shí)驗(yàn)
74HC595是一個(gè)8位串行輸入、并行輸出的位移緩存器:并行輸出為三態(tài)輸出。在SCK 的上升沿,串行....
BJ-EPM240學(xué)習(xí)板:SRAM讀寫(xiě)實(shí)驗(yàn)
SRAM是靜態(tài)存儲(chǔ)方式,以雙穩(wěn)態(tài)電路作為存儲(chǔ)單元,SRAM不像DRAM一樣需要不斷刷新,而且工作速度....
SF-EP1C學(xué)習(xí)板:PLL配置仿真實(shí)驗(yàn)
鎖相環(huán)在工作的過(guò)程中,當(dāng)輸出信號(hào)的頻率與輸入信號(hào)的頻率相等時(shí),輸出電壓與輸入電壓保持固定的相位差值,....
BJ-EPM240學(xué)習(xí)板:串口通信實(shí)驗(yàn)
串口通信是指外設(shè)和計(jì)算機(jī)間,通過(guò)數(shù)據(jù)信號(hào)線 、地線、控制線等,按位進(jìn)行傳輸數(shù)據(jù)的一種通訊方式。這種通....