電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>PLD技術(shù)>Incisive 12.2版本融入Cadence驗(yàn)證IP,SoC驗(yàn)證效率提高50%

Incisive 12.2版本融入Cadence驗(yàn)證IP,SoC驗(yàn)證效率提高50%

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

Cadence首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證

Cadence宣布業(yè)內(nèi)首個(gè)DDR4 Design IP解決方案在28納米級(jí)芯片上得到驗(yàn)證
2012-09-10 09:53:241403

Cadence Incisive Enterprise Simulator將低功耗驗(yàn)證效率提升30%

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS),近日推出新版本Incisive Enterprise Simulator,該版本將復(fù)雜SoC的低功耗驗(yàn)證效率提高了30
2013-05-14 10:31:401832

設(shè)計(jì)和驗(yàn)證技術(shù)如何確保汽車SoC的功能安全

  確保汽車 SoC 在功能上安全還可以讓駕駛員和乘客對他們的車輛充滿信心。將安全驗(yàn)證集成到功能驗(yàn)證流程中可以是加快流程和管理符合 ISO 26262 等標(biāo)準(zhǔn)的工作的有效方法。
2022-06-15 16:09:403256

SoC芯片設(shè)計(jì)驗(yàn)證詳解

汽車外,還有很多其他行業(yè)也能從電子器件的增加受益,當(dāng)然保障功能安全是大的前提。本文討論SOC芯片設(shè)計(jì)驗(yàn)證、驗(yàn)證計(jì)劃和策略以及驗(yàn)證方法。它定義了功能模擬、功能覆蓋、
2023-07-31 23:45:12836

SoC驗(yàn)證平臺(tái)的FPGA綜合怎么實(shí)現(xiàn)?

SoC芯片的規(guī)模一般遠(yuǎn)大于普通的ASIC,同時(shí)深亞微米工藝帶來的設(shè)計(jì)困難等使得SoC設(shè)計(jì)的復(fù)雜度大大提高。仿真與驗(yàn)證SoC設(shè)計(jì)流程中最復(fù)雜、最耗時(shí)的環(huán)節(jié),約占整個(gè)芯片開發(fā)周期的50%~80%,采用
2019-10-11 07:07:07

SoC驗(yàn)證未來將朝什么方向發(fā)展?

SoC驗(yàn)證超越了常規(guī)邏輯仿真,但用于加速SoC驗(yàn)證的廣泛應(yīng)用的三種備選方法不但面臨可靠性問題,而且難以進(jìn)行權(quán)衡。而且,最重要的問題還在于硬件加速訪問權(quán)限、時(shí)機(jī)及其穩(wěn)定性。
2019-11-11 06:37:11

SoC設(shè)計(jì)與驗(yàn)證整合

由于片上系統(tǒng)(SoC)設(shè)計(jì)變得越來越復(fù)雜,驗(yàn)證面臨著巨大的挑戰(zhàn)。大型團(tuán)隊(duì)不斷利用更多資源來尋求最高效的方法,從而將新的方法學(xué)與驗(yàn)證整合在一起,并最終將設(shè)計(jì)與驗(yàn)證整合在一起。雖然我們知道實(shí)現(xiàn)驗(yàn)證計(jì)劃
2019-07-11 07:35:58

驗(yàn)證方法簡介

通用的驗(yàn)證相關(guān)實(shí)用程序。 OVM 版本將采用 Apache 2.0 許可,任何人都可以將 OVM 庫用于任何目的,包括創(chuàng)建衍生作品。 OVM 由 Cadence 和 Mentor Graphics
2022-02-13 17:03:49

ALLEGRO導(dǎo)出CSV格式的坐標(biāo)文件 該方案是本人使用cadence allegro 17.2版本驗(yàn)證

ALLEGRO導(dǎo)出CSV格式的坐標(biāo)文件該方案是本人使用cadence allegro 17.2版本驗(yàn)證。16.6版本驗(yàn)證。具體操作如下1、Tools→Reports2、找到placed component report并雙擊
2019-07-04 21:21:47

Veloce平臺(tái)在大規(guī)模SOC仿真驗(yàn)證中的應(yīng)用

Graphics公司Veloce驗(yàn)證平臺(tái)在超大規(guī)模IC系統(tǒng)中仿真驗(yàn)證的應(yīng)用。借助Veloce的高速和大容量的特性,極大的提高功能驗(yàn)證效率,解決由于芯片規(guī)模大FPGA無法驗(yàn)證的問題,保證芯片的按時(shí)投片
2010-05-28 13:41:35

fft ip核仿真的驗(yàn)證

我用quartus II調(diào)用modelsim仿真fft ip核,仿真結(jié)束后我想驗(yàn)證下數(shù)據(jù)是否正確,結(jié)果是:我用matlab生成同樣的整形數(shù)據(jù),然后用modelsim仿出的結(jié)果txt文件與用
2012-09-20 12:48:37

一個(gè)優(yōu)秀的SOC驗(yàn)證環(huán)境應(yīng)該具備哪些功能呢

小編前段時(shí)間幫客戶找到一些人解決了SOC驗(yàn)證環(huán)境的問題。在招人的時(shí)候我們和不少人進(jìn)行了溝通交流,從中發(fā)現(xiàn)SOC驗(yàn)證環(huán)境一千家公司有一千家公司的做法。那么一個(gè)優(yōu)秀的SOC驗(yàn)證環(huán)境應(yīng)該具備哪些功能呢
2022-05-31 11:39:18

什么是SoC驗(yàn)證平臺(tái)自動(dòng)化電路仿真?zhèn)慑e(cuò)功能?

隨著系統(tǒng)芯片(SoC)設(shè)計(jì)的體積與復(fù)雜度持續(xù)升高,驗(yàn)證作業(yè)變成了瓶頸:占了整個(gè)SoC研發(fā)過程中70%的時(shí)間。因此,任何能夠降低驗(yàn)證成本并能更早實(shí)現(xiàn)驗(yàn)證sign-off的方法都是眾人的注目焦點(diǎn)。
2019-08-26 07:06:04

關(guān)于功能驗(yàn)證、時(shí)序驗(yàn)證、形式驗(yàn)證、時(shí)序建模的論文

的新方法,提高驗(yàn)證效率。論文還研究了運(yùn)用形式驗(yàn)證的方法對RTL級(jí)和RTL級(jí)以及RTL級(jí)和門級(jí)網(wǎng)表進(jìn)行等價(jià)性驗(yàn)證。為了進(jìn)一步保證RTL級(jí)設(shè)計(jì)和對應(yīng)的全定制設(shè)計(jì)模塊之間功能的等價(jià)性,設(shè)計(jì)了一個(gè)能同時(shí)考察兩種
2011-12-07 17:40:14

基于VHDL語言的IP驗(yàn)證

onchip,片上系統(tǒng))開發(fā)效率和質(zhì)量的重要手段。如果能對IP核進(jìn)行驗(yàn)證、測試和集成.就可以加速SoC的設(shè)計(jì),而這需要從以下5個(gè)方面進(jìn)行考慮。代碼純化.指在代碼設(shè)計(jì)中及完成后進(jìn)行自定義的、IEEE標(biāo)準(zhǔn)
2021-09-01 19:32:45

如何設(shè)計(jì)和驗(yàn)證SoC

制用于將外部驗(yàn)證環(huán)境融入到在系統(tǒng)CPU上運(yùn)行的軟件。ST Microelectronics驗(yàn)證工程師可以使用VAL對內(nèi)部設(shè)計(jì)IP和外部驗(yàn)證組件進(jìn)行編程和配置。“我們?yōu)樵缙陧?xiàng)目開發(fā)的這個(gè)機(jī)制在模擬中運(yùn)行
2017-04-05 14:17:46

怎樣去構(gòu)建一種SoC系統(tǒng)驗(yàn)證平臺(tái)?

SoC系統(tǒng)驗(yàn)證平臺(tái)總體框架是怎樣的?SoC系統(tǒng)驗(yàn)證平臺(tái)如何去構(gòu)建?
2021-04-28 07:13:41

怎樣用C語言去啟動(dòng)SOC驗(yàn)證環(huán)境呢

上次說到CPU的boot,今天說說SOC環(huán)境的另外一種啟動(dòng)方式。用C啟動(dòng)SOC驗(yàn)證環(huán)境有幾個(gè)問題。一是CPU boot過程比較慢,每次仿真前都需要很長的一段初始化時(shí)間。二是IP驗(yàn)證環(huán)境的測試用例無法
2022-06-17 14:41:50

探究始于驗(yàn)證體系結(jié)構(gòu)的SoC IP方法

SoCIP有什么關(guān)系?如何去驗(yàn)證IP?
2021-04-28 06:02:37

有什么方法可以進(jìn)行混合信號(hào)SoC的全芯片驗(yàn)證嗎?

請問一下,如何利用AMSVF來進(jìn)行混合信號(hào)SoC的全芯片驗(yàn)證?
2021-05-06 07:56:08

求一種數(shù)?;旌?b class="flag-6" style="color: red">SoC設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法

固網(wǎng)短信電話專用SoC芯片介紹一種數(shù)?;旌?b class="flag-6" style="color: red">SoC設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法
2021-04-23 06:06:39

硬件驗(yàn)證方法簡明介紹

、包和庫,特別是半導(dǎo)體知識(shí)產(chǎn)權(quán) (IP) 核心設(shè)計(jì)過程,包括以下章節(jié):驗(yàn)證方法——概述驗(yàn)證方法——簡介驗(yàn)證 IP - 方法論的作用如何選擇驗(yàn)證方法基于標(biāo)準(zhǔn)的 IPSoC驗(yàn)證方法功能驗(yàn)證方法
2022-11-26 20:43:20

一種數(shù)?;旌?b class="flag-6" style="color: red">SoC 設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法

數(shù)?;旌闲盘?hào)仿真已經(jīng)成為SoC芯片驗(yàn)證的重要環(huán)節(jié)。文章以一款固網(wǎng)短信電話專用SoC芯片為例,介紹一種使用Synopsys公司的NanoSim-VCS協(xié)同仿真環(huán)境進(jìn)行仿真的驗(yàn)證方法,并給出驗(yàn)證結(jié)
2009-05-15 15:41:2619

一種數(shù)?;旌?b class="flag-6" style="color: red">SoC 設(shè)計(jì)協(xié)同仿真的驗(yàn)證方法

數(shù)模混合信號(hào)仿真已經(jīng)成為SoC芯片驗(yàn)證的重要環(huán)節(jié)。文章以一款固網(wǎng)短信電話專用SoC芯片為例,介紹一種使用Synopsys公司的NanoSim-VCS協(xié)同仿真環(huán)境進(jìn)行仿真的驗(yàn)證方法,并給出驗(yàn)證結(jié)
2009-05-15 15:41:265

基于VHDL語言的IP驗(yàn)證

探討了IP 核的驗(yàn)證與測試的方法及其和VHDL 語言在IC 設(shè)計(jì)中的應(yīng)用,并給出了其在RISC8 框架CPU 核中的下載實(shí)例。關(guān)鍵詞:IP 核;片上系統(tǒng);驗(yàn)證
2009-06-15 10:59:1432

各種驗(yàn)證技術(shù)在SoC設(shè)計(jì)中的應(yīng)用

本文針對目前芯片驗(yàn)證中出現(xiàn)的瓶頸問題,闡述了當(dāng)前流行的驗(yàn)證技術(shù)和部分硬件驗(yàn)證語言。文中介紹了SystemC 和E 語言,以及多種功能驗(yàn)證技術(shù)。最后通過對Rana接口芯片的功
2009-08-13 08:44:1927

SoC芯片驗(yàn)證技術(shù)的研究

近幾年來,SoC 技術(shù)已經(jīng)得到了迅速的發(fā)展,隨之而來的是 SoC 設(shè)計(jì)的驗(yàn)證也變得更加復(fù)雜,花費(fèi)的時(shí)間和人力成倍增加。一個(gè)SoC 芯片的驗(yàn)證可能會(huì)用到多種驗(yàn)證技術(shù),常用的 SoC
2009-08-31 10:33:2524

結(jié)合覆蓋率驅(qū)動(dòng)技術(shù)的RVM驗(yàn)證方法學(xué)在SOC驗(yàn)證中的應(yīng)用

        本文首先介紹RVM驗(yàn)證方法學(xué)和覆蓋率驅(qū)動(dòng)技術(shù),然后詳細(xì)分析如何使用結(jié)合覆蓋率驅(qū)動(dòng)技術(shù)的RVM驗(yàn)證方法學(xué)對SOC(System On Chip)進(jìn)行完備的功能驗(yàn)證, 最
2009-09-05 08:53:0015

SoC設(shè)計(jì)中采用ESL設(shè)計(jì)和驗(yàn)證方法

ESL 設(shè)計(jì)和驗(yàn)證方法使設(shè)計(jì)工程師能夠?qū)W⒂谀切┙o產(chǎn)品及IP 帶來差異化和價(jià)值的系統(tǒng)設(shè)計(jì)屬性,即功能性和性能。本文討論電子系統(tǒng)級(jí)(ESL)設(shè)計(jì)和驗(yàn)證方法學(xué)在系統(tǒng)級(jí)芯片(SoC)設(shè)
2009-11-30 16:15:1533

SoC驗(yàn)證環(huán)境搭建方法的研究

本文從SoC (System on a Chip)驗(yàn)證環(huán)境外在的框架結(jié)構(gòu)、內(nèi)在的驗(yàn)證數(shù)據(jù)的組織與管理和體現(xiàn)其工作原理的系統(tǒng)腳本的設(shè)計(jì)思想三方面出發(fā),討論SoC 驗(yàn)證環(huán)境的搭建方法,并搭建的驗(yàn)證環(huán)
2009-12-14 09:52:5822

一種基于事務(wù)的SoC功能驗(yàn)證方法

本文介紹了基于事務(wù)的SoC驗(yàn)證方法,詳細(xì)說明了事務(wù)、事務(wù)處理器的概念和事務(wù)級(jí)驗(yàn)證平臺(tái)的功能結(jié)構(gòu)。Synopsys公司的RVM驗(yàn)證方法學(xué)是當(dāng)前比較流行的基于事務(wù)的SoC驗(yàn)證方法,文中詳細(xì)
2010-02-24 11:44:048

提高算法驗(yàn)證以及目標(biāo)硬件實(shí)施的效率

提高算法驗(yàn)證以及目標(biāo)硬件實(shí)施的效率
2010-07-16 18:05:4212

無線溫度驗(yàn)證系統(tǒng) 支持多種驗(yàn)證 溫度壓力一體記錄儀

無線溫度驗(yàn)證系統(tǒng) 溫度壓力一體 溫度驗(yàn)證儀分有線系統(tǒng)與無線系統(tǒng)。有線的溫度驗(yàn)證系統(tǒng)精度低,價(jià)格相對于無線產(chǎn)品的價(jià)格要低廉的多,無線驗(yàn)證系統(tǒng)操作方便,節(jié)省時(shí)間,而有線布線特別麻煩。所以在某些全封閉
2023-12-20 10:10:23

IP驗(yàn)證增量仿真技術(shù)的運(yùn)用

IP驗(yàn)證增量仿真技術(shù)的運(yùn)用 驗(yàn)證涉及每個(gè)階段的迭代循環(huán):仿真、檢查結(jié)果,改變激勵(lì)或設(shè)計(jì)或調(diào)試設(shè)置,重新仿真并不斷重復(fù)。在系統(tǒng)調(diào)
2009-01-27 17:58:24834

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案 Cadence設(shè)計(jì)系統(tǒng)公司今天推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡享事務(wù)級(jí)建模(TLM)的好處。
2009-08-07 07:32:00674

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于

Cadence推出首個(gè)TLM驅(qū)動(dòng)式設(shè)計(jì)與驗(yàn)證解決方案提升基于RTL流程的開發(fā)效率 Cadence設(shè)計(jì)系統(tǒng)公司推出首個(gè)TLM驅(qū)動(dòng)式協(xié)同設(shè)計(jì)與驗(yàn)證解決方案和方法學(xué),使SoC設(shè)計(jì)師們可以盡
2009-08-11 09:12:18499

Cadence為PCI Express 3.0推出首款驗(yàn)證

Cadence為PCI Express 3.0推出首款驗(yàn)證解決方案 Cadence設(shè)計(jì)系統(tǒng)公司宣布其已經(jīng)開發(fā)了基于開放驗(yàn)證方法學(xué)(OVM)的驗(yàn)證IP(VIP)幫助開發(fā)者應(yīng)用最新的PCI Express Base Specification
2009-11-04 16:59:591142

設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型

設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型 設(shè)計(jì)用于SoC集成的復(fù)雜模擬及射頻模塊是一項(xiàng)艱巨任務(wù)。本文介紹的采用基于性能指標(biāo)規(guī)格來優(yōu)化設(shè)計(jì)(如PLL或ADC等)的方
2009-12-26 14:38:13557

芯邦采用Cadence Incisive Xtreme II

芯邦采用Cadence Incisive Xtreme III系統(tǒng)提升SoC驗(yàn)證實(shí)效  全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司今天宣布,位于中國深圳的、無晶圓廠集成電路設(shè)計(jì)領(lǐng)先企業(yè)芯邦科
2010-03-02 10:32:47573

用于SoC驗(yàn)證的(UVM)開源參考流程使EDA360的SoC

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司,今天宣布了業(yè)界最全面的用于系統(tǒng)級(jí)芯片(SoC驗(yàn)證的通用驗(yàn)證方法學(xué)(UVM)開源參考流程。為了配合Cadence EDA360中SoC實(shí)現(xiàn)能力的策略,
2010-06-28 08:29:142240

Cadence Incisive技術(shù)提升FPGA/ASIC設(shè)計(jì)效率

Cadence設(shè)計(jì)系統(tǒng)公司600多種新功能擴(kuò)展了指標(biāo)驅(qū)動(dòng)型驗(yàn)證(MDV)的范圍,幫助工程師實(shí)現(xiàn)更快、更全面的驗(yàn)證閉合與硅實(shí)現(xiàn)。
2011-01-13 11:26:17768

INCISIVE CONFORMAL ASIC

Cadence Incisive Conformal ASIC是Incisive驗(yàn)證平臺(tái)等效檢查解決方案的一部分,設(shè)計(jì)者無需測試向量就能驗(yàn)證和調(diào)試數(shù)百萬門的設(shè)計(jì)。它組合了業(yè)界最優(yōu)的等效檢查工具和擴(kuò)展功能檢查,數(shù)據(jù)路
2011-04-13 23:40:4517

計(jì)算所采用Cadence Incisive Xtreme Ⅲ

電子設(shè)計(jì)創(chuàng)新企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天宣布,中國科學(xué)院計(jì)算技術(shù)研究所(簡稱計(jì)算所)采用了Cadence? Incisive?Xtreme Ⅲ? 系統(tǒng),來加速其下一代6400萬門以上龍芯3號(hào)高級(jí)多
2011-05-27 10:49:34646

基于PCI接口的IP驗(yàn)證平臺(tái)

IP驗(yàn)證平臺(tái)采用6層板PCB設(shè)計(jì),使用獨(dú)立的外部時(shí)鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時(shí)鐘系統(tǒng)電路,滿足PCI總線的時(shí)鐘要求,使驗(yàn)證平臺(tái)高速,穩(wěn)定,可靠的工作。
2012-01-17 14:02:191501

龍芯處理器IP核的FPGA驗(yàn)證平臺(tái)設(shè)計(jì)

本文利用Altera公司的FPGA開發(fā)工具對皋于國產(chǎn)龍芯I號(hào)處理器IP核的SoC芯片進(jìn)行ASIC流片前的系統(tǒng)驗(yàn)證,全實(shí)時(shí)方式運(yùn)行協(xié)同設(shè)計(jì)所產(chǎn)生的硬件代碼和軟件代碼,構(gòu)建一個(gè)可獨(dú)立運(yùn)行、可現(xiàn)場
2012-04-21 15:22:013161

基于OVM驗(yàn)證平臺(tái)的IP芯片驗(yàn)證

  芯片驗(yàn)證的工作量約占整個(gè)芯片研發(fā)的70%,已然成為縮短芯片上市時(shí)間的瓶頸。應(yīng)用OVM方法學(xué)搭建SoC設(shè)計(jì)中的DMA IP驗(yàn)證平臺(tái),可有效提高驗(yàn)證效率。
2012-06-20 09:03:292627

Cadence驗(yàn)證IP為ARM AMBA 4協(xié)議大幅縮短驗(yàn)證周轉(zhuǎn)時(shí)間

電子設(shè)計(jì)創(chuàng)新企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司,今天宣布使用ARM AMBA協(xié)議類型的Cadence驗(yàn)證IP(VIP)實(shí)現(xiàn)多個(gè)成功驗(yàn)證項(xiàng)目,這是業(yè)界最廣泛使用的AMBA協(xié)議系列驗(yàn)證解決方案之一。頂尖客戶,包括
2012-11-07 08:21:52997

Cadence收購Evatronix IP業(yè)務(wù),進(jìn)軍云端市場

通過對Evatronix公司的收購,Cadence就能順理成章地進(jìn)入移動(dòng)、連線與云端市場領(lǐng)域。Evatronix公司提供的獲得芯片驗(yàn)證IP產(chǎn)品陣容,包括公認(rèn)的 USB 2.0 /3.0、顯示器
2013-05-20 09:27:462397

Cadence宣布提供業(yè)界首款HDMI 2.0驗(yàn)證IP

9月26日——全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克股票代碼:CDNS)今天宣布可提供業(yè)界首款支持全新HDMI 2.0規(guī)范的驗(yàn)證IP(VIP)。這款VIP使設(shè)計(jì)師們可以快速
2013-09-27 16:19:08857

Cadence Incisive 13.2平臺(tái)為 SoC 驗(yàn)證性能和生產(chǎn)率設(shè)定新標(biāo)準(zhǔn)

全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ: CDNS)今天發(fā)布了新版 Incisive? 功能驗(yàn)證平臺(tái),再一次為整體驗(yàn)證性能和生產(chǎn)率設(shè)定新標(biāo)準(zhǔn)。
2014-01-16 17:36:131047

Cadence收購Jasper Design Automation 擴(kuò)展其驗(yàn)證解決方案

日益增長的驗(yàn)證復(fù)雜性正推動(dòng)著包括形式分析的多種互補(bǔ)驗(yàn)證方法的需求,而 Jasper是快速增長形式分析行業(yè)的領(lǐng)導(dǎo)者,目標(biāo)針對各種復(fù)雜驗(yàn)證的挑戰(zhàn),Cadence與Jasper的結(jié)合將擴(kuò)大產(chǎn)業(yè)最強(qiáng)與最廣泛的系統(tǒng)驗(yàn)證產(chǎn)品的差異性優(yōu)勢。
2014-04-25 18:32:482326

SoC多語言協(xié)同驗(yàn)證平臺(tái)技術(shù)研究

SoC基于IP設(shè)計(jì)的特點(diǎn)使驗(yàn)證項(xiàng)目中多語言VIP(Verification IP)協(xié)同驗(yàn)證的需求不斷增加,給驗(yàn)證工作帶來了很大的挑戰(zhàn)。為了解決多語言VIP在SoC驗(yàn)證環(huán)境靈活重用的問題。提出了一種
2015-12-31 09:25:1312

基于IEEE1500標(biāo)準(zhǔn)的IP核測試殼的設(shè)計(jì)與驗(yàn)證

基于IEEE1500標(biāo)準(zhǔn)的IP核測試殼的設(shè)計(jì)與驗(yàn)證_馮燕
2017-01-07 19:00:3923

Cadence發(fā)布業(yè)界首款已通過產(chǎn)品流片驗(yàn)證的Xcelium并行仿真平臺(tái)

? 可以顯著縮短片上系統(tǒng)(SoC)面市時(shí)間。較Cadence上一代仿真平臺(tái),Xcelium? 單核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。
2017-03-01 15:57:053341

Cadence推出用于早期軟件開發(fā)的FPGA原型驗(yàn)證平臺(tái)Protium S1

2017年3月2日,上?!请娮樱绹?Cadence 公司,NASDAQ: CDNS)今日發(fā)布全新基于FPGA的Protium? S1原型驗(yàn)證平臺(tái)。借由創(chuàng)新的實(shí)現(xiàn)算法,平臺(tái)可顯著提高工程生產(chǎn)
2017-03-02 11:13:112744

參數(shù)化UVM IP驗(yàn)證環(huán)境(上)

參數(shù)化的IP是可配置的,這意味著在不同的SOCIP設(shè)計(jì)可以有不同的設(shè)計(jì)參數(shù),設(shè)計(jì)參數(shù)可以對應(yīng)到協(xié)議、端口號(hào)、端口名稱、以及內(nèi)部邏輯。大量的IP設(shè)計(jì)參數(shù)非常影響驗(yàn)證環(huán)境的構(gòu)建,比如testbench
2017-09-15 14:37:346

IP功能驗(yàn)證效率提升的十大技巧

功能驗(yàn)證正成為IP 驗(yàn)證的瓶頸,并影響到整個(gè)設(shè)計(jì)團(tuán)隊(duì)。設(shè)計(jì)工程師想方設(shè)法提高驗(yàn)證效率,以實(shí)現(xiàn)整個(gè)芯片設(shè)計(jì)的最佳利益。在這里,我們提供10 個(gè)簡單技巧,顯著提升您的IP 驗(yàn)證效率。 1.參與驗(yàn)證計(jì)劃
2017-10-19 09:17:238

基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證過程和方法

技術(shù)方法,驗(yàn)證SoC系統(tǒng)、DSP指令、硬件IP等。實(shí)驗(yàn)證明,此FPGA驗(yàn)證平臺(tái)能夠驗(yàn)證SoC設(shè)計(jì),提高了設(shè)計(jì)效率。
2017-11-17 03:06:0113138

利用FPGA軟硬件協(xié)同系統(tǒng)驗(yàn)證SoC系統(tǒng)的過程和方法

技術(shù)方法,驗(yàn)證SoC系統(tǒng)、DSP指令、硬件IP等。實(shí)驗(yàn)證明,此FPGA驗(yàn)證平臺(tái)能夠驗(yàn)證SoC設(shè)計(jì),提高了設(shè)計(jì)效率。
2017-11-17 03:06:013769

零成本快速完成 SoC 概念驗(yàn)證

本文檔內(nèi)容介紹了基于零成本快速完成 SoC 概念驗(yàn)證,供參考
2018-03-19 11:21:525

SoC設(shè)計(jì)的可擴(kuò)展驗(yàn)證解決方案

為了充分利用系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)帶來的優(yōu)點(diǎn),業(yè)界需要一種可以擴(kuò)展的驗(yàn)證解決方案,解決設(shè)計(jì)周期中各個(gè)階段的問題,縮短驗(yàn)證鴻溝。本文將探討可擴(kuò)展驗(yàn)證解決方案為何能夠以及如何解決SoC設(shè)計(jì)目前面臨的功能方面的嚴(yán)峻挑戰(zhàn),以達(dá)到提高設(shè)計(jì)生產(chǎn)力、保證設(shè)計(jì)質(zhì)量、縮短產(chǎn)品上市時(shí)間以及提高投資回報(bào)率的目的。
2018-06-04 03:13:00743

版圖驗(yàn)證方法說明

版圖驗(yàn)證是指采用專門的軟件工具,對版圖進(jìn)行幾個(gè)項(xiàng)目的驗(yàn)證,例如是否符合設(shè)計(jì)規(guī)則?版圖和電路圖是否一致?版圖是否存在短路、斷路及懸空的節(jié)點(diǎn)?借助于計(jì)算機(jī)和Cadence軟件的功能,對版圖設(shè)計(jì)進(jìn)行高效而全面的驗(yàn)證。經(jīng)過版圖驗(yàn)證后,一次流片成功率大大提高
2018-04-20 15:56:470

基于片上系統(tǒng)的SOC設(shè)計(jì)驗(yàn)證方案

在片上系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)中,驗(yàn)證這一環(huán)節(jié)日益重要,整個(gè)過程中花在驗(yàn)證的時(shí)間比重越來越大,主要原因在于隨著SOC 芯片復(fù)雜度的提高,驗(yàn)證的規(guī)模也成指數(shù)級(jí)的增加。系統(tǒng)芯片的時(shí)代已經(jīng)到來,在RTL級(jí)硬件
2018-06-01 07:18:001367

基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案

復(fù)旦大學(xué)微電子學(xué)院某國家重點(diǎn)實(shí)驗(yàn)室內(nèi)部教學(xué)視頻:基于ZYNQ FPGA與PC的IP設(shè)計(jì)與驗(yàn)證方案。 關(guān)鍵詞:IP設(shè)計(jì),IP驗(yàn)證,AXI總線協(xié)議,ARM,UDP傳輸,PYTHON
2019-08-06 06:16:001968

SoC設(shè)計(jì)中的互連驗(yàn)證中遇到的問題

在我們之前的博客中,我們提到驗(yàn)證NoC系統(tǒng)遠(yuǎn)遠(yuǎn)超出了事務(wù)路由檢查。我們能夠在SoC級(jí)別的復(fù)雜互連驗(yàn)證期間捕獲各種問題,其中NoC具有20多個(gè)總線主控器,80多個(gè)總線從器件,以及具有不同總線協(xié)議的多個(gè)
2019-08-12 11:22:542299

智能跟蹤SoC驗(yàn)證進(jìn)度的方法

,已成為驗(yàn)證進(jìn)程管理的棘手問題。本文主要跟小伙伴們聊一聊智能跟蹤SoC驗(yàn)證進(jìn)度的方法。 EDA工具兩大巨頭Synopsys和Cadence都有自己的驗(yàn)證計(jì)劃工具,分別是Synopsys公司
2021-03-28 10:52:023292

SoC設(shè)計(jì)中的驗(yàn)證技術(shù)有哪些

SoC設(shè)計(jì)中的驗(yàn)證技術(shù)有哪些。
2021-03-29 10:37:3012

Cadence推出下一代Palladium Z2和Protium X2系統(tǒng),革命性提升硅前硬件糾錯(cuò)及軟件驗(yàn)證速度

Cadence擁有最完整的IPSoC驗(yàn)證、硬件與軟件回歸測試及早期軟件開發(fā)的全系列解決方案。
2021-04-06 13:48:532431

如何提高PA的設(shè)計(jì)驗(yàn)證效率

的頻段與帶寬,使得測試驗(yàn)證的復(fù)雜度也隨之提高。 ? 如何提高PA的設(shè)計(jì)驗(yàn)證效率? ? 如何真實(shí)地反映PA本身的EVM指標(biāo)? ? 為什么經(jīng)常遇到不同的測試儀表平臺(tái)的EVM測試結(jié)果有很大差別? 相信這些都是大家在平時(shí)的工作中常遇到的困擾,基于此,我們總結(jié)
2021-11-05 15:24:342494

SK部署Cadence仿真器進(jìn)行FastSPICE功能驗(yàn)證

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,SK hynix Inc. 已部署 Cadence? Spectre? FX Simulator 仿真器,用于對其面向 PC 和移動(dòng)應(yīng)用的 DDR4 和 DDR5 DRAM 進(jìn)行基于 FastSPICE 的功能驗(yàn)證。
2022-04-08 14:49:001565

Cadence Clarity 3D Solver 2022版本發(fā)布 電磁設(shè)計(jì)同步分析功能提高效率

Cadence Clarity 3D Solver 2022版本發(fā)布 電磁設(shè)計(jì)同步分析功能提高效率 最新的電磁設(shè)計(jì)同步分析功能有助于提高 IC、IC 封裝和高性能 PCB 設(shè)計(jì)的速度。 美國加州
2022-04-29 14:42:294770

適用于復(fù)雜SoC的軟件定義驗(yàn)證驗(yàn)證環(huán)境

  擁有如此多的利益相關(guān)者和優(yōu)先事項(xiàng)正在推動(dòng)迫切需要一種更好的方法來完成 SoC 驗(yàn)證。軟件定義的驗(yàn)證驗(yàn)證環(huán)境和方法將使工程團(tuán)隊(duì)能夠交付復(fù)雜的 SoC,滿足上市時(shí)間,提供更徹底的檢查,并降低風(fēng)險(xiǎn)和成本。
2022-06-02 10:00:021034

Cadence推出15種新驗(yàn)證 IP(VIP)解決方案

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出 15 種新的驗(yàn)證 IP(VIP)解決方案,助力工程師迅速有效地驗(yàn)證設(shè)計(jì),以滿足最新標(biāo)準(zhǔn)協(xié)議的要求。
2022-06-06 11:18:212665

設(shè)計(jì)和驗(yàn)證技術(shù)如何確保汽車SoC的功能安全

  確保汽車 SoC 在功能上安全還可以讓駕駛員和乘客對他們的車輛充滿信心。將安全驗(yàn)證集成到功能驗(yàn)證流程中可以是加快流程和管理符合 ISO 26262 等標(biāo)準(zhǔn)的工作的有效方法。
2022-06-13 15:17:201177

SoC互連的功能和性能驗(yàn)證

  面對持續(xù)不斷的上市時(shí)間壓力和日益復(fù)雜的 SoC 設(shè)計(jì),很難找到不想從設(shè)計(jì)周期中縮短時(shí)間的工程師。特別是在高級(jí)節(jié)點(diǎn),驗(yàn)證 SoC 互連已成為一個(gè)耗時(shí)的步驟。但是,工具現(xiàn)在可以高效且有效地執(zhí)行周期精確的性能分析和互連驗(yàn)證
2022-06-14 10:12:171692

利用Systemverilog+UVM搭建soc驗(yàn)證環(huán)境

利用Systemverilog+UVM搭建soc驗(yàn)證環(huán)境
2022-08-08 14:35:055

Cadence Verisium驗(yàn)證平臺(tái)以AI助力瑞薩電子提高糾錯(cuò)效率

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,瑞薩電子(Renesas Electronics)已采用全新的人工智能(AI)驅(qū)動(dòng)的 Cadence Verisium 驗(yàn)證
2023-03-15 09:07:00539

為什么SoC驗(yàn)證一定需要FPGA原型驗(yàn)證呢??

在現(xiàn)代SoC芯片驗(yàn)證過程中,不可避免的都會(huì)使用FPGA原型驗(yàn)證,或許原型驗(yàn)證一詞對你而言非常新鮮,但是FPGA上板驗(yàn)證應(yīng)該是非常熟悉的場景了。
2023-03-28 09:33:16854

SoC設(shè)計(jì)的IO PAD怎么移植到FPGA原型驗(yàn)證

FPGA原型驗(yàn)證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
2023-04-19 09:08:15852

SoC設(shè)計(jì)的IO PAD怎么移植到FPGA原型驗(yàn)證

FPGA原型驗(yàn)證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
2023-05-23 16:50:34381

SystemVerilog測試套件加速IPSoC的重用

如果沒有經(jīng)過深思熟慮的驗(yàn)證環(huán)境,驗(yàn)證團(tuán)隊(duì)會(huì)浪費(fèi)大量時(shí)間在 SoC 級(jí)別重新創(chuàng)建驗(yàn)證環(huán)境以實(shí)現(xiàn)芯片級(jí)驗(yàn)證,因?yàn)樗麄儾豢紤]重用最初開發(fā)的環(huán)境來驗(yàn)證其塊級(jí) IP。即使跨相同的抽象級(jí)別,也無法重用相同的驗(yàn)證IP和環(huán)境來支持仿真和仿真,也會(huì)導(dǎo)致延遲,并消耗不必要的工程資源。
2023-05-29 10:13:16335

SoC仿真驗(yàn)證到FPGA原型驗(yàn)證的時(shí)機(jī)

我們當(dāng)然希望在項(xiàng)目中盡快準(zhǔn)備好基于FPGA原型驗(yàn)證的代碼,以便最大限度地為軟件團(tuán)隊(duì)和RTL驗(yàn)證人員帶來更客觀的收益。
2023-05-30 11:10:27769

為什么SoC驗(yàn)證一定需要FPGA原型驗(yàn)證呢?

在現(xiàn)代SoC芯片驗(yàn)證過程中,不可避免的都會(huì)使用FPGA原型驗(yàn)證,或許原型驗(yàn)證一詞對你而言非常新鮮,但是FPGA上板驗(yàn)證應(yīng)該是非常熟悉的場景了。
2023-05-30 15:04:06905

思爾芯系統(tǒng)級(jí)驗(yàn)證原型解決方案助力BLE Audio領(lǐng)域的IP/藍(lán)牙SoC快速設(shè)計(jì)

思爾芯(S2C)近日宣布,公司的系統(tǒng)級(jí)驗(yàn)證原型驗(yàn)證解決方案獲得了較為全面的正向市場反饋,成功協(xié)助多家設(shè)計(jì)企業(yè)完成低功耗藍(lán)牙音頻(BLE Audio)領(lǐng)域的IP/藍(lán)牙SoC定制方案設(shè)計(jì)。
2023-05-30 15:52:52402

Cadence:以 AI 技術(shù)驅(qū)動(dòng)數(shù)字驗(yàn)證的變革

Cadence 在面對 SoC 設(shè)計(jì)驗(yàn)證挑戰(zhàn)下的應(yīng)對之法。 隨著 SoC 設(shè)計(jì)的發(fā)展,如何在有限的時(shí)間內(nèi)盡可能發(fā)現(xiàn)更多的 bug 和實(shí)現(xiàn)更多的溯源分析,讓項(xiàng)目各方面的投資都做到物盡其用,這是驗(yàn)證工作所面臨
2023-06-07 00:20:03466

一文淺談SoC功能驗(yàn)證中的軟件仿真

隨著SOC/ASIC設(shè)計(jì)規(guī)模不斷增大,且結(jié)構(gòu)愈加復(fù)雜,導(dǎo)致驗(yàn)證的復(fù)雜度呈指數(shù)級(jí)增長。為了縮短芯片的上市周期,在不同設(shè)計(jì)階段工程師們往往選擇不同的仿真驗(yàn)證工具,提高整個(gè)芯片開發(fā)效率。在一個(gè)芯片
2023-01-12 17:11:15492

DB GlobalChip有效運(yùn)用Cadence的Spectre FX和AMS Designer,將IP驗(yàn)證速度加快2倍

和混合信號(hào) IP,與現(xiàn)有流程相比,在達(dá)到所需精度的同時(shí),可幫助提升 2 倍性能。 Cadence 的這款解決方案助力 DB GlobalChip 加速了 IP 開發(fā)和驗(yàn)證周期,可以更快將產(chǎn)品推向市場。 在客戶規(guī)定的時(shí)間內(nèi)滿足模擬和混
2023-06-25 12:25:02512

移動(dòng)SoC的時(shí)鐘驗(yàn)證

移動(dòng)電話技術(shù)的進(jìn)步不斷挑戰(zhàn)極限,要求SoC在提供不斷提升的性能的同時(shí),還能保持較長的電池續(xù)航時(shí)間。為了滿足這些需求,業(yè)界正在逐步采用更低的技術(shù)節(jié)點(diǎn),目前的設(shè)計(jì)都是在5納米或更低的工藝下完成的。在這
2023-07-17 10:12:18433

fpga驗(yàn)證及其在soc驗(yàn)證中的作用有哪些

很多其他行業(yè)也能從電子器件的增加受益,當(dāng)然保障功能安全是大的前提。本文討論SOC芯片設(shè)計(jì)驗(yàn)證驗(yàn)證計(jì)劃和策略以及驗(yàn)證方法。它定義了功能模擬、功能覆蓋、代碼覆蓋以及設(shè)計(jì)驗(yàn)證中使用的重要術(shù)語。本文還涉及FPGA驗(yàn)證及其在S
2023-07-20 09:05:59597

什么是形式驗(yàn)證(Formal驗(yàn)證)?Formal是怎么實(shí)現(xiàn)的呢?

相信很多人已經(jīng)接觸過驗(yàn)證。如我以前有篇文章所寫驗(yàn)證分為IP驗(yàn)證,F(xiàn)PGA驗(yàn)證,SOC驗(yàn)證和CPU驗(yàn)證,這其中大部分是采用動(dòng)態(tài)仿真(dynamic simulation)實(shí)現(xiàn),即通過給定設(shè)計(jì)(design)端口測試激勵(lì),結(jié)合時(shí)間消耗判斷設(shè)計(jì)的輸出結(jié)果是否符合預(yù)期。
2023-07-21 09:53:244286

開始報(bào)名!2023 Cadence 中國技術(shù)巡回研討會(huì) — 系統(tǒng)驗(yàn)證及 IC 驗(yàn)證研討會(huì)專場(北京、成都、西安)

電子設(shè)計(jì)自動(dòng)化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加 “ 2023 Cadence 中國技術(shù)巡回研討會(huì)”。會(huì)議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證
2023-09-21 17:20:02339

【成都線下】就在明天!系統(tǒng)驗(yàn)證及 IC 驗(yàn)證研討會(huì)專場 — 2023 Cadence 中國技術(shù)巡回研討會(huì)

電子設(shè)計(jì)自動(dòng)化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會(huì)”。會(huì)議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
2023-10-23 11:55:02287

Cadence 與 Arm Total Design 合作,加速開發(fā)基于 Arm 的定制 SoC

雙方的共同客戶可獲取 Cadence 的全流程系統(tǒng)級(jí)設(shè)計(jì)驗(yàn)證和實(shí)現(xiàn)解決方案以及接口 IP,依托 Neoverse CSS 加速開發(fā)基于 Arm 的定制 SoC 中國上海,2023 年 10 月 25
2023-10-25 10:40:02197

【西安線下】就在明天!系統(tǒng)驗(yàn)證及 IC 驗(yàn)證研討會(huì)專場 — 2023 Cadence 中國技術(shù)巡回研討會(huì)

電子設(shè)計(jì)自動(dòng)化領(lǐng)域領(lǐng)先的供應(yīng)商 Cadence,誠邀您參加“2023 Cadence 中國技術(shù)巡回研討會(huì)”。會(huì)議將集聚 Cadence 的開發(fā)者與資深技術(shù)專家,與您分享系統(tǒng)驗(yàn)證及 IC 驗(yàn)證解決方案
2023-10-25 10:40:02190

已全部加載完成