完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): 18-Bit LVTTL-to-GTL/GTL+ Universal Bus Transceivers 數(shù)據(jù)表
'GTL16612器件是18位UBT ??提供LVTTL到GTL /GTL +和GTL /GTL +到LVTTL信號電平轉(zhuǎn)換的收發(fā)器。它們結(jié)合了D型觸發(fā)器和D型鎖存器,可實現(xiàn)與'16601功能相同的透明,鎖存,時鐘和時鐘使能模式的數(shù)據(jù)傳輸。這些器件提供以LVTTL邏輯電平工作的卡與以GTL /GTL +信號電平工作的背板之間的接口。高速操作是減少輸出擺幅(<1 V),降低輸入閾值電平和OEC的直接結(jié)果。電路。
用戶可以靈活地在GTL(V TT = 1.2 V和V REF = 0.8 V)使用這些器件或者更高的噪聲容限GTL +(V TT = 1.5 V且V REF = 1 V)信號電平。 GTL +是德州儀器Gunning收發(fā)器邏輯(GTL)JEDEC標準JESD 8-3的衍生產(chǎn)品。 B端口通常以GTL或GTL +信號電平工作,而A端口和控制輸入與LVTTL邏輯電平兼容,并且具有5 V容差。 V REF 是B端口的參考輸入電壓。
V CC (5 V)為內(nèi)部和GTL電路供電,而V CC (3.3 V)為LVTTL輸出緩沖器供電。
每個方向的數(shù)據(jù)流由輸出使能(OEAB \和OEBA \),鎖存使能(LEAB和LEBA)和時鐘(CLKAB和CLKBA)輸入控制。時鐘可由時鐘使能(CEAB \和CEBA \)輸入控制。對于A到B數(shù)據(jù)流,當LEAB為高電平時,器件以透明模式工作。當LEAB為低電平時,如果CEAB \為低電平且CLKAB保持在高或低邏輯電平,則A數(shù)據(jù)被鎖存。如果LEAB為低電平,如果CEAB \也為低電平,則A數(shù)據(jù)存儲在CLKAB從低到高轉(zhuǎn)換的鎖存器/觸發(fā)器中。當OEAB \為低電平時,輸出有效。當OEAB \為高電平時,輸出處于高阻態(tài)。 B到A的數(shù)據(jù)流類似于A到B的數(shù)據(jù)流,但使用OEBA \,LEBA,CLKBA和CEBA \。
使用I off 為部分斷電應(yīng)用完全指定了這些器件。 I off 電路禁用輸出,防止在斷電時損壞通過器件的電流回流。
有源總線保持電路將未使用或未驅(qū)動的LVTTL輸入保持在有效的邏輯狀態(tài)。不建議在上拉電路中使用上拉或下拉電阻。
OEC,UBT和Widebus是德州儀器公司的商標。
? |
---|
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
Voltage (Nom) (V) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
IOL (Max) (mA) |
IOH (Max) (mA) |
Schmitt Trigger |
Operating Temperature Range (C) |
Pin/Package |
? |
SN74GTL16612 |
---|
GTL ? ? |
3.15 ? ? |
5.25 ? ? |
18 ? ? |
3.3 5 ? ? |
95 ? ? |
120 ? ? |
6.3 ? ? |
64 ? ? |
64 ? ? |
No ? ? |
-40 to 85 ? ? |
56SSOP 56TSSOP ? ? |