0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SN65LVDS117 雙路 8 端口 LVDS 中繼器

數(shù)據(jù):

描述

SN65LVDS109和SN65LVDS117配置為兩個相同的存儲體,每個存儲體有一個差分線接收器連接到四個('109)或八個('117)差分線路驅(qū)動器。輸出成對排列,具有來自兩個存儲體中的每一個的一個輸出。為每對輸出提供單獨的輸出使能,并為所有輸出提供額外的使能。

線路接收器和線路驅(qū)動器實現(xiàn)低壓差分信號(LVDS)的電氣特性。 LIAS是EIA /TIA-644中規(guī)定的一種數(shù)據(jù)信號技術(shù),可提供低功耗,低噪聲發(fā)射,高抗噪性和高開關(guān)速度。 (注意:數(shù)據(jù)傳輸?shù)淖罱K速率和距離取決于介質(zhì)的衰減特性,與環(huán)境耦合的噪聲以及其他系統(tǒng)特性。)

這些設(shè)備的預(yù)期應(yīng)用,以及LVDS信令技術(shù)用于大約100Ω的受控阻抗介質(zhì)上的點對點或點對多點(分布式單工)基帶數(shù)據(jù)傳輸。傳輸介質(zhì)可以是印刷電路板跡線,背板或電纜。集成到同一硅襯底中的大量驅(qū)動器以及平衡信號的低脈沖偏斜提供了從輸入重復(fù)的信號的極其精確的定時對準。這對于實現(xiàn)系統(tǒng)時鐘和數(shù)據(jù)分配樹特別有利。

SN65LVDS109和SN65LVDS117的工作溫度范圍為-40°C至85°C。

特性

  • 兩個線路接收器和八個('109)或十六個('117)線路驅(qū)動器符合或超過ANSI EIA /TIA-644的要求標準
  • 典型數(shù)據(jù)信號速率至400 Mbps或時鐘頻率至400 MHz
  • 輸出以每組對的方式排列
  • 啟用邏輯允許單獨控制每個驅(qū)動程序輸出對,加上所有輸出
  • 低壓差分信號,典型輸出電壓為350 mV,負載為100Ω
  • 與LVDS,PECL,LVPECL,LVTTL,LVCMOS電氣兼容具有外部終端網(wǎng)絡(luò)的GTL,BTL,CTT,SSTL或HSTL輸出
  • 傳播延遲時間< 4.5 ns
  • 輸出偏差小于550 psBank偏差小于150 ps零件間偏差小于1.5 ns
  • 總功耗通常<500 mW,所有端口均已啟用且位于200 MHz
  • 驅(qū)動器輸出或接收器輸入等于高阻抗禁用時或使用V CC &lt; 1.5 V
  • 總線引腳ESD保護超過12 kV
  • 封裝在具有20-mil端子間距的薄收縮小外形封裝中

<小>

參數(shù) 與其它產(chǎn)品相比?緩沖器、驅(qū)動器/接收器和交叉點

?
Device Type
Protocols
No. of Tx
No. of Rx
Input Signal
Output Signal
Signaling Rate (Mbps)
ESD HBM (kV)
Function
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS117
Buffer ? ?
LVDS ? ?
16 ? ?
2 ? ?
LVDS ? ?
LVDS
PECL
LVPECL
LVTTL
LVCMOS
GTL
BTL
CTT
SSTL
HSTL ? ?
400 ? ?
12 ? ?
Repeater/Translator
Buffer ? ?
-40 to 85 ? ?
TSSOP ? ?
64TSSOP: 138 mm2: 8.1 x 17(TSSOP) ? ?
64TSSOP ? ?

技術(shù)文檔

數(shù)據(jù)手冊(1)
元器件購買 SN65LVDS117 相關(guān)庫存

相關(guān)閱讀