0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence成功流片基于臺(tái)積電N3E工藝的16G UCIe先進(jìn)封裝IP

Cadence楷登 ? 來源:Cadence楷登 ? 2023-04-28 15:14 ? 次閱讀

此款完整的高性能 2.5D 封裝解決方案使異構(gòu)集成成為可能。

中國(guó)上海,2023 年 4 月 26 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布基于臺(tái)積電 3nm(N3E)工藝技術(shù)的 Cadence 16G UCIe 2.5D 先進(jìn)封裝 IP 成功流片。該 IP 采用臺(tái)積電 3DFabric CoWoS-S 硅中介層技術(shù)實(shí)現(xiàn),可提供超高的帶寬密度、高效的低功耗性能和卓越的低延遲,非常適合需要極高算力的應(yīng)用。

Cadence UCIe IP 為Chiplet裸片到裸片通信提供了開放標(biāo)準(zhǔn),隨著人工智能/機(jī)器學(xué)習(xí)AI/ML)、移動(dòng)、汽車、存儲(chǔ)和網(wǎng)絡(luò)應(yīng)用推動(dòng)從單片集成向系統(tǒng)級(jí)封裝(SiP)Chiplet 的轉(zhuǎn)變,Chiplet 裸片到裸片通信變得越來越重要。

Cadence 目前正與許多客戶合作,來自 N3E 測(cè)試芯片流片的 UCIe 先進(jìn)封裝 IP 已開始發(fā)貨并可供使用。這個(gè)預(yù)先驗(yàn)證的解決方案可以實(shí)現(xiàn)快速集成,為客戶節(jié)省時(shí)間和精力。

Cadence UCIe PHY 和控制器的異構(gòu)集成簡(jiǎn)化了 Chiplet 解決方案,具有裸片可重復(fù)使用性。完整的解決方案包括以下方面,可帶 Cadence 驗(yàn)證 IP(VIP)和 TLM 模型交付:

UCIe 先進(jìn)封裝 PHY

UCIe 先進(jìn)封裝 PHY 專為支持 5Tbps/mm 以上 Die 邊緣帶寬密度而設(shè)計(jì),能在顯著提高能效的同時(shí)實(shí)現(xiàn)更高的吞吐量性能,可靈活集成到多種類型的 2.5D 先進(jìn)封裝中,例如硅中介層、硅橋、RDL 和扇出型封裝。

UCIe 標(biāo)準(zhǔn)封裝 PHY

助力客戶降低成本,同時(shí)保持高帶寬和高能效。Cadence 的電路設(shè)計(jì)使客戶可以在該標(biāo)準(zhǔn)的 Bump pitch范圍下限內(nèi)進(jìn)行設(shè)計(jì),從而最大程度提高每毫米帶寬,同時(shí)還能實(shí)現(xiàn)更長(zhǎng)的覆蓋范圍。

UCIe 控制器

UCIe 控制器是一種軟 IP 核,可以在多個(gè)技術(shù)節(jié)點(diǎn)進(jìn)行綜合,針對(duì)不同的目標(biāo)應(yīng)用提供多種選項(xiàng),支持流、PCI Express (PCIe) 和 CXL 協(xié)議。

“UCIe 聯(lián)盟支持各公司設(shè)計(jì)用于標(biāo)準(zhǔn)和先進(jìn)封裝的Chiplet。我們非常高興地祝賀 Cadence 實(shí)現(xiàn)先進(jìn)封裝測(cè)試芯片的流片里程碑,該芯片使用基于 UCIe 1.0 規(guī)范的 die-to-die 互連,”UCIe 聯(lián)盟主席 Debendra Das Sharma 博士說道,“成員公司在 IP(擴(kuò)展)和 VIP(測(cè)試)方面的進(jìn)展是該生態(tài)系統(tǒng)中的重要組成部分。再加上 UCIe 工作組的成果,業(yè)界將繼續(xù)看到基于開放行業(yè)標(biāo)準(zhǔn)的新 Chiplet 設(shè)計(jì)進(jìn)入市場(chǎng),促進(jìn)互操作性、兼容性和創(chuàng)新。”

Cadence 一直是 Chiplet 系統(tǒng)解決方案產(chǎn)品領(lǐng)域的先驅(qū),并將繼續(xù)突破先進(jìn)節(jié)點(diǎn)和封裝架構(gòu)中各種多 Chiplet 應(yīng)用的性能和能效極限,”Cadence 公司全球副總裁兼 IP 事業(yè)部總經(jīng)理 Sanjive Agarwala 說道,“我們認(rèn)為,協(xié)調(diào)整個(gè)行業(yè)的互連標(biāo)準(zhǔn)十分重要,而 UCIe IP 可作為橋梁,為大型系統(tǒng)級(jí)芯片提供開放式 Chiplet 解決方案,達(dá)到或超過制造的最大光罩極限?;谂_(tái)積電 N3E 工藝的 UCIe 先進(jìn)封裝流片是為客戶提供開放式 Chiplet 連接標(biāo)準(zhǔn)的關(guān)鍵里程碑和承諾?!?/p>

Cadence 16G UCIe 2.5D 先進(jìn)封裝 IP 支持 Cadence 的智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,該戰(zhàn)略可實(shí)現(xiàn) SoC 的卓越設(shè)計(jì)。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 控制器
    +關(guān)注

    關(guān)注

    112

    文章

    16126

    瀏覽量

    177128
  • SoC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    1

    文章

    148

    瀏覽量

    18753
  • PHY
    PHY
    +關(guān)注

    關(guān)注

    2

    文章

    301

    瀏覽量

    51661
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    1613
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    1

    文章

    367

    瀏覽量

    212

原文標(biāo)題:Cadence 成功流片基于臺(tái)積電 N3E 工藝的 16G UCIe 先進(jìn)封裝 IP

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    谷歌Tensor G系列芯片代工轉(zhuǎn)向臺(tái)

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機(jī)芯片。從明年的Tensor G5開始,谷歌將選擇臺(tái)作為其新的代工伙伴,并
    的頭像 發(fā)表于 10-24 09:58 ?243次閱讀

    谷歌Tensor G5芯片轉(zhuǎn)投臺(tái)3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機(jī)的自研芯片Tensor G5計(jì)劃轉(zhuǎn)投臺(tái)3nm制程,并引入臺(tái)
    的頭像 發(fā)表于 08-06 09:20 ?517次閱讀

    Alphawave推出業(yè)界首款支持臺(tái)CoWoS封裝3nm UCIe IP

    3nm Die-to-Die(D2D)多協(xié)議子系統(tǒng)IP。這一里程碑式的成果不僅標(biāo)志著半導(dǎo)體互連技術(shù)的又一次飛躍,還通過深度融合臺(tái)的Ch
    的頭像 發(fā)表于 08-01 17:07 ?743次閱讀

    臺(tái)3nm工藝節(jié)點(diǎn)步入正軌,N3P預(yù)計(jì)2024年下半年量產(chǎn)

    N3P上,公司利用之前的N3E工藝節(jié)點(diǎn)進(jìn)行優(yōu)化升級(jí),以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝節(jié)點(diǎn)的良率已達(dá)到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?793次閱讀

    臺(tái)N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負(fù)

    N3E工藝的批量生產(chǎn)預(yù)期如期進(jìn)行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺(tái)
    的頭像 發(fā)表于 05-17 09:17 ?839次閱讀

    蘋果M4芯片將采用臺(tái)N3E工藝,分三款

    據(jù)悉,蘋果將于當(dāng)?shù)貢r(shí)間今晚十時(shí)舉行的“放飛吧”特別活動(dòng)上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計(jì)搭載M4處理器,且有傳言稱其將采用臺(tái)N3E制程。
    的頭像 發(fā)表于 05-07 15:40 ?677次閱讀

    臺(tái)2023年報(bào):先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)成績(jī)

    據(jù)悉,臺(tái)近期發(fā)布的2023年報(bào)詳述其先進(jìn)制程與先進(jìn)封裝業(yè)務(wù)進(jìn)展,包括
    的頭像 發(fā)表于 04-25 15:54 ?600次閱讀

    新思科技與英特爾在UCIe互操作性測(cè)試進(jìn)展

    英特爾的測(cè)試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺(tái)
    的頭像 發(fā)表于 04-18 14:22 ?670次閱讀

    臺(tái)2納米進(jìn)展超預(yù)期,首季業(yè)績(jī)或優(yōu)于預(yù)期

    據(jù)悉,臺(tái)3 納米工藝將在2023年下半年以N3B為主,單月產(chǎn)能由之前的約6萬
    的頭像 發(fā)表于 02-20 09:46 ?501次閱讀

    臺(tái)先進(jìn)封裝產(chǎn)能供不應(yīng)求

    因?yàn)锳I芯片需求的大爆發(fā),臺(tái)先進(jìn)封裝產(chǎn)能供不應(yīng)求,而且產(chǎn)能供不應(yīng)求的狀況可能延續(xù)到2025年;這是臺(tái)
    的頭像 發(fā)表于 01-22 18:48 ?918次閱讀

    臺(tái)3nm工藝預(yù)計(jì)2024年產(chǎn)量達(dá)80%

    據(jù)悉,2024年臺(tái)的第二代3nm工藝(稱為N3E)有望得到更廣泛運(yùn)用。此前只有蘋果有能力訂購
    的頭像 發(fā)表于 01-03 14:15 ?777次閱讀

    特斯拉加入臺(tái)3nm芯片NTO客戶名單,計(jì)劃生產(chǎn)次世代FSD智駕芯片

    據(jù)臺(tái)公布的藍(lán)圖,N3P 工藝比現(xiàn)有的 N3E 工藝
    的頭像 發(fā)表于 12-28 15:15 ?871次閱讀

    英特爾20A、18A工藝,臺(tái)面臨挑戰(zhàn)

    英特爾的Intel 20A和Intel 18A工藝已經(jīng)開始,意味著量產(chǎn)階段已經(jīng)不遠(yuǎn)。而2nm工藝和1.8nm工藝
    的頭像 發(fā)表于 12-20 17:28 ?1508次閱讀

    臺(tái)擬在銅鑼科學(xué)園設(shè)先進(jìn)封裝晶圓廠

    今年6月,臺(tái)宣布啟動(dòng)先進(jìn)封測(cè)六廠的運(yùn)作,宣示3DFabric系統(tǒng)整合技術(shù)擴(kuò)產(chǎn)的標(biāo)志性成果。這座位于竹南科技園區(qū)的新工廠占地14.3公頃,
    的頭像 發(fā)表于 12-20 14:09 ?513次閱讀

    臺(tái)再現(xiàn)排隊(duì)潮,最先進(jìn)制程越來越搶手

    臺(tái)3nm制程家族在2024年有更多產(chǎn)品線,除了當(dāng)前量產(chǎn)的N3E之外,明年再度推出N3P及
    發(fā)表于 12-05 10:25 ?325次閱讀