0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPARC:用于先進(jìn)邏輯和 DRAM 的全新沉積技術(shù)

jf_pJlTbmA9 ? 來(lái)源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-12 11:19 ? 次閱讀

芯片已經(jīng)無(wú)處不在:從手機(jī)和汽車到人工智能的云服務(wù)器,所有這些的每一次更新?lián)Q代都在變得更快速、更智能、更強(qiáng)大。創(chuàng)建更先進(jìn)的芯片通常涉及縮小晶體管和其他組件并將它們更緊密地封裝在一起。然而,隨著芯片特征變得更小,現(xiàn)有材料可能無(wú)法在所需厚度下實(shí)現(xiàn)相同性能,從而可能需要新的材料。

泛林集團(tuán)發(fā)明了一種名為SPARC的全新沉積技術(shù),用于制造具有改進(jìn)電絕緣性能的新型碳化硅薄膜。重要的是,它可以沉積超薄層,并且在高深寬比的結(jié)構(gòu)中保持性能,還不受工藝集成的影響,可以經(jīng)受進(jìn)一步處理。SPARC將泛林無(wú)與倫比的等離子技術(shù)與化學(xué)和工藝工程相結(jié)合,實(shí)現(xiàn)了先進(jìn)邏輯和DRAM集成設(shè)計(jì)的進(jìn)一步發(fā)展。

提高邏輯器件性能

SPARC的一個(gè)關(guān)鍵邏輯應(yīng)用是FinFET間隔層。如下面的流程所示,間隔膜沉積在前置結(jié)構(gòu)的柵極和鰭上。薄膜必須遵循現(xiàn)有結(jié)構(gòu)的精確輪廓,并保持厚度一致(結(jié)構(gòu)均勻性)。它還必須對(duì)下面的層具有出色的附著力,且沒(méi)有針孔或其他缺陷。此外,除了在柵極側(cè)壁的所需位置外,它還必須易于從其他任何地方移除。

1665218429779556.png

薄膜本身就有要求。隨著晶體管按比例縮小,柵極模塊中的電容耦合會(huì)增加,從而降低整體晶體管的性能。SPARC碳化物薄膜是電絕緣性能更佳的新型材料的絕佳例子,即所謂的“低k薄膜”,用于最大限度地減少這種耦合。現(xiàn)有的低k薄膜通常很脆弱,無(wú)法承受后續(xù)步驟中使用的強(qiáng)烈的化學(xué)物質(zhì),因而會(huì)導(dǎo)致整體芯片性能不佳。

泛林的SPARC技術(shù)可提供均勻、堅(jiān)固的低k薄膜,其厚度和特征內(nèi)部的成分都是均勻的。SPARC薄膜被輕柔地沉積,沒(méi)有直接的等離子體對(duì)下面的敏感器件造成損壞,它通過(guò)使用由具有遠(yuǎn)程等離子體和新型前驅(qū)體的獨(dú)特反應(yīng)器產(chǎn)生的自由基來(lái)實(shí)現(xiàn)。與直接等離子體增強(qiáng)原子層沉積(ALD)薄膜不同,它可以輕松調(diào)整薄膜成分,以更好地預(yù)防損壞,優(yōu)化干法或濕法刻蝕的選擇性。得到的薄膜很薄、無(wú)針孔,并且可以在芯片制造過(guò)程的其余環(huán)節(jié)保持正確的硅碳(Si-C)鍵合結(jié)構(gòu),從而保持其介電性能和堅(jiān)固。

隨著全包圍柵極(GAA)架構(gòu)的出現(xiàn),泛林SPARC技術(shù)的價(jià)值變得愈加明顯。新的內(nèi)部間隔層應(yīng)用需要一種材料來(lái)降低器件的寄生電容——即降低器件之間的干擾。該薄膜還必須在硅鍺溝道釋放過(guò)程中作為外延處理的源極/漏極的保護(hù)層。SPARC沉積的薄膜為該應(yīng)用帶來(lái)了關(guān)鍵特性,包括低k值,均勻性,高圖形負(fù)載,均勻厚度,對(duì)硅基、氧化物、碳類型材料的出色刻蝕選擇性,以及器件中的極低泄漏。

1665218423355105.png

同樣有利于DRAM架構(gòu)

隨著器件的微縮,工程師們不斷努力減少位線和電容器觸點(diǎn)之間的電容,以保持良好的信號(hào)/噪聲進(jìn)行位感應(yīng)。位線深寬比的增加也使傳統(tǒng)的沉積方法難以成功。位線電容的一個(gè)重要組成部分是位線和存儲(chǔ)節(jié)點(diǎn)觸點(diǎn)(SNC)之間的耦合,隨著單位面積封裝越來(lái)越多的器件以降低DRAM成本和增加密度,該耦合正在增加。為了減少這種耦合,自1x nm技術(shù)節(jié)點(diǎn)以來(lái),SPARC沉積的低k間隔材料至關(guān)重要。

1665218414788238.jpg

理想的低k薄膜

使用SPARC或單個(gè)前驅(qū)體活化自由基腔室技術(shù)制造的碳化硅氧化物(SiCO)薄膜具備密度大、堅(jiān)固耐用、介電常數(shù)低~ 3.5-4.9、泄漏率低、厚度和成分共形性極佳等特點(diǎn)。在250°C至600°C的廣泛溫度范圍內(nèi),碳完全交聯(lián),末端甲基極少甚至沒(méi)有,與其他薄膜(如SiOC、SiOCN或SiCN)相比,該薄膜具有熱穩(wěn)定性和化學(xué)穩(wěn)定性。

在SPARC SiCO系列中,遠(yuǎn)程等離子體、獨(dú)特的前驅(qū)體和工藝空間可實(shí)現(xiàn)廣泛的成分調(diào)整。此外,這些SPARC SiCO薄膜在稀氫氟酸和熱磷酸等典型濕法化學(xué)物質(zhì)中的WER(濕法刻蝕速率)為零,因此還提供近乎無(wú)限的濕法刻蝕選擇性。這些薄膜也是連續(xù)的且無(wú)針孔的,厚度低于普通替代的一半。

由于這些特性,SPARC SiCO薄膜在某些間隔物應(yīng)用中實(shí)現(xiàn)厚度最小化,是個(gè)很有吸引力的選擇。鑒于其對(duì)高深寬比堆棧材料的顯著濕法選擇性或等離子體損傷預(yù)防,這些薄膜能夠形成氣隙,減少電容耦合,并保護(hù)高深寬比堆棧中容易氧化或損壞的工藝元件。SPARC技術(shù)已被領(lǐng)先技術(shù)節(jié)點(diǎn)的所有主要邏輯/代工廠和DRAM制造商采用。隨著集成度和性能擴(kuò)展挑戰(zhàn)的提升以及深寬比的提高,下一個(gè)節(jié)點(diǎn)應(yīng)用程序空間預(yù)計(jì)將增加。

1665218409431126.jpg
責(zé)任編輯:彭菁

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2298

    瀏覽量

    183204
  • SPARC
    +關(guān)注

    關(guān)注

    0

    文章

    16

    瀏覽量

    9865
  • 云服務(wù)器
    +關(guān)注

    關(guān)注

    0

    文章

    524

    瀏覽量

    13334
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    集成電路制程設(shè)備領(lǐng)域原子層沉積技術(shù)解析

    精準(zhǔn)的鍍膜厚度控制。隨著邏輯制程演進(jìn),原本二維的晶體管架構(gòu)已經(jīng)被三維的鰭魚式晶體管(FinFET)取代,關(guān)鍵尺寸(Critical dimension, CD)也由深次微米進(jìn)入到目前只有單一數(shù)字的納米大小,對(duì)于鍍膜的批覆性與厚度控制都有最嚴(yán)苛的要求,這讓原子層沉積
    的頭像 發(fā)表于 02-05 15:23 ?5180次閱讀
    集成電路制程設(shè)備領(lǐng)域原子層<b class='flag-5'>沉積</b><b class='flag-5'>技術(shù)</b>解析

    全新沉積技術(shù)SPARC實(shí)現(xiàn)先進(jìn)邏輯DRAM集成設(shè)計(jì)

    使用 SPARC 或單個(gè)前驅(qū)體活化自由基腔室技術(shù)制造的碳化硅氧化物 (SiCO) 薄膜具備密度大、堅(jiān)固耐用、介電常數(shù)低 ~ 3.5-4.9、泄漏率低、厚度和成分共形性極佳等特點(diǎn)。
    發(fā)表于 09-29 14:56 ?1014次閱讀

    抗輻射SPARC處理器在航天應(yīng)用中有什么優(yōu)勢(shì)?

    愛特梅爾公司 (Atmel? Corporation) 發(fā)布用于太空應(yīng)用的全新抗輻射SPARC? 處理器,在整個(gè)溫度和電壓范圍內(nèi),AT697之F版本在100 MHz 時(shí)達(dá)到90 MIPs性能,功耗僅為0.7W。
    發(fā)表于 08-28 08:02

    SPARC結(jié)構(gòu)與實(shí)時(shí)內(nèi)核的移植

    窗口寄存器作為SPARC 結(jié)構(gòu)中一個(gè)重要的概念在進(jìn)行基于SPARC 結(jié)構(gòu)的嵌入式實(shí)時(shí)系統(tǒng)移植時(shí),需要在任務(wù)切換函數(shù)中進(jìn)行與其相關(guān)的處理。本文簡(jiǎn)單介紹了SPARC 的棧結(jié)構(gòu)、寄存器窗
    發(fā)表于 08-05 16:19 ?20次下載

    Mouser推出全新可編程邏輯技術(shù)網(wǎng)站

    Mouser Electronics宣布在Mouser.com上推出其最新的技術(shù)網(wǎng)站,專注于可編程邏輯技術(shù)。 該全新網(wǎng)站有助于工程師了解有關(guān)不同類型可編程
    發(fā)表于 06-14 10:53 ?907次閱讀

    關(guān)于SPARC微處理器綜述

    SPARC(Scalable Processor ARChitecture)可擴(kuò)展處理器架構(gòu)是SUN公司在1985年提出的體系結(jié)構(gòu)標(biāo)準(zhǔn),它基于1980年到1982年間加州大學(xué)伯克利分校關(guān)于
    發(fā)表于 11-01 16:18 ?3次下載
    關(guān)于<b class='flag-5'>SPARC</b>微處理器綜述

    泛林集團(tuán)宣布推出一種用于沉積低氟填充鎢薄膜的新型原子層沉積 (ALD) 工藝

    E 系列能夠幫助存儲(chǔ)器芯片制造商應(yīng)對(duì)當(dāng)前所面臨的諸多關(guān)鍵挑戰(zhàn),從而推動(dòng)3D NAND 及 DRAM 器件尺寸持續(xù)縮小。這一基于泛林業(yè)界領(lǐng)先的存儲(chǔ)器制造產(chǎn)品組合的全新系統(tǒng)正逐步吸引全球市場(chǎng)的關(guān)注,在推出后已被全球主要3D NAND和DR
    發(fā)表于 05-24 17:19 ?2732次閱讀

    多家DRAM廠商開始評(píng)估采用EUV技術(shù)量產(chǎn)

    繼臺(tái)積電、三星晶圓代工、英特爾等國(guó)際大廠在先進(jìn)邏輯制程導(dǎo)入極紫外光(EUV)微影技術(shù)后,同樣面臨制程微縮難度不斷增高的DRAM廠也開始評(píng)估采用EUV
    的頭像 發(fā)表于 06-18 17:20 ?2626次閱讀

    三星EUV技術(shù)成功應(yīng)用于DRAM生產(chǎn)

    據(jù)ZDnet報(bào)道,三星宣布,已成功將EUV技術(shù)應(yīng)用于DRAM的生產(chǎn)中。
    的頭像 發(fā)表于 03-25 16:24 ?2927次閱讀

    MICRON Inside 1α:世界上最先進(jìn)DRAM技術(shù)

    MICRON最近宣布,我們正在發(fā)貨使用全球最先進(jìn)DRAM工藝制造的存儲(chǔ)芯片。這個(gè)過(guò)程被神秘地稱為“1α”(1-alpha)。這是什么意思,有多神奇?
    發(fā)表于 09-15 17:00 ?2160次閱讀

    晶片表面沉積氮化硅顆粒的沉積技術(shù)

    ; 1000個(gè)氮化物顆?!薄H欢?,它沒(méi)有規(guī)定用于Si,N4顆粒的沉積技術(shù)。用于在硅測(cè)試晶片上沉積Si,N的兩種常用方法是氣溶膠
    發(fā)表于 05-25 17:11 ?1544次閱讀
    晶片表面<b class='flag-5'>沉積</b>氮化硅顆粒的<b class='flag-5'>沉積</b><b class='flag-5'>技術(shù)</b>

    SPARC用于先進(jìn)邏輯DRAM全新沉積技術(shù)

    在一起。然而,隨著芯片特征變得更小,現(xiàn)有材料可能無(wú)法在所需厚度下實(shí)現(xiàn)相同性能,從而可能需要新的材料。 泛林集團(tuán)發(fā)明了一種名為 SPARC全新沉積技術(shù),
    的頭像 發(fā)表于 10-14 17:12 ?801次閱讀
    <b class='flag-5'>SPARC</b>:<b class='flag-5'>用于</b><b class='flag-5'>先進(jìn)</b><b class='flag-5'>邏輯</b>和 <b class='flag-5'>DRAM</b> 的<b class='flag-5'>全新</b><b class='flag-5'>沉積</b><b class='flag-5'>技術(shù)</b>

    HKMG工藝在DRAM上的應(yīng)用

    以往,具備低漏電、高性能特性的先進(jìn)制程工藝多用于邏輯芯片,特別是PC、服務(wù)器和智能手機(jī)用CPU,如今,這些工藝開始在以DRAM為代表的存儲(chǔ)器中應(yīng)用,再加上EUV等
    的頭像 發(fā)表于 11-17 11:10 ?2418次閱讀

    基于PVD 薄膜沉積工藝

    。 PVD 沉積工藝在半導(dǎo)體制造中用于為各種邏輯器件和存儲(chǔ)器件制作超薄、超純金屬和過(guò)渡金屬氮化物薄膜。最常見的 PVD 應(yīng)用是鋁板和焊盤金屬化、鈦和氮化鈦襯墊層、阻擋層沉積
    的頭像 發(fā)表于 05-26 16:36 ?3242次閱讀

    用于Solaris 10和11、x86和SPARC的Avago驅(qū)動(dòng)程序

    電子發(fā)燒友網(wǎng)站提供《適用于Solaris 10和11、x86和SPARC的Avago驅(qū)動(dòng)程序.txt》資料免費(fèi)下載
    發(fā)表于 08-04 14:38 ?0次下載
    適<b class='flag-5'>用于</b>Solaris 10和11、x86和<b class='flag-5'>SPARC</b>的Avago驅(qū)動(dòng)程序