昨日臺(tái)積電官方宣布,16nm FinFET Plus(簡(jiǎn)稱16FF+)工藝已經(jīng)開始風(fēng)險(xiǎn)性試產(chǎn)。16FF+是標(biāo)準(zhǔn)的16nm FinFET的增強(qiáng)版本,同樣有立體晶體管技術(shù)在內(nèi),號(hào)稱可比20nm SoC平面工藝性能提升最多40%,或者同頻功耗降低最多50%。
2014-11-14 09:31:582127 在率先量產(chǎn)20nm UltraScale系列產(chǎn)品之后,全球領(lǐng)先的All Programmable解決方案提供商賽靈思最近又推出了全新的16nm UltraScale+系列FPGA、3D IC和MPSoC產(chǎn)品。再次實(shí)現(xiàn)了遙遙領(lǐng)先一代的優(yōu)勢(shì)。
2015-03-04 09:47:261887 基于 16nm UltraScale+ MPSoC 架構(gòu)的 All Programmable RFSoC 在單芯片上集成 RF 數(shù)據(jù)轉(zhuǎn)換器,可將系統(tǒng)功耗和封裝尺寸減少最高達(dá) 50%-70%
2017-10-10 11:05:479395 基于Xilinx 16nm Virtex UltraScale+ 器件VU9P的異構(gòu)計(jì)算實(shí)例F3在阿里云上線了!我們借此機(jī)會(huì),對(duì)阿里云FPGA計(jì)算服務(wù)本身,以及這次發(fā)布的F3實(shí)例的底層硬件架構(gòu)和平臺(tái)架構(gòu)做一個(gè)技術(shù)解讀....
2018-06-28 09:57:5627698 對(duì)于UltraScale/UltraScale+芯片,幾乎FPGA內(nèi)部所有組件都是可以部分可重配置的
2023-12-14 16:16:22286 采用UltraScale/UltraScale+芯片進(jìn)行DFX設(shè)計(jì)時(shí),建議從以下角度對(duì)設(shè)計(jì)進(jìn)行檢查。
2024-01-18 09:27:10301 賽靈思公司今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,從而進(jìn)一步擴(kuò)展了旗下 16 納米 (nm) Virtex? UltraScale+? 產(chǎn)品系列。
2019-08-24 09:09:073390 賽靈思今天宣布推出兩款賽靈思汽車級(jí)( XA )新器件 Zynq?UltraScale+? MPSoC 7EV 和 11EG ,進(jìn)一步豐富其汽車級(jí) 16nm 產(chǎn)品系列。
2019-11-12 17:10:47980 有沒有擴(kuò)展UltraScale產(chǎn)品系列的計(jì)劃? 除了采用臺(tái)積電公司(TSMC)20nm SoC工藝技術(shù)構(gòu)建的Kintex和Virtex UltraScale器件之外,賽靈思還將推出采用臺(tái)積電16nm
2013-12-17 11:18:00
描述PMP10555 參考設(shè)計(jì)提供為移動(dòng)無線基站應(yīng)用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設(shè)計(jì)對(duì)內(nèi)核及兩個(gè)多輸出降壓型穩(wěn)壓器 IC
2018-11-19 14:58:25
`描述PMP10555 參考設(shè)計(jì)提供為移動(dòng)無線基站應(yīng)用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設(shè)計(jì)對(duì)內(nèi)核及兩個(gè)多輸出降壓型穩(wěn)壓器 IC
2015-05-11 10:46:35
ZYNQ Ultrascale+ MPSOC FPGA教程
2021-02-02 07:53:25
通信設(shè)備類功能的分步過程本節(jié)介紹CDC抽象控制模型(ACM)Linux小工具驅(qū)動(dòng)程序的詳細(xì)信息,如何配置Linux源以支持Zynq?的串行小工具驅(qū)動(dòng)程序UltraScale +?MPSoC USB
2019-01-03 09:59:50
如何利用更新的 16nm UltraScale+ 系列的UltraRAM 來減少或消除該負(fù)載,或許可以在應(yīng)用中采用支持 ARM7 的 Zynq-7000 AllProgrammable SoC 產(chǎn)品線
2016-07-27 17:14:50
如何調(diào)試Zynq UltraScale+ MPSoC VCU DDR控制器 Zynq UltraScale+ MPSoC VCU DDR 控制器是一款專用 DDR 控制器,只支持在 Zynq
2021-01-07 16:02:09
如何調(diào)試 Zynq UltraScale+ MPSoC VCU DDR 控制器?
2021-01-22 06:29:21
UltraScale+ MPSoC 平臺(tái),集成了四核 Cortex?-A53 處理器,雙核 Cortex?-R5 實(shí)時(shí)處理單元以及 Mali-400 MP2 圖形處理單元及 16nm FinFET+ 可編程邏輯了解更多>>
2020-10-09 10:21:45
擴(kuò)展了旗下 16 納米 (nm)Virtex? UltraScale+? 產(chǎn)品系列。VU19P擁有 350 億個(gè)晶體管,有史以來單顆芯片最高邏輯密度和最大I/O 數(shù)量,用以支持未來最先進(jìn) ASIC 和 SoC 技術(shù)的仿真與原型設(shè)計(jì),同時(shí),也將廣泛支持測(cè)試測(cè)量、計(jì)算、網(wǎng)絡(luò)、航空航天和國(guó)防等相關(guān)應(yīng)用。
2020-11-02 08:34:50
描述PMP10555參考設(shè)計(jì)提供為移動(dòng)無線基站移動(dòng)無線應(yīng)用中的 Xilinx? Ultrascale? 16nm 系列 FPGA/SoC 供電所需的所有電源軌。此設(shè)計(jì)對(duì)內(nèi)核及兩個(gè)多輸出降壓型穩(wěn)壓器
2022-09-28 06:56:35
2015年2月25日,中國(guó)北京—— All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)今日宣布,其16nm UltraScale+? 系列FPGA、3D
2015-03-02 09:59:29785 ? Design Suite2016.1 的 HLx版本。該全新套件新增了 SmartConnect技術(shù)支持,能為UltraScale?和UltraScale+產(chǎn)品組合帶來前所未有的高性能。
2016-04-21 10:07:291841 2016年5月27日,中國(guó)北京——全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))今天宣布擴(kuò)展其16nm UltraScale+? 產(chǎn)品路線圖
2016-05-27 10:17:10528 All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )宣布,16nm UltraScale+? 產(chǎn)品組合提前達(dá)成重要的量產(chǎn)里程碑,本季度開始接受量產(chǎn)器件訂單。
2016-10-13 11:10:521302 Web Service)在亞馬遜彈性云計(jì)算(Amazon EC2)F1 新實(shí)例中采用了賽靈思16nm UltraScale+ 現(xiàn)場(chǎng)可編程門陣列(FPGA),以加速基因、金融分析、視頻處理、大數(shù)據(jù)、安全和機(jī)器學(xué)習(xí)推斷等工作負(fù)載。
2017-01-13 13:07:111497 作者:Steve Leibson, 賽靈思戰(zhàn)略營(yíng)銷與業(yè)務(wù)規(guī)劃總監(jiān) 采用16nm工藝的Virtex UltraScale+全可編程器件的最多DSP數(shù)量是11904DSP48E2 slices。那是
2017-02-08 03:10:31363 2016.1版,支持Zynq系列SoC和MPSoC 使用 C和C++語言進(jìn)行軟件定義編程,并支持近期新推出的16nm Zynq? UltraScale+? MPSoC。此外,該新版環(huán)境還憑借系統(tǒng)級(jí)特性
2017-02-08 12:14:49128 ?和UltraScale+產(chǎn)品組合帶來前所未有的高性能。Vivado Design Suite2016.1版本包含SmartConnect技術(shù)擴(kuò)展,可解決高性能數(shù)百萬系統(tǒng)邏輯單元設(shè)計(jì)中的系統(tǒng)互聯(lián)瓶頸,從而讓UltraScale和UltraScale+器件組合在實(shí)現(xiàn)高利用率的同時(shí)
2017-02-08 14:09:02338 與100多家客戶積極接觸,目前已向其中60 多家客戶發(fā)貨器件和/或開發(fā)板。 Virtex UltraScale+ 器件加上 Zynq? UltraScale+ MPSoC 和 Kintex? UltraScale+ FPGA展示了賽靈思16nm產(chǎn)品組合三大系列已經(jīng)悉
2017-02-08 18:03:19248 賽靈思將于“2015 ARM 年度技術(shù)研討會(huì)”演示業(yè)界首款 16nm All Programmable MPSoC —— Zynq UltraScale+ MPSoC,您可以現(xiàn)場(chǎng)體驗(yàn)異構(gòu)多處理所帶來
2017-02-08 19:13:11133 ARM2015年度技術(shù)論壇深圳站,賽靈思16nm FinFET工藝Zynq UltraScale MPSoC一亮相就吸引了很多人。這款強(qiáng)大的異構(gòu)處理器會(huì)帶來工業(yè)安防汽車等領(lǐng)域的顛覆。 Zynq
2017-02-08 19:26:41252 提前交付業(yè)界首款 16nm 多處理器 SoC(MPSoC)。早期版本的 Zynq? UltraScale+? MPSoC 能幫助賽靈思客戶立即開始設(shè)計(jì)并提供基于 MPSoC 的系統(tǒng)。Zynq
2017-02-09 01:00:08165 的16nm UltraScale?+產(chǎn)品組合的早期試用。該Vivado早期試用版工具已與UltraScale+ ASIC級(jí)可編程邏輯進(jìn)行了協(xié)同優(yōu)化,能夠充分發(fā)揮量產(chǎn)級(jí)UltraScale+器件的優(yōu)勢(shì),進(jìn)而
2017-02-09 03:25:37357 《賽靈思中國(guó)通訊》雜志第 55 期的封面報(bào)道從系統(tǒng)層面向您詳細(xì)介紹了賽靈思最新推出的 16nm UltraScale+? FPGA、3D IC 產(chǎn)品系列及其第二代 Zynq? 全可編程 SoC
2017-02-09 04:54:37168 ,在此基礎(chǔ)上,賽靈思剛剛又推出了其16nm UltraScale+?系列器件。客戶采用該器件系列構(gòu)建的系統(tǒng)相比采用賽靈思28nm器件所設(shè)計(jì)的類似系統(tǒng)的性能功耗比可
2017-02-09 06:28:121249 作者:Steve Leibson, 賽靈思戰(zhàn)略營(yíng)銷與業(yè)務(wù)規(guī)劃總監(jiān) 今天賽靈思推出了三款UltraScale+ 16nm器件族中的24種新器件,并且他們包含了許多新構(gòu)件。 接下來的幾天里Xcell
2017-02-09 09:11:37109 作者:Steve Leibson, 賽靈思戰(zhàn)略營(yíng)銷與業(yè)務(wù)規(guī)劃總監(jiān) 今天,賽靈思同時(shí)推出了基于TSMC全新16FF+ FinFET工藝技術(shù)的3款16nm UltraScale+全可編程器件系列。包含
2017-02-09 09:12:38500 2015年,基于FinFET 工藝的IC產(chǎn)品將大量面市,除了英特爾的X86處理器和一些ASIC處理器外,F(xiàn)PGA也正式步入FinFET 3D晶體管時(shí)代,2月23日,羊年大年初五,賽靈思率先發(fā)布基于16nm FinFET 3D晶體管的FPGA新品,再次創(chuàng)下業(yè)界第一,開啟了FinFET FPGA的新時(shí)代。
2019-10-06 11:57:003095 以賽靈思 20nm UltraScale 系列的成功為基礎(chǔ),賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列 FPGA、3D IC 和 MPSoC,憑借新型存儲(chǔ)器、3D-on-3D 和多處理SoC(MPSoC)技術(shù),再次領(lǐng)先一代提供了遙遙領(lǐng)先的價(jià)值優(yōu)勢(shì)。
2017-02-11 16:08:11660 Xilinx的六位專家在IEEE Micro雜志3/4月刊上聯(lián)名發(fā)表了一篇15頁的長(zhǎng)文深度描述了Xilinx 16nm Zynq UltraScale+ MPSoC相關(guān)技術(shù)信息。您可以通過在線瀏覽
2017-11-16 20:01:542562 本文試圖搞清楚在 Xilinx 基于 ARM 的 Zynq-7000、Zynq UltraScale+ MPSoC 和 Zynq UltraScale+ RFSoC 器件中是否存在任何漏洞。
2018-06-28 15:53:002492 賽靈思公司 (Xilinx)今天宣布擴(kuò)展其16nm UltraScale+ 產(chǎn)品路線圖,面向數(shù)據(jù)中心新增加速?gòu)?qiáng)化技術(shù)。其成品將可以提供賽靈思業(yè)界領(lǐng)先的16nm FinFET+ FPGA與集成
2018-08-19 09:19:00968 賽靈思在UltraScale+產(chǎn)品系列及設(shè)計(jì)工具上一直與100多家客戶積極接觸,目前已向其中60多家客戶發(fā)貨器件和/或開發(fā)板
2018-08-10 11:35:001738 該視頻重點(diǎn)介紹了Xilinx 16nm Kintex UltraScale +器件中雙工作電壓的性能,功耗和靈活性。
2018-11-21 06:11:004627 該視頻重點(diǎn)介紹了UltraScale +產(chǎn)品系列的第一個(gè)成員Zynq?UltraScale+?MPSoC,并展示了使用可編程邏輯中的DDR4 SDRAM IP的存儲(chǔ)器接口系統(tǒng)的穩(wěn)健性。
2018-11-29 06:36:003044 觀看本視頻了解賽靈思是如何將58Gb / s PAM4收發(fā)器集成到16nm Virtex UltraScale + FPGA系列產(chǎn)品中的。這些業(yè)界領(lǐng)先的高端FPGA可用于現(xiàn)有數(shù)據(jù)中心互連,5G
2018-11-28 06:45:052206 本視頻重點(diǎn)介紹了針對(duì)16nm UltraScale + FPGA和MPSoC的Xilinx集成100G以太網(wǎng)解決方案,增強(qiáng)了基于IEEE 802.3bj規(guī)范的Reed-Solomon前向糾錯(cuò)模塊(RS-FEC)模塊。
2018-11-28 06:40:004353 Zynq?UltraScale+?MPSoC,現(xiàn)已開始發(fā)售。視頻向您重點(diǎn)介紹了Xilinx UltraScale +產(chǎn)品組合的第一位成員
2018-11-27 06:47:003262 該視頻重點(diǎn)介紹了UltraScale +產(chǎn)品組合的第一個(gè)成員,Zynq?UltraScale+?MPSoC,以及其多樣化收發(fā)器技術(shù)的穩(wěn)健性。
2018-11-27 06:33:002501 在本視頻中,了解Xilinx采用高帶寬存儲(chǔ)器(HBM)和CCIX技術(shù)的16nm Virtex UltraScale + FPGA的功能和存儲(chǔ)器帶寬。
2018-11-27 06:20:003624 另一個(gè)行業(yè)首先,該演示展示了Xilinx 16nm Virtex UltraScale + FPGA,其集成的100G以太網(wǎng)MAC和RS-FEC協(xié)同工作,通過具有挑戰(zhàn)性的電氣或光學(xué)互連發(fā)送數(shù)據(jù)。
2018-11-27 05:55:003289 賽靈思率先發(fā)布業(yè)界首款16nm產(chǎn)品,Xilinx 16nm UltraScale +系列產(chǎn)品(FPGA,3D IC和MPSoC)結(jié)合了全新的內(nèi)存,3D-on-3D,以及多處理SoC(MPSoC)技術(shù)
2018-11-22 06:49:004316 本視頻向您演示了賽靈思16nm MPSoC產(chǎn)品系列的最新成員Zynq UltraScale + MPSoC EV器件的強(qiáng)大的實(shí)時(shí)視頻處理功能。該器件專為視頻處理等應(yīng)用優(yōu)化,集成H.264 / H.265視頻編解碼
單元,能夠以每秒60幀的速率同時(shí)對(duì)視頻進(jìn)行4K編碼和解碼操作。
2018-11-22 05:51:004039 關(guān)鍵詞:UltraScale+ , MPSoC , 3D IC 引言 在賽靈思 20nm UltraScale MT 系列成功基礎(chǔ)上,賽靈思現(xiàn)又推出了全新的 16nm UltraScale+ 系列
2018-12-28 00:02:02832 Zynq UltraScale+ RFSoC 在一款 SoC 架構(gòu)中集成數(shù)千兆采樣 RF 數(shù)據(jù)轉(zhuǎn)換器和軟判決前向糾錯(cuò) (SD-FEC)。
2019-07-26 15:43:555059 Zynq RFSoC 將 RF 數(shù)據(jù)轉(zhuǎn)換器、SD-FEC 內(nèi)核以及高性能 16nm UltraScale+ 可編程邏輯和 ARM 多處理系統(tǒng)完美集成在一起打造出了一個(gè)全面的模數(shù)信號(hào)鏈。
2019-07-29 11:54:452159 All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布:16nm UltraScale+ 產(chǎn)品組合提前達(dá)成重要的量產(chǎn)里程碑,本季度開始接受量產(chǎn)器件訂單。
2019-08-01 16:10:442295 賽靈思 UltraScale+ 產(chǎn)品組合是業(yè)界唯一的一款基于 FinFET 的可編程技術(shù)。其包括 Zynq、Kintex 和 Virtex UltraScale+ 器件,相對(duì)于 28nm 產(chǎn)品而言,性能功耗比提升 2-5 倍,能支持 5G 無線、軟件定義網(wǎng)絡(luò)和下一代高級(jí)駕駛員輔助系統(tǒng)等市場(chǎng)領(lǐng)先應(yīng)用。
2019-07-30 16:08:262867 Virtex UltraScale+ 器件加上 Zynq UltraScale+ MPSoC 和 Kintex UltraScale+ FPGA展示了賽靈思16nm產(chǎn)品組合三大系列已經(jīng)悉數(shù)登場(chǎng)。
2019-07-30 17:14:492239 賽靈思的 OpenAMP 框架簡(jiǎn)化了異構(gòu)系統(tǒng)的開發(fā),并全面支持在業(yè)界首款投產(chǎn)的 16nm 多處理 Zynq UltraScale+ MPSoC 器件上實(shí)現(xiàn) OpenAMP。
2019-07-30 17:10:362472 通過與 Vivado 設(shè)計(jì)套件的協(xié)同優(yōu)化可以完全發(fā)揮 UltraScale+ 產(chǎn)品系列的功耗性能比優(yōu)勢(shì),以及 SmartCORE 及 LogiCORE IP 的完整目錄。此次發(fā)布延續(xù)了賽靈思在 UltraScale+ 產(chǎn)品上所創(chuàng)造的一系列里程碑。
2019-08-01 10:06:262269 Xilinx 用兩個(gè) 96 位獨(dú)特器件標(biāo)識(shí)符(稱為器件 DNA)為每個(gè) Zynq UltraScale+ 器件編程。一個(gè) DNA 值位于可編程邏輯 (PL) 中,另一個(gè) DNA 值位于處理系統(tǒng) (PS) 中。這兩個(gè) DNA 值是不同的,但每個(gè) DNA 都有以下屬性及讀取訪問方法。
2022-02-08 14:19:491149 UltraScale和UltraScale+進(jìn)一步增強(qiáng)了Clock root的概念,從芯片架構(gòu)和Vivado支持方面都體現(xiàn)了這一點(diǎn)。為了理解這一概念,我們先看看UltraScale/UltraScale+的時(shí)鐘資源。
2022-05-12 15:34:311380 Zynq UltraScale+ Use Case 4.4 原理圖s
2023-02-03 18:47:072 UltraScale是基于20nm工藝制程的FPGA,而UltraScale+則是基于16nm工藝制程的FPGA。
2023-03-09 14:12:544129 Zynq UltraScale+ Use Case 4.1 原理圖s
2023-03-22 19:15:480 Zynq UltraScale+ Use Case 4.2 原理圖s
2023-03-22 19:16:000 Zynq UltraScale+ Use Case 1.1 原理圖s
2023-03-22 19:16:270 Zynq UltraScale+ Use Case 1.2 原理圖s
2023-03-22 19:16:440 Zynq UltraScale+ Use Case 1.3 原理圖s
2023-03-22 19:17:020 Zynq UltraScale+ Use Case 1.4 原理圖s
2023-03-22 19:17:160 Zynq UltraScale+ Use Case 2.1 原理圖s
2023-03-22 19:17:360 Zynq UltraScale+ Use Case 2.2 原理圖s
2023-03-22 19:17:560 Zynq UltraScale+ Use Case 2.3 原理圖s
2023-03-22 19:18:070 Zynq UltraScale+ Use Case 2.4 原理圖s
2023-03-22 19:18:250 Zynq UltraScale+ Use Case 3.1 原理圖s
2023-03-22 19:18:360 Zynq UltraScale+ Use Case 3.2 原理圖s
2023-03-22 19:18:540 Zynq UltraScale+ Use Case 3.3 原理圖s
2023-03-22 19:19:070 Zynq UltraScale+ Use Case 3.4 原理圖s
2023-03-22 19:19:201 介紹一下Xilinx公司的新一代Zynq UltraScale+ RFSoC器件,可用于LTE、5G、SDR、衛(wèi)星通信等無線平臺(tái)。
2023-05-22 10:38:593966 Zynq UltraScale+ Use Case 4.4 原理圖s
2023-07-04 19:20:020 Zynq UltraScale+ Use Case 4.1 原理圖s
2023-07-10 18:35:080 Zynq UltraScale+ Use Case 4.2 原理圖s
2023-07-10 18:35:210 Zynq UltraScale+ Use Case 4.3 原理圖s
2023-07-10 18:35:380 Zynq UltraScale+ Use Case 1.1 原理圖s
2023-07-10 18:35:490 Zynq UltraScale+ Use Case 1.2 原理圖s
2023-07-10 18:35:590 Zynq UltraScale+ Use Case 1.3 原理圖s
2023-07-10 18:36:160 Zynq UltraScale+ Use Case 1.4 原理圖s
2023-07-10 18:36:350 Zynq UltraScale+ Use Case 2.1 原理圖s
2023-07-10 18:36:500 Zynq UltraScale+ Use Case 2.2 原理圖s
2023-07-10 18:37:100 Zynq UltraScale+ Use Case 2.3 原理圖s
2023-07-10 18:37:260 Zynq UltraScale+ Use Case 2.4 原理圖s
2023-07-10 18:37:460 Zynq UltraScale+ Use Case 3.1 原理圖s
2023-07-10 18:38:020 Zynq UltraScale+ Use Case 3.2 原理圖s
2023-07-10 18:38:161 Zynq UltraScale+ Use Case 3.3 原理圖s
2023-07-10 18:38:320 Zynq UltraScale+ Use Case 3.4 原理圖s
2023-07-10 18:38:500 電子發(fā)燒友網(wǎng)站提供《UltraScale+器件用于PCI Express的集成模塊產(chǎn)品指南.pdf》資料免費(fèi)下載
2023-09-14 10:30:230 電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+器件封裝和管腳用戶指南.pdf》資料免費(fèi)下載
2023-09-13 10:30:451 AMD 已經(jīng)擁有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不斷現(xiàn)代化。
2024-03-18 10:40:2734
評(píng)論
查看更多