電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>JESD204B與LVDS接口并行 管線式ADC延遲問(wèn)題分析及解答

JESD204B與LVDS接口并行 管線式ADC延遲問(wèn)題分析及解答

12下一頁(yè)全文

本文導(dǎo)航

  • 第 1 頁(yè):JESD204B與LVDS接口并行 管線式ADC延遲問(wèn)題分析及解答
  • 第 2 頁(yè):分析管線式ADC延遲
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

開發(fā)串行接口業(yè)界標(biāo)準(zhǔn)JESD204A/JESD204B的目的在于解決以高效省錢的方式互連最新寬帶數(shù)據(jù)轉(zhuǎn)換器與其他系統(tǒng)IC的問(wèn)題。
2021-11-01 11:24:165783

5G無(wú)線測(cè)試儀高通道數(shù)JESD204B時(shí)鐘生成參考設(shè)計(jì)

JESD204B 同步時(shí)鐘。此設(shè)計(jì)可提供多通道 JESD204B 時(shí)鐘,采用 TI LMK04828 時(shí)鐘抖動(dòng)清除器和帶有集成 VCO 的 LMX2594 寬帶 PLL,能夠?qū)崿F(xiàn)低于 10ps 的時(shí)鐘間偏差。此
2018-10-15 15:09:38

JESD204接口簡(jiǎn)介

。圖3:第二(當(dāng)前)版——JESD204BJESD204標(biāo)準(zhǔn)之前的兩個(gè)版本中,沒(méi)有確保通過(guò)接口的確定延遲相關(guān)的條款。JESD204B修訂版通過(guò)提供一種機(jī)制,確保兩個(gè)上電周期之間以及鏈路重新同步期間
2019-05-29 05:00:03

JESD204C的標(biāo)準(zhǔn)和新變化

的選項(xiàng)。完整的JESD204C規(guī)范可通過(guò) JEDEC獲得。  本入門文章由兩部分組成,旨在介紹JESD204C標(biāo)準(zhǔn),著重說(shuō)明其與JESD204B的不同之處,并詳細(xì)闡明為達(dá)成上述目標(biāo)、提供對(duì)用戶更友好的接口
2021-01-01 07:44:26

JESD204標(biāo)準(zhǔn)解析

第二(當(dāng)前)次修訂版– JESD204BJESD204標(biāo)準(zhǔn)之前的兩個(gè)版本中,沒(méi)有確保通過(guò)接口的確定延遲相關(guān)的條款。JESD204B修訂版通過(guò)提供一種機(jī)制,確保兩個(gè)上電周期之間以及鏈路重新同步期間
2019-06-17 05:00:08

JESD204B 串行鏈路的均衡器優(yōu)化

`描述采用均衡技術(shù)可以有效地補(bǔ)償數(shù)據(jù)轉(zhuǎn)換器的 JESD204B 高速串行接口中的信道損耗。此參考設(shè)計(jì)采用了 ADC16DX370 雙 16 位 370 MSPS 模數(shù)轉(zhuǎn)換器 (ADC),該轉(zhuǎn)換器利用
2015-05-11 10:40:44

JESD204B接口標(biāo)準(zhǔn)信息理解

E2E 上的該欄目下閱讀了各種技術(shù)文章及其它博客文章,明白了為什么 JESD204BLVDS 和 CMOS 接口的后續(xù)產(chǎn)品。有一個(gè)沒(méi)有深入討論的主題就是解決 ADC 至 FPGA 和 FPGA
2018-09-13 14:21:49

JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?

什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸?shù)囊蛩兀?b class="flag-6" style="color: red">JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?JESD204B如何使用結(jié)束位?結(jié)束位存在的意義是什么?如何計(jì)算轉(zhuǎn)換器的通道速率?什么是應(yīng)用層,它能做什么?
2021-04-13 06:39:06

JESD204B串行接口時(shí)鐘的優(yōu)勢(shì)

的數(shù)字接口絕大多數(shù)是差分LVDS接口,這就造成了布板的困難,當(dāng)PCB 的密度很大的時(shí)候就需要增加板層從而造成印制板的成本上升。而JESD204B 接口是串行接口,能有效減少數(shù)據(jù)輸出的差分對(duì),能最大
2019-06-19 05:00:06

JESD204B串行數(shù)據(jù)鏈路接口問(wèn)題

MS-2503: 消除影響JESD204B鏈路傳輸?shù)囊蛩?/div>
2019-09-20 08:31:46

JESD204B協(xié)議介紹

欄目下閱讀了各種技術(shù)文章及其它博客文章,明白了為什么 JESD204BLVDS 和 CMOS 接口的后續(xù)產(chǎn)品。有一個(gè)沒(méi)有深入討論的主題就是解決 ADC 至 FPGA 和 FPGA 至 DAC 鏈
2022-11-21 07:02:17

JESD204B協(xié)議有什么特點(diǎn)?

在使用最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。那么在解決 ADC 至 FPGA
2021-04-06 06:53:56

JESD204B是什么工作原理?控制字符是什么?

JESD204B的工作原理JESD204B的控制字符
2021-04-06 06:01:20

JESD204B生存指南

JESD204B生存指南
2019-05-28 12:08:12

JESD204B的優(yōu)勢(shì)

的是 JESD204B 接口將如何簡(jiǎn)化設(shè)計(jì)流程。與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢(shì),包括更簡(jiǎn)單的布局以及更少的引腳數(shù)。因此它能獲得工程師
2022-11-23 06:35:43

JESD204B的常見疑問(wèn)解答

送數(shù)據(jù)。在歷代轉(zhuǎn)換器中,低壓差分信號(hào)(LVDS)和并行接 口允許對(duì)DAC或ADC的最低有效位(LSB)或最高有效位(MSB)進(jìn)行簡(jiǎn)單探測(cè)/調(diào)試,檢查函數(shù)轉(zhuǎn)換器是否正在工作。使用JESD204B接口
2024-01-03 06:35:04

JESD204B的系統(tǒng)級(jí)優(yōu)勢(shì)

這種應(yīng)用,您應(yīng)該考慮 LVDS 接口,因此它沒(méi)有在 JESD204B 上進(jìn)行數(shù)據(jù)串行化的延遲。如欲了解有關(guān) JESD204B 的更得意詳情,敬請(qǐng)參考其它資源:深入了解 JESD204B 接口的演變及其
2018-09-18 11:29:29

JESD204B轉(zhuǎn)換器的確定性延遲解密

到解幀器的接收器延遲。來(lái)自同一個(gè)系統(tǒng)中兩個(gè)不同ADC的數(shù)據(jù)可能各自具有獨(dú)特的確定性延遲。與簡(jiǎn)單的串行鏈路配置不同——比如低壓差分信號(hào) (LVDS)——JESD204B接口將數(shù)據(jù)樣本打包為定義幀。幾個(gè)
2018-10-15 10:40:45

JESD204B高速串行接口鏈路的均衡器優(yōu)化參考設(shè)計(jì)包括原理圖,物料清單及參考指南

in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a
2018-08-09 08:40:10

jesd204B調(diào)試經(jīng)驗(yàn)有哪些?注意事項(xiàng)是什么?

jesd204B調(diào)試經(jīng)驗(yàn)有哪些?注意事項(xiàng)是什么?
2021-06-21 06:05:50

jesd204b

我最近嘗試用arria 10 soc實(shí)現(xiàn)與ad9680之間的jesd204B協(xié)議,看了很多資料,卻依然感覺無(wú)從下手,不知道哪位大神設(shè)計(jì)過(guò)此協(xié)議,希望可以請(qǐng)教一番,在此先謝過(guò)。
2017-12-13 12:47:27

jesd204b ip核支持的線速率

因?qū)嶋H需求,本人想使用JESD204b的ip核接收ADC發(fā)送過(guò)來(lái)的數(shù)據(jù),ADC發(fā)送的數(shù)據(jù)鏈路速率是15gbps, 廠家說(shuō)屬于204b標(biāo)準(zhǔn)。我看到jesd204b的ip核標(biāo)準(zhǔn)最大是12.5gbps,但是支持的支持高達(dá)16.375 Gb/s的非標(biāo)準(zhǔn)線速率。請(qǐng)問(wèn)我可以使用這個(gè)IP核接收ADC的數(shù)據(jù)嗎?
2020-08-12 09:36:39

AD9164 JESD204B接口的傳輸層是如何對(duì)I/Q數(shù)據(jù)進(jìn)行映射的?

AD9164 JESD204B接口的傳輸層是如何對(duì)I/Q數(shù)據(jù)進(jìn)行映射的
2023-12-04 07:27:34

FPGA高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B接口應(yīng)用場(chǎng)景

?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口,明德?lián)P的大數(shù)據(jù)采集項(xiàng)目也是采用JESD204B接口。與LVDS及CMOS接口相比,JESD204B數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢(shì)
2019-12-04 10:11:26

FPGA高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B接口應(yīng)用場(chǎng)景

依舊采用傳統(tǒng)的CMOS和LVDS已經(jīng)很難滿足設(shè)計(jì)要求,因此“JESD204B”應(yīng)運(yùn)而生。現(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口,明德?lián)P的大數(shù)據(jù)采集項(xiàng)目也是采用JESD204B接口
2019-12-03 17:32:13

Kintex 7上的JESD204b標(biāo)準(zhǔn)中的ADC輸出接口

嗨,我必須在Kintex 7上導(dǎo)入為Virtex 6開發(fā)的代碼,以便將JESD204B標(biāo)準(zhǔn)中的ADC輸出接口。我修改了代碼和ucf文件,以便在演示板MC705上實(shí)現(xiàn)它。Synthesize
2020-05-21 14:22:21

ad9680 JESD204B接口rx_sync信號(hào)同步和失鎖周期性出現(xiàn)怎么解決?

使用AD9680時(shí)遇到一個(gè)問(wèn)題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時(shí)鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
2023-12-12 08:03:49

ad9680 JESD204B接口同步信號(hào)RX_SYNC失鎖 請(qǐng)問(wèn)怎么解決?

使用AD9680時(shí)遇到一個(gè)問(wèn)題,AD9680采樣率為1Gsps,JESD204B IP核的GTX參考時(shí)鐘為250MHz,參數(shù)L=4,F(xiàn)=2,K=32,線速率為10Gbps,使用的為SYSREF
2018-08-08 07:50:35

一文讀懂JESD204B標(biāo)準(zhǔn)系統(tǒng)

JESD204B到底是什么呢?是什么導(dǎo)致了JESD204B標(biāo)準(zhǔn)的出現(xiàn)?什么是JESD204B標(biāo)準(zhǔn)?為什么關(guān)注JESD204B接口
2021-05-24 06:36:13

串行LVDSJESD204B的對(duì)比

LVDS的三倍多。當(dāng)比較諸如多器件同步、確定延遲和諧波時(shí)鐘等高級(jí)功能時(shí),JESD204B是提供這些功能的唯一接口。所有通路和通道對(duì)確定延遲敏感、需要寬帶寬多通道轉(zhuǎn)換器的系統(tǒng)將無(wú)法有效使用LVDS并行
2019-05-29 05:00:04

JESD204B subclass1來(lái)討論時(shí)鐘的時(shí)序需要以及TI時(shí)鐘芯片方案的實(shí)現(xiàn)

JESD204B采集卡項(xiàng)目綜合上板后,可以使用上位機(jī)通過(guò)千兆網(wǎng)來(lái)配置AD9144和AD9516板卡,實(shí)現(xiàn)高速AD采集。最終可以在示波器和上位機(jī)上采集到設(shè)定頻率的正弦波。本文重點(diǎn)介紹JESD204B
2019-12-17 11:25:21

關(guān)于JESD204B接口你想知道的都在這

關(guān)于JESD204B接口你想知道的都在這
2021-09-29 06:56:22

在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來(lái)實(shí)現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx? FPGA上實(shí)現(xiàn)JESD204B接口,并為FPGA設(shè)計(jì)人員提供部分應(yīng)用和調(diào)試建議
2018-10-16 06:02:44

基于高速串行數(shù)字技術(shù)的JESD204B鏈路延時(shí)設(shè)計(jì)

描述JESD204B 鏈路是數(shù)據(jù)轉(zhuǎn)換器數(shù)字接口的最新趨勢(shì)。這些鏈路利用高速串行數(shù)字技術(shù)提供很大的益處(包括增大的信道密度)。此參考設(shè)計(jì)解決了其中一個(gè)采用新接口的挑戰(zhàn):理解并設(shè)計(jì)鏈路延遲。一個(gè)示例實(shí)現(xiàn)
2018-11-21 16:51:43

如何去實(shí)現(xiàn)JESD204B時(shí)鐘?

JESD204B數(shù)模轉(zhuǎn)換器的時(shí)鐘規(guī)范是什么?JESD204B數(shù)模轉(zhuǎn)換器有哪些優(yōu)勢(shì)?如何去實(shí)現(xiàn)JESD204B時(shí)鐘?
2021-05-18 06:06:10

如何讓JESD204B在FPGA上工作?FPGA對(duì)于JESD204B需要多少速度?

的模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)支持最新的JESD204B串行接口標(biāo)準(zhǔn),出現(xiàn)了FPGA與這些模擬產(chǎn)品的最佳接口方式問(wèn)題。FPGA一直支持千兆串行/解串(SERDES)收發(fā)器。然而在過(guò)去,大多數(shù)ADC
2021-04-06 09:46:23

如何采用系統(tǒng)參考模式設(shè)計(jì)JESD204B時(shí)鐘

LMK04821系列器件為該話題提供了很好的范例研究素材,因?yàn)樗鼈兪歉咝阅艿碾p環(huán)路抖動(dòng)清除器,可在具有器件和SYSREF時(shí)鐘的子類1時(shí)鐘方案里驅(qū)動(dòng)多達(dá)七個(gè)JESD204B轉(zhuǎn)換器或邏輯器件。圖1是典型
2022-11-18 06:36:26

寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

,JESD204支持的每通道串行鏈路速率是LVDS的三倍以上。當(dāng)比較諸如多器件同步、確定延遲和諧波時(shí)鐘等高級(jí)功能時(shí),JESD204B是提供這些功能的唯一接口。所有通路和通道對(duì)確定延遲敏感、需要寬帶寬多通道轉(zhuǎn)換器
2021-11-03 07:00:00

小說(shuō) JESD

JESD204b接口已經(jīng)在國(guó)內(nèi)好幾年,但是幾乎沒(méi)有一篇文章和其實(shí)際應(yīng)用相關(guān)。其實(shí)對(duì)于一個(gè)關(guān)于JESD204b接口ADC項(xiàng)目來(lái)講一共大致有5個(gè)部分:ADC內(nèi)核,ADCJESD接口,[color
2017-08-09 20:33:19

JESD204B輸出的14位170Msps雙通道ADC

DC1974A-C,LTC2122演示板,14位,170Msps雙通道ADC,帶JESD204B輸出。演示電路1974A-C支持具有符合JESD204B標(biāo)準(zhǔn)的CML輸出的LTC2122,14位雙
2019-06-20 08:05:16

無(wú)法在Vivado 2013.4中為JESD204B v5.1生成比特流

嗨, 我嘗試在Vivado 2013.4中構(gòu)建我們的設(shè)計(jì)并構(gòu)建Xilinx JESD204B設(shè)計(jì)示例,我收到以下錯(cuò)誤:錯(cuò)誤:[Common 17-69]命令失?。捍嗽O(shè)計(jì)包含不支持比特流生成的內(nèi)核
2018-12-10 10:39:23

時(shí)序至關(guān)重要:怎么提高JESD204B時(shí)鐘方案的性能

您好,歡迎再度光臨“時(shí)序至關(guān)重要”博客系列。在一篇以前的文章中,Timothy T.曾談到JESD204B接口標(biāo)準(zhǔn)(該標(biāo)準(zhǔn)越來(lái)越受歡迎,因?yàn)樗茉诟咚贁?shù)據(jù)采集系統(tǒng)里簡(jiǎn)化設(shè)計(jì))的時(shí)鐘要求。在本文
2018-09-06 15:10:52

構(gòu)建JESD204B鏈路的步驟

在上篇博客《理解JESD204B協(xié)議》中,我對(duì) JESD204B 協(xié)議中的三個(gè)狀態(tài)進(jìn)行了概括性的功能介紹。這三個(gè)狀態(tài)對(duì)于在鏈路的 TX 和 RX 之間構(gòu)建有效數(shù)據(jù)鏈路非常重要,它們是:代碼組同步
2022-11-21 07:18:42

構(gòu)建JESD204B鏈路的步驟

的 LMFS 配置和 PLL 設(shè)置。要在經(jīng)過(guò) JESD204B 協(xié)議的各個(gè)狀態(tài)時(shí)檢驗(yàn)信號(hào),可使用 FPGA 廠商提供的信號(hào)分析工具。構(gòu)建JESD204B 鏈路的第一步是RX 發(fā)信號(hào)通知TX 開始代碼組同步
2018-09-13 09:55:26

測(cè)試JESD204無(wú)法正常工作

你好,我試圖僅在測(cè)試模式下測(cè)試JESD204B v6.2:001:無(wú)限期地發(fā)送/接收/K28.5/但首先在desing塊中有一個(gè)錯(cuò)誤:[BD 41-967] AXI接口引腳/ jesd204
2019-04-19 13:06:30

請(qǐng)問(wèn)JESD204B中的確定性延遲兩次電源周期之間是怎么理解?

關(guān)于JESD204B中的確定性延遲說(shuō):“很大一部分都要求數(shù)據(jù)以兩次電源周期之間已知且一致的延遲遍歷整個(gè)系統(tǒng)。這一概念稱為確定性延遲。怎么理解??jī)纱坞娫粗芷谥g是怎么理解?謝謝!
2019-01-07 13:56:23

通過(guò)同步多個(gè)JESD204B ADC實(shí)現(xiàn)發(fā)射器定位參考設(shè)計(jì)

探討如何同步多個(gè)帶 JESD204B 接口的模數(shù)轉(zhuǎn)換器 (ADC) 以便確保從 ADC 采樣的數(shù)據(jù)在相位上一致。主要特色同步 2 個(gè)采樣頻率為 3.072GHz 的千兆采樣 ADC系統(tǒng)可擴(kuò)展到超過(guò) 2
2018-07-13 06:47:51

通過(guò)同步多個(gè)JESD204B ADC實(shí)現(xiàn)發(fā)射器定位參考設(shè)計(jì)

探討如何同步多個(gè)帶JESD204B 接口的模數(shù)轉(zhuǎn)換器 (ADC) 以便確保從 ADC 采樣的數(shù)據(jù)在相位上一致。特性同步 2 個(gè)采樣頻率為 3.072GHz 的千兆采樣 ADC系統(tǒng)可擴(kuò)展到超過(guò) 2 個(gè)
2022-09-19 07:58:07

高通道數(shù)JESD204B菊鏈可擴(kuò)展時(shí)鐘解決方案

多通道 JESD204B 時(shí)鐘,采用 TI LMK04828 時(shí)鐘抖動(dòng)清除器和帶有集成 VCO 的 LMX2594 寬帶 PLL,能夠?qū)崿F(xiàn)低于 10ps 的時(shí)鐘間偏斜。此設(shè)計(jì)經(jīng)過(guò) TI
2018-12-28 11:54:19

采用高速ADCJESD204B鏈路延時(shí)設(shè)計(jì)

JESD204B 鏈路是數(shù)據(jù)轉(zhuǎn)換器數(shù)字接口的最新趨勢(shì)。這些鏈路利用高速串行數(shù)字技術(shù)提供很大的益處(包括增大的信道密度)。此參考設(shè)計(jì)解決了其中一個(gè)采用新接口的挑戰(zhàn):理解并設(shè)計(jì)鏈路延遲。一個(gè)示例實(shí)現(xiàn)
2017-02-08 04:28:02354

JESD204B SystemC module Deterministic Latency(四)

延遲。JESD204A沒(méi)有提供處理接口延遲的方法,而在JESD204B中提供了兩種機(jī)制(Subclass 1、Subclass 2)去解決延遲不定的問(wèn)題。 數(shù)據(jù)鏈延遲定義為:并行的數(shù)據(jù)幀放到TX
2017-02-08 10:39:10961

JESD204B協(xié)議概述

在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E
2017-04-08 04:48:172131

在Xilinx FPGA上快速實(shí)現(xiàn) JESD204B

簡(jiǎn)介 JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲
2017-04-12 10:22:1114645

基于NI PXI模塊化測(cè)試平臺(tái)對(duì)采用JESD204B協(xié)議進(jìn)行測(cè)試

什么是JESD? JESD204B是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,支持高達(dá)12.5 Gbps串行數(shù)據(jù)速率,并可確保JESD204 鏈路具有可重復(fù)的確定性延遲。在這里
2017-11-15 20:06:011575

通過(guò)ADC來(lái)詳細(xì)了解JESD204B規(guī)范的各層

隨著高速ADC跨入GSPS范圍,與FPGA(定制ASIC)進(jìn)行數(shù)據(jù)傳輸?shù)氖走x接口協(xié)議是JESD204B。為了捕捉頻率范圍更高的RF頻譜,需要寬帶RF ADC。在其推動(dòng)下,對(duì)于能夠捕捉更寬帶寬并支持
2017-11-16 18:48:169537

JESD204B SystemC module 設(shè)計(jì)簡(jiǎn)介(一)

本設(shè)計(jì)致力于用SystemC語(yǔ)言建立JESD024B的協(xié)議標(biāo)準(zhǔn)模型,描述JESD204B的所有行為,并且能夠保證用戶可以通過(guò)該JESD204B的SystemC庫(kù),進(jìn)行JESD204B行為的仿真
2017-11-17 09:36:563002

如何在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B?操作步驟詳細(xì)說(shuō)明

轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設(shè)計(jì)正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來(lái)實(shí)現(xiàn) JESD204B物理層。
2017-11-17 14:44:166596

JESD204B標(biāo)準(zhǔn)及演進(jìn)歷程

在從事高速數(shù)據(jù)擷取設(shè)計(jì)時(shí)使用FPGA的人大概都聽過(guò)新JEDEC標(biāo)準(zhǔn)「JESD204B」的名號(hào)。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進(jìn)一步了解 JESD204B 接口,包括與FPGA如何互動(dòng)、JESD204B如何讓他們的設(shè)計(jì)更容易執(zhí)行等。本文介紹 JESD204B標(biāo)準(zhǔn)演進(jìn),以及對(duì)系統(tǒng)設(shè)計(jì)工程師有何影響。
2017-11-18 02:57:0113942

JESD204B接口及協(xié)議狀態(tài)過(guò)程

在使用我們的最新模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與FPGA 通信。
2017-11-18 04:10:552945

FPGA 的高速數(shù)據(jù)采集設(shè)計(jì)之JESD204B部分詳解

的是 JESD204B 接口將如何簡(jiǎn)化設(shè)計(jì)流程。 與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢(shì),包括更簡(jiǎn)單的布局以及更少的引腳數(shù)。因此它能獲得工程師的青睞和關(guān)注也就不足為奇了,它具備如下系統(tǒng)級(jí)優(yōu)勢(shì): 更小的封裝尺寸與更低的封裝成本。
2017-11-18 08:36:013155

針對(duì)高速數(shù)據(jù)轉(zhuǎn)換器的最新高速JESD204B標(biāo)準(zhǔn)帶來(lái)了驗(yàn)證挑戰(zhàn)

JESD204B是最新的12.5 Gb/s高速、高分辨率數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)。轉(zhuǎn)換器制造商的相關(guān)產(chǎn)品已進(jìn)入市場(chǎng),并且支持JESD204B標(biāo)準(zhǔn)的產(chǎn)品預(yù)計(jì)會(huì)在不久的將來(lái)大量面世。JESD204B接口
2017-11-18 18:57:162789

簡(jiǎn)述Arria10接口JESD204B的與ADI9144性能

Arria10接口JESD204B與ADI9144的互操作性
2018-06-20 00:06:004053

JESD204B子類(第二部分):子類1與子類2系統(tǒng)考慮因素

在“JESD204B子類(第一部分):JESD204B子類簡(jiǎn)介與確定性延遲”一文中,我們總結(jié)了JESD204B子類和確定性延遲,并給出了子類0系統(tǒng)中多芯片同步的應(yīng)用層解決方案詳情。
2019-04-15 16:25:013610

JESD204B接口標(biāo)準(zhǔn)中的眼圖測(cè)量

該視頻將為觀眾介紹JESD204B接口中的眼圖測(cè)量。
2019-08-01 06:19:003157

JESD204B接口標(biāo)準(zhǔn)如何用于ADC到FPGA設(shè)計(jì)中

ADI和Xilinx的專家解釋了JESD204B接口標(biāo)準(zhǔn)的重要性,并說(shuō)明了該標(biāo)準(zhǔn)如何用于ADC到FPGA設(shè)計(jì)中。
2019-08-01 06:15:002596

JESD204B接口中的眼圖測(cè)量方法

該視頻將為觀眾介紹JESD204B接口中的眼圖測(cè)量。
2019-08-19 06:06:004377

什么是JESD204B標(biāo)準(zhǔn)為什么需要關(guān)注JESD204B接口

但是,隨著模數(shù)轉(zhuǎn)換器(ADC) 的發(fā)展,其要求更快的采樣速率和更高的通道密度,行業(yè)要求使用比并行LVDS 更快速、功效更高的數(shù)字接口。為了克服這個(gè)挑戰(zhàn),2006 年4月,JEDEC制訂并批準(zhǔn)了一種
2019-05-13 09:16:4212564

悄悄告訴你們?nèi)绾问褂?b class="flag-6" style="color: red">JESD204B同步多個(gè)ADC

)和并行輸出ADC的需要,延遲不一致的問(wèn)題對(duì)系統(tǒng)設(shè)計(jì)人員而言歷來(lái)是一個(gè)難題。 JESD204B提供了一個(gè)方法通過(guò)一個(gè)或多個(gè)差分信號(hào)發(fā)送高速串行數(shù)據(jù),比如發(fā)送ADC的輸出。JESD204B規(guī)范本身具有實(shí)現(xiàn)通道間粗調(diào)對(duì)齊的功能。數(shù)據(jù)分割為幀,并持續(xù)發(fā)送至
2021-03-25 14:49:555629

LTC2122:帶JESD204B串行輸出的雙14位170 Msps ADC數(shù)據(jù)表

LTC2122:帶JESD204B串行輸出的雙14位170 Msps ADC數(shù)據(jù)表
2021-05-09 21:06:0211

JESD204B串行接口的14位250 Msps ADC系列

JESD204B串行接口的14位250 Msps ADC系列
2021-05-18 15:04:507

LTC2123:帶JESD204B串行輸出的雙14位250 Msps ADC數(shù)據(jù)表

LTC2123:帶JESD204B串行輸出的雙14位250 Msps ADC數(shù)據(jù)表
2021-05-24 08:01:598

JESD204B是否真的適合你

它如何同 FPGA 協(xié)作。他們特別感興趣的是 JESD204B 接口將如何簡(jiǎn)化設(shè)計(jì)流程。 與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢(shì),包括更簡(jiǎn)單
2021-11-10 09:43:33528

JESD204B標(biāo)準(zhǔn)的ADC與FPGA的接口

與現(xiàn)有接口格式和協(xié)議相比,JESD204B接口更復(fù)雜、更微妙,必須克服一些困難才能實(shí)現(xiàn)其優(yōu)勢(shì)。像其他標(biāo)準(zhǔn)一樣,要使該接口比單倍數(shù)據(jù)速率或雙倍數(shù)據(jù)速率CMOS/LVDS等常用接口更受歡迎,它必須能無(wú)縫地工作。
2022-04-21 14:28:074181

JESD204B協(xié)議相關(guān)介紹與具體應(yīng)用實(shí)例

越來(lái)越大,對(duì)于500MSPS以上的ADC/DAC,動(dòng)輒就是幾十個(gè)G的數(shù)據(jù)吞吐率,如果依舊采用傳統(tǒng)的CMOS和LVDS已經(jīng)很難滿足設(shè)計(jì)要求,因此“JESD204B”應(yīng)運(yùn)而生?,F(xiàn)在各大廠商的高速ADC/DAC上基本都采用了這種接口。
2022-07-04 09:21:583448

寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

本文余下篇幅將探討推動(dòng)該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應(yīng)用,以及串行低壓差分信號(hào)(LVDS)和JESD204B的對(duì)比。
2022-08-01 09:34:511062

在串行LVDSJESD204B接口之間選擇

本文余下篇幅將探討推動(dòng)該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應(yīng)用,以及串行低壓差分信號(hào)(LVDS)和JESD204B的對(duì)比。
2022-08-05 14:18:001105

如何構(gòu)建您的JESD204B 鏈路

如何構(gòu)建您的JESD204B 鏈路
2022-11-04 09:52:113

理解JESD204B協(xié)議

理解JESD204B協(xié)議
2022-11-04 09:52:123

JESD204B:適合您嗎?

JESD204B:適合您嗎?
2022-11-07 08:07:230

JESD204B學(xué)習(xí)手冊(cè)

JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數(shù)據(jù)。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pdf)。
2022-12-22 09:45:181774

在賽靈思FPGA上快速實(shí)現(xiàn)JESD204B

JESD204是一款高速串行接口,用于將數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)連接到邏輯器件。該標(biāo)準(zhǔn)的修訂版B支持高達(dá)12.5 Gbps的串行數(shù)據(jù)速率,并確保JESD204鏈路上的可重復(fù)確定性延遲。隨著轉(zhuǎn)換器速度和分辨率的不斷提高,JESD204B接口在ADI公司的高速轉(zhuǎn)換器和集成RF收發(fā)器中變得越來(lái)越普遍。
2023-01-09 16:41:382969

JESD204B是FPGA中的新流行語(yǔ)嗎

JESD204B規(guī)范是JEDEC標(biāo)準(zhǔn)發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進(jìn)行高速數(shù)據(jù)采集設(shè)計(jì),您會(huì)聽到新的流行詞“JESD204B”。與LVDS和CMOS接口相比,這一較新的版本具有顯著的優(yōu)勢(shì),因?yàn)樗ǜ?jiǎn)單的布局和更少的引腳數(shù)。
2023-05-26 14:49:31361

JESD204B鏈路中斷時(shí)的基本調(diào)試技巧

本文旨在提供發(fā)生 JESD204B 鏈路中斷情況下的調(diào)試技巧簡(jiǎn)介
2023-07-10 16:32:03802

AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet

電子發(fā)燒友網(wǎng)為你提供ADI(ADI)AD9207: 12-Bit, 6 GSPS, JESD204B/JESD204C Dual ADC Data Sheet相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊(cè),更有AD9207
2023-10-16 19:02:55

已全部加載完成