電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術(shù)應(yīng)用>實(shí)驗(yàn)中心>測(cè)試測(cè)量實(shí)驗(yàn)>高速信號(hào)擴(kuò)頻時(shí)鐘測(cè)試

高速信號(hào)擴(kuò)頻時(shí)鐘測(cè)試

123下一頁(yè)全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

無(wú)線(xiàn)傳輸擴(kuò)頻技術(shù)和加密通信原理解析

直接序列擴(kuò)頻(DSSS) 發(fā)送端直接采用高碼率的擴(kuò)頻碼序列去擴(kuò)展信號(hào)頻譜,接收端通過(guò)同樣的擴(kuò)頻碼序列還原信號(hào)。直接序列擴(kuò)頻信號(hào)擴(kuò)展成很寬的頻帶,其功率頻譜密度比噪聲還要低,使信號(hào)能隱蔽在噪聲中,提高信號(hào)保密性。
2023-10-10 16:42:59130

單脈沖和連續(xù)的時(shí)鐘信號(hào)有什么區(qū)別?

,這篇文章將會(huì)詳細(xì)介紹它們之間的差異。 單脈沖時(shí)鐘信號(hào)是指在短時(shí)間內(nèi)以一定的速率發(fā)生較短、高速峰值的脈沖信號(hào)。它們通常用于時(shí)序控制,計(jì)數(shù)和精確時(shí)鐘測(cè)量系統(tǒng)中。一般而言,單脈沖信號(hào)所用的頻率比較高,可達(dá)數(shù)百M(fèi)Hz級(jí)別,這比其他
2023-09-15 16:28:23195

時(shí)鐘信號(hào)怎么產(chǎn)生的

時(shí)鐘信號(hào)怎么產(chǎn)生的 時(shí)鐘信號(hào)是一種重要的信號(hào),它在電子設(shè)備中廣泛應(yīng)用。時(shí)鐘信號(hào)的產(chǎn)生與傳輸是現(xiàn)代電子設(shè)備中不可或缺的基礎(chǔ)技術(shù)之一。時(shí)鐘信號(hào)的精確性和準(zhǔn)確性是現(xiàn)代電子設(shè)備能夠?qū)崿F(xiàn)高速計(jì)算等復(fù)雜操作
2023-09-15 16:28:22377

芯片為什么要時(shí)鐘信號(hào)?

芯片為什么需要時(shí)鐘信號(hào)? 在我們?nèi)粘I钪?,我們所使用的各種電子設(shè)備都需要一個(gè)時(shí)鐘信號(hào)來(lái)進(jìn)行計(jì)時(shí)和同步,例如:手機(jī)、電腦、電視、汽車(chē)、機(jī)器人、智能家居等設(shè)備都需要時(shí)鐘信號(hào)。對(duì)于各種這些電子設(shè)備
2023-09-15 16:28:14368

時(shí)鐘信號(hào)和脈沖信號(hào)有區(qū)別嗎?

時(shí)鐘信號(hào)和脈沖信號(hào)有區(qū)別嗎? 時(shí)鐘信號(hào)和脈沖信號(hào)雖然在某些方面可能有相似之處,但它們?cè)诒举|(zhì)上是不同的。本文將深入探討這兩種信號(hào)的特點(diǎn)、應(yīng)用和區(qū)別。 1.時(shí)鐘信號(hào) 時(shí)鐘信號(hào)是一種用于同步處理器
2023-09-15 16:28:12375

pcb上的高速信號(hào)需要仿真串?dāng)_嗎

現(xiàn)一系列問(wèn)題,如串?dāng)_、反射波、時(shí)鐘抖動(dòng)等。為了確保高速信號(hào)傳輸?shù)姆€(wěn)定和可靠性,需要進(jìn)行仿真串?dāng)_。本文將詳細(xì)介紹高速信號(hào)仿真的串?dāng)_以及為什么需要進(jìn)行仿真。 對(duì)于高速信號(hào)來(lái)說(shuō),串?dāng)_是一種令人頭疼的問(wèn)題。串?dāng)_是指高速
2023-09-05 15:42:31249

芯片為什么要時(shí)鐘信號(hào)

芯片為什么要時(shí)鐘信號(hào) 芯片是現(xiàn)代電子設(shè)備的核心組成部分,廣泛應(yīng)用于計(jì)算機(jī)、手機(jī)、電視等各個(gè)領(lǐng)域。芯片內(nèi)部有著復(fù)雜的電子元件和電路結(jié)構(gòu),這些元件和電路結(jié)構(gòu)需要進(jìn)行同步操作,以實(shí)現(xiàn)正確的工作。因此,芯片
2023-09-01 15:38:11568

如何進(jìn)行PCI-Express的一致性測(cè)試和分析

與系統(tǒng)之間的高速連接,由于不同設(shè)備可能由不同的廠(chǎng)商提供,為了保證設(shè)備之間可靠的互聯(lián)互通,必須對(duì)其接口進(jìn)行一致性測(cè)試。同時(shí)高速串行信號(hào)容易對(duì)系統(tǒng)內(nèi)部或者外部產(chǎn)生EMI輻射和干擾,PCIE標(biāo)準(zhǔn)定義了SSC
2009-04-08 08:32:33

一個(gè)25MHZ時(shí)鐘信號(hào)的單調(diào)性問(wèn)題測(cè)試分析

本文結(jié)合實(shí)際測(cè)試中遇到的時(shí)鐘信號(hào)回溝問(wèn)題介紹了高速信號(hào)的概念,進(jìn)一步闡述了高速信號(hào)與高頻信號(hào)的區(qū)別,分析了25MHz時(shí)鐘信號(hào)沿上的回溝等細(xì)節(jié)的測(cè)試準(zhǔn)確度問(wèn)題,并給出了高速信號(hào)測(cè)試時(shí)合理選擇示波器的一些建議。
2023-06-13 11:02:52362

高速信號(hào)集成電路測(cè)試方法

隨著集成電路技術(shù)的發(fā)展,高速信號(hào)的設(shè)計(jì)技術(shù)指標(biāo)不斷更新,系統(tǒng)中的數(shù)據(jù)傳輸速率已經(jīng)提高到數(shù)十 Gbit/s 乃至數(shù)百 Gbit/s,這就給測(cè)試系統(tǒng)、測(cè)試硬件設(shè)計(jì)、測(cè)試信號(hào)傳輸質(zhì)量等帶來(lái)了新的挑戰(zhàn)和更高
2023-06-02 13:43:05551

面向驗(yàn)證工程師的PCIe擴(kuò)頻時(shí)鐘(SSC)

擴(kuò)頻時(shí)鐘是以受控方式對(duì)系統(tǒng)時(shí)鐘進(jìn)行抖動(dòng)以降低峰值能量含量的過(guò)程。SSC技術(shù)用于最小化電磁干擾(EMI)和/或通過(guò)聯(lián)邦通信委員會(huì)(FCC)的要求。
2023-05-26 16:51:372510

高速信號(hào)的走線(xiàn)閉環(huán)規(guī)則

解決。 高速信號(hào)走線(xiàn)屏蔽規(guī)則 如上圖所示:在高速的PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線(xiàn),則需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,都是會(huì)造成EMI的泄漏。 建議屏蔽線(xiàn)每1000mil打孔接地 。 高速信號(hào)的走線(xiàn)閉環(huán)規(guī)則 由于PCB板的密度越來(lái)越高,很多PCB
2023-05-22 09:15:58509

什么是擴(kuò)頻?擴(kuò)頻通信的目的 擴(kuò)頻通信中擴(kuò)頻增益的意義

擴(kuò)頻通信的主要目的是提高通信信號(hào)的抗干擾性和保密性。通過(guò)在發(fā)送信號(hào)時(shí)對(duì)其進(jìn)行頻率擴(kuò)展,使得信號(hào)在寬帶頻譜上占用更大的帶寬,從而可有效抵消窄帶干擾信號(hào)對(duì)于通信信號(hào)的影響。
2023-05-10 17:52:32978

什么是擴(kuò)頻?擴(kuò)頻通信的目的 擴(kuò)頻通信中擴(kuò)頻增益的意義

擴(kuò)頻技術(shù)是一種利用噪聲來(lái)實(shí)現(xiàn)通信的方法,它可以在一定程度上抵消干擾信號(hào)對(duì)于通信信號(hào)的影響,同時(shí)也可以使得被竊聽(tīng)的信號(hào)更難被解讀和破解。
2023-05-05 16:28:272645

信號(hào)完整性測(cè)試概述

功能單元測(cè)試測(cè)試中非常重要的一項(xiàng)是信號(hào)完整性測(cè)試,特別是對(duì)于高速信號(hào),信號(hào)完整性測(cè)試尤為關(guān)鍵。
2023-02-23 09:20:06744

利用擴(kuò)頻時(shí)鐘來(lái)降低EMI

RF DAC的無(wú)雜散動(dòng)態(tài)范圍受到嚴(yán)重的數(shù)字do主開(kāi)關(guān)的限制,這會(huì)干擾模擬輸出信號(hào)。介紹了一種擴(kuò)頻時(shí)鐘發(fā)生器(SSCG)的設(shè)計(jì)、布局和仿真。SSCG調(diào)制用于切換DAC數(shù)字塊的時(shí)鐘頻率,以減少DAC
2023-02-14 16:43:560

硬件的單元測(cè)試信號(hào)完整性測(cè)試

功能單元測(cè)試測(cè)試中非常重要的一項(xiàng)是信號(hào)完整性測(cè)試,特別是對(duì)于高速信號(hào),信號(hào)完整性測(cè)試尤為關(guān)鍵。
2023-02-13 15:10:241495

PCB設(shè)計(jì)如何區(qū)分高速信號(hào)與低速信號(hào)?

高速信號(hào)的設(shè)計(jì)中,一般考慮的并不是信號(hào)的周期頻率F,一般是有效頻率F1,T代表信號(hào)時(shí)鐘周期,T1代表信號(hào)的10%-90%的上升時(shí)間。
2022-12-26 10:50:421540

如何區(qū)分高速信號(hào)和低速信號(hào)

來(lái)源:羅姆半導(dǎo)體社區(qū) 提到“高速信號(hào)”,就需要先明確什么是“高速”,MHz速率級(jí)別的信號(hào)高速、還是GHz速率級(jí)別的信號(hào)高速? 傳統(tǒng)的SI理論對(duì)于“高速信號(hào)”有經(jīng)典的定義。SI:Signal
2022-12-12 16:56:354588

AN4850_STM32擴(kuò)頻時(shí)鐘生成原理、性能與實(shí)現(xiàn)

AN4850_STM32擴(kuò)頻時(shí)鐘生成原理、性能與實(shí)現(xiàn)
2022-11-21 17:06:480

基于FPGA的擴(kuò)頻系統(tǒng)設(shè)計(jì)

在無(wú)線(xiàn)通信系統(tǒng)中,普遍使用擴(kuò)頻通信技術(shù),因此擴(kuò)頻技術(shù)對(duì)通信系統(tǒng)具有重要的現(xiàn)實(shí)意義。直接序列擴(kuò)頻技術(shù)是應(yīng)用最廣的一種擴(kuò)頻技術(shù),F(xiàn)PGA具備高速度的并行性特點(diǎn)在無(wú)線(xiàn)通信系統(tǒng)中的優(yōu)勢(shì)日益增強(qiáng),利用FPGA實(shí)現(xiàn)直接序列擴(kuò)頻技術(shù),可增大傳輸速率,可以使擴(kuò)頻技術(shù)有更好的發(fā)展與應(yīng)用。
2022-10-31 08:58:22855

高速數(shù)字設(shè)計(jì)第11章 時(shí)鐘分配

本章的主要內(nèi)容: 分析時(shí)鐘驅(qū)動(dòng)器、時(shí)鐘信號(hào)的特殊布線(xiàn) 改進(jìn)時(shí)鐘信號(hào)分配的特殊電路
2022-09-20 14:55:400

時(shí)鐘信號(hào)傳輸與接口

如果用單獨(dú)的時(shí)鐘信號(hào)板,一般采用什么樣的接口,來(lái)保證時(shí)鐘信號(hào)的傳輸受到的影響???
2022-09-16 08:58:491507

高速信號(hào)與高頻信號(hào)的區(qū)別

本文結(jié)合實(shí)際測(cè)試中遇到的時(shí)鐘信號(hào)回溝問(wèn)題介紹了高速信號(hào)的概念,進(jìn)一步闡述了高速信號(hào)與高頻信號(hào)的區(qū)別,分析了25MHz時(shí)鐘信號(hào)沿上的回溝等細(xì)節(jié)的測(cè)試準(zhǔn)確度問(wèn)題,并給出了高速信號(hào)測(cè)試時(shí)合理選擇示波器的一些建議。
2022-09-14 09:20:172417

AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時(shí)鐘發(fā)生器數(shù)據(jù)表

AD9577:帶雙鎖相環(huán)、擴(kuò)頻和余量的時(shí)鐘發(fā)生器數(shù)據(jù)表
2021-04-29 20:06:508

MB86R02“ Jade-D”的擴(kuò)頻時(shí)鐘生成單元應(yīng)用

MB86R02“ Jade-D”中集成了一個(gè)可配置的擴(kuò)頻時(shí)鐘發(fā)生器單元,以便能夠提供調(diào)制時(shí)鐘信號(hào)(作為選擇,與內(nèi)部PLL單元的輸出并行),供GDC內(nèi)部使用。
2021-04-14 16:51:071873

時(shí)鐘信號(hào)測(cè)試有回溝怎么辦?測(cè)試點(diǎn)位置與芯片DIE分析

信號(hào)回溝,即波形邊緣的非單調(diào)性,是時(shí)鐘的大忌,尤其是出現(xiàn)在信號(hào)的門(mén)限電平范圍內(nèi)時(shí),由于容易導(dǎo)致誤觸發(fā),更是兇險(xiǎn)無(wú)比。所以當(dāng)客戶(hù)測(cè)試發(fā)現(xiàn)時(shí)鐘信號(hào)回溝,抱著一心改板的沉痛心情找到高速先生時(shí),高速先生
2020-11-26 09:58:016459

利用低價(jià)位數(shù)字測(cè)試儀器對(duì)高速時(shí)鐘進(jìn)行有效測(cè)試

當(dāng)你需要測(cè)量高速時(shí)鐘頻率時(shí),可能選擇價(jià)位昂貴的臺(tái)面儀器。而實(shí)際上,使用低價(jià)位數(shù)字測(cè)試儀器的數(shù)字捕獲能力,再加上一些DSP軟件函數(shù)即可測(cè)試高速時(shí)鐘。下文介紹了具體的實(shí)現(xiàn)辦法。
2020-08-18 14:32:46524

走線(xiàn)高速信號(hào)走線(xiàn)的九大規(guī)則

規(guī)則一:高速信號(hào)走線(xiàn)屏蔽規(guī)則 如上圖所示: 在高速的PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線(xiàn),走需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,都是會(huì)造成EMI的泄漏。 建議屏蔽線(xiàn),每1000mil,打孔
2020-02-14 11:53:4011426

PCB設(shè)計(jì)EMI問(wèn)題:高速信號(hào)走線(xiàn)九大規(guī)則

所有的高速信號(hào)必須有良好的回流路徑,盡可能地保證時(shí)鐘高速信號(hào)的回流路徑最小,否則會(huì)極大的增加輻射,并且輻射的大小和信號(hào)路徑和回流路徑所包圍的面積成正比。
2019-04-03 09:30:516723

基于時(shí)鐘擴(kuò)頻技術(shù)的行車(chē)記錄儀EMI抑制的設(shè)計(jì)與應(yīng)用

本文介紹了時(shí)鐘擴(kuò)頻技術(shù)的原理、分類(lèi),結(jié)合它在攝像頭的具體應(yīng)用案例,與傳統(tǒng)EMI抑制手段的實(shí)際效果進(jìn)行對(duì)比,突顯時(shí)鐘擴(kuò)頻技術(shù)在抑制時(shí)鐘EMI上的優(yōu)勢(shì)。目前,時(shí)鐘擴(kuò)展頻譜技術(shù)被廣泛使用在圖像采集、圖像
2018-05-18 02:13:001883

AN-2068 DS90UR241/124擴(kuò)頻容差支持

EMI限制的遵守往往是一個(gè)挑戰(zhàn)。擴(kuò)頻時(shí)鐘通常用于最小化EMI。調(diào)制周期信號(hào)時(shí)鐘和數(shù)據(jù))的效果是通過(guò)在一個(gè)頻率范圍內(nèi)傳播能量來(lái)降低峰值發(fā)射。
2018-05-17 16:19:088

解析高速信號(hào)發(fā)生應(yīng)用中的要求

高速信號(hào)發(fā)生應(yīng)用中,帶寬和分辨率是關(guān)鍵要求。新型信號(hào)發(fā)生應(yīng)用運(yùn)用高速數(shù)模轉(zhuǎn)換器(DAC)來(lái)產(chǎn)生各種不同類(lèi)型的波形,包括單音直至具數(shù)百兆赫茲帶寬、復(fù)雜的多通道波形。這些應(yīng)用要求高速DAC足夠快,以在
2017-11-15 10:48:544

高速串行信號(hào)測(cè)試(一)

一、高速串行總線(xiàn)基本知識(shí) 并行總線(xiàn)之所以在高速傳輸上被串行總線(xiàn)取代的原因就在于:第一,系統(tǒng)時(shí)鐘的瓶頸;第二,總線(xiàn)間的串?dāng)_。要達(dá)到上Gbps的傳輸速率,對(duì)于并行總線(xiàn)而言,勢(shì)必時(shí)鐘頻率要達(dá)到GHz
2017-11-14 15:42:0523

什么是擴(kuò)頻通信技術(shù)_擴(kuò)頻通信技術(shù)的優(yōu)缺點(diǎn)

什么是擴(kuò)頻通信技術(shù)?擴(kuò)頻通信技術(shù)是一種信息處理傳輸技術(shù)。擴(kuò)頻通信技術(shù)是利用同域傳輸數(shù)據(jù)(信息)無(wú)關(guān)的碼對(duì)被傳輸信號(hào)擴(kuò)展頻譜,將信號(hào)調(diào)制到多個(gè)載波頻率的技術(shù)。使之占有遠(yuǎn)遠(yuǎn)超過(guò)被傳送信息所必需的最小帶寬
2017-11-13 10:40:2430655

擴(kuò)頻通信的基本原理(SystemView仿真)

SvstemView是一個(gè)功能齊備的系統(tǒng)仿真軟件,主要用于各種通信系統(tǒng)的設(shè)計(jì)和分析。本文使用SvstemView構(gòu)建擴(kuò)頻通信仿真系統(tǒng),模擬信號(hào)擴(kuò)頻通信中的傳輸過(guò)程中,并通過(guò)分析比較信號(hào)擴(kuò)頻
2017-11-10 16:13:2414

時(shí)鐘擴(kuò)頻改善車(chē)載電子電磁兼容性能

。文章對(duì)擴(kuò)頻技術(shù)應(yīng)用原理及影響因素進(jìn)行分析,結(jié)合車(chē)載電子終端中頻輻射騷擾測(cè)試實(shí)例,證明時(shí)鐘擴(kuò)頻技術(shù)可以有效地改善車(chē)載電子電磁兼容性能。
2017-11-09 16:21:337

測(cè)試中遇到的25MHz時(shí)鐘信號(hào)回溝問(wèn)題匯總

本文結(jié)合實(shí)際測(cè)試中遇到的時(shí)鐘信號(hào)回溝問(wèn)題介紹了高速信號(hào)的概念,進(jìn)一步闡述了高速信號(hào)與高頻信號(hào)的區(qū)別,分析了25MHz時(shí)鐘信號(hào)沿上的回溝等細(xì)節(jié)的測(cè)試準(zhǔn)確度問(wèn)題,并給出了高速信號(hào)測(cè)試時(shí)合理選擇示波器的一些建議。
2017-09-19 07:41:0021613

高速ADC時(shí)鐘抖動(dòng)的影響的了解

了解高速ADC時(shí)鐘抖動(dòng)的影響將高速信號(hào)數(shù)字化到高分辨率要求仔細(xì)選擇一個(gè)時(shí)鐘,不會(huì)妥協(xié)模數(shù)轉(zhuǎn)換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者一個(gè)更好的了解時(shí)鐘抖動(dòng)及其影響高速模數(shù)轉(zhuǎn)換器的性能
2017-05-15 15:20:5913

高速信號(hào)完整性測(cè)試和驗(yàn)證技術(shù)

高速信號(hào)完整性測(cè)試和驗(yàn)證技術(shù)
2017-01-14 02:53:5923

10GHz擴(kuò)頻時(shí)鐘發(fā)生器的設(shè)計(jì)

10GHz擴(kuò)頻時(shí)鐘發(fā)生器的設(shè)計(jì)_胡帥帥
2017-01-07 21:28:581

基于DSP的擴(kuò)頻電臺(tái)基帶模塊的設(shè)計(jì)與實(shí)現(xiàn)

一種基于高速數(shù)字信號(hào)處理器(DSP)的擴(kuò)頻電臺(tái)基帶處理模塊的設(shè)計(jì)研制。該模塊利用無(wú)線(xiàn)局域網(wǎng)成熟的擴(kuò)頻通信技術(shù),具有抗干擾能力強(qiáng)、數(shù)據(jù)傳輸速率高、性能穩(wěn)定可靠等特點(diǎn)。模塊采用DSP開(kāi)發(fā)擴(kuò)頻電臺(tái)的通信和控制協(xié)議,軟件設(shè)計(jì)靈活,為軟件的升級(jí)和通信功能的擴(kuò)展提供了方便并取得了良好的實(shí)驗(yàn)效果。
2016-11-05 09:20:31836

改善高速ADC時(shí)鐘信號(hào)的方法

您在測(cè)試 ADC 的SNR時(shí),您可能會(huì)連接一個(gè)低抖動(dòng)時(shí)鐘器件到轉(zhuǎn)換器的時(shí)鐘輸入引腳,并施加一個(gè)適度低噪的輸入信號(hào)。如果您并未從您的轉(zhuǎn)換器獲得SNR產(chǎn)品說(shuō)明書(shū)標(biāo)稱(chēng)性能,則說(shuō)明存在
2011-10-12 12:00:092577

輸出時(shí)鐘頻率可自由設(shè)定的擴(kuò)頻時(shí)鐘發(fā)生器

在有效抑制EMC 干擾的擴(kuò)頻時(shí)鐘發(fā)生器(SSCG)中內(nèi)置FRAM 的新產(chǎn)品MB88R157A 被納入富士通的產(chǎn)品陣容。針對(duì)10MHz ~ 50MHz 的輸入頻率,該產(chǎn)品的輸出時(shí)鐘頻率可以在1MHz ~ 134MHz 范圍內(nèi)任意設(shè)
2011-08-31 17:26:3240

基于DP標(biāo)準(zhǔn)發(fā)射端擴(kuò)頻時(shí)鐘發(fā)生器電路設(shè)計(jì)

這里設(shè)計(jì)一種基于DP標(biāo)準(zhǔn)采用μ工藝的發(fā)射端擴(kuò)頻時(shí)鐘發(fā)生器。合理設(shè)計(jì)鎖相環(huán)路,采用外加濾波器對(duì)壓控振蕩器的控制電壓進(jìn)行三角波調(diào)制,得到所需的擴(kuò)頻時(shí)鐘。
2011-08-31 10:17:321623

基于擴(kuò)頻技術(shù)的測(cè)井信號(hào)長(zhǎng)距離傳輸系統(tǒng)

本內(nèi)容提供了基于擴(kuò)頻技術(shù)的測(cè)井信號(hào)長(zhǎng)距離傳輸系統(tǒng),希望對(duì)大家有所幫助
2011-06-22 15:39:0621

信號(hào)編碼、擴(kuò)頻和差錯(cuò)控制技術(shù)

信號(hào)編碼技術(shù) 數(shù)據(jù)、信號(hào)和傳輸?shù)哪M與數(shù)字之分 信號(hào)編碼準(zhǔn)則 數(shù)字?jǐn)?shù)據(jù)與模擬信號(hào) 模擬數(shù)據(jù)與模擬信號(hào) 模擬數(shù)據(jù)與數(shù)字信號(hào) 擴(kuò)頻技術(shù) 差錯(cuò)控制技術(shù)
2011-03-31 12:19:3838

基于HyperLynx仿真的高速PECL時(shí)鐘電路設(shè)計(jì)

  引言   隨著電子技術(shù)的不斷發(fā)展,數(shù)據(jù)的傳輸速度越來(lái)越快,高速時(shí)鐘的應(yīng)用日益廣泛,如何保證時(shí)鐘高速跳變過(guò)程中的信號(hào)完整性、抖動(dòng)、功耗等問(wèn)題,已
2010-11-03 11:05:011561

深入淺出談高速串行信號(hào)測(cè)試(二)

  繼“深入淺出談高速串行信號(hào)測(cè)試(一)”獲得大家鼓勵(lì)后,也有網(wǎng)友以及來(lái)自客戶(hù)拜訪(fǎng)中對(duì)于抖動(dòng)的提問(wèn),使我萌發(fā)了寫(xiě)下篇的念頭。在這篇博文中我們深入討論一下高速信號(hào)
2010-10-16 17:43:3216

多路測(cè)量信號(hào)擴(kuò)頻傳輸?shù)腄SP系統(tǒng)設(shè)計(jì)

多路測(cè)量信號(hào)擴(kuò)頻傳輸?shù)腄SP系統(tǒng)設(shè)計(jì) 1. 引 言 在測(cè)控領(lǐng)域,通常要求對(duì)多路檢測(cè)信號(hào)進(jìn)行傳輸。信號(hào)的傳輸過(guò)程中常受到周?chē)鷱?fù)雜環(huán)境的干擾會(huì)產(chǎn)生較大的失真。
2010-03-19 10:44:55878

多路測(cè)量信號(hào)擴(kuò)頻傳輸?shù)腄SP系統(tǒng)實(shí)現(xiàn)

本文對(duì)多路測(cè)量信號(hào)擴(kuò)頻傳輸系統(tǒng)進(jìn)行了研究,提出了對(duì)所傳輸信號(hào)的頻譜進(jìn)行擴(kuò)展并利用碼分復(fù)用實(shí)現(xiàn)多路信號(hào)的復(fù)用傳輸?shù)姆椒?。分析了多路測(cè)量信號(hào)擴(kuò)頻傳輸系統(tǒng)的DSP系統(tǒng)實(shí)
2010-02-24 14:22:1813

基于FPGA的直接序列擴(kuò)頻發(fā)射系統(tǒng)研究

基于FPGA的直接序列擴(kuò)頻發(fā)射系統(tǒng)研究 現(xiàn)代通信系統(tǒng)尤其是擴(kuò)頻系統(tǒng)需要完成快速?gòu)?fù)雜的信號(hào)處理,對(duì)電路的處理速度提出了更高的要求.根據(jù)FPGA高速并行的處
2010-02-22 14:58:5425

高速并行總線(xiàn)信號(hào)完整性測(cè)試技術(shù)

高速并行總線(xiàn)信號(hào)完整性測(cè)試技術(shù)張楷 泰克科技(中國(guó))有限公司摘要:隨著信號(hào)速度的顯著提高,信號(hào)完整性問(wèn)題已經(jīng)成為高速數(shù)字設(shè)計(jì)中的關(guān)鍵。本文介紹了一種新的信
2009-12-17 14:38:2123

基于聚類(lèi)的軟擴(kuò)頻信號(hào)盲解擴(kuò)方法

該文研究的是在未知擴(kuò)頻序列的情況下,實(shí)現(xiàn)多序列直擴(kuò)信號(hào)(也稱(chēng)軟擴(kuò)頻信號(hào))的解擴(kuò)。對(duì)于傳統(tǒng)直擴(kuò)信號(hào)來(lái)說(shuō),主模解擴(kuò)法(DMDS)被證明是一種有效的盲解擴(kuò)方法,但是它并不適用于
2009-11-24 14:35:2412

高速并行總線(xiàn)信號(hào)完整性測(cè)試技術(shù)

高速并行總線(xiàn)信號(hào)完整性測(cè)試技術(shù):隨著信號(hào)速度的顯著提高,信號(hào)完整性問(wèn)題已經(jīng)成為高速數(shù)字設(shè)計(jì)中的關(guān)鍵。本文介紹了一種新的信號(hào)完整性分析技術(shù),通過(guò)集成邏輯分析儀和
2009-10-17 17:11:5544

高速信號(hào)時(shí)鐘及數(shù)據(jù)捕捉:數(shù)據(jù)轉(zhuǎn)換

高速信號(hào)、時(shí)鐘及數(shù)據(jù)捕捉:數(shù)據(jù)轉(zhuǎn)換系統(tǒng)背后的運(yùn)作原理— 作者:Ian King 美國(guó)國(guó)家半導(dǎo)體公司應(yīng)用技術(shù)工程師隨著仿真/數(shù)字轉(zhuǎn)換器的數(shù)據(jù)轉(zhuǎn)換取樣率提高至每秒千兆個(gè)取
2009-09-25 10:42:1913

擴(kuò)頻通信技術(shù)及應(yīng)用

擴(kuò)頻通信技術(shù)及應(yīng)用:擴(kuò)頻通信,即擴(kuò)展頻譜通信技術(shù)(Spread Spectrum Communication),它的基本特點(diǎn)是其傳輸信息所用信號(hào)的帶寬遠(yuǎn)大于信息本身的帶寬。除此以外,擴(kuò)頻
2009-05-22 00:57:35116

什么是直接序列擴(kuò)頻(DSSS)

直接序列擴(kuò)頻(DSSS)基本概念:所謂直接序列擴(kuò)頻, 就是在發(fā)端直接用具有高碼率的擴(kuò)頻碼序列對(duì)信息比特流進(jìn)行調(diào)制, 從而擴(kuò)展信號(hào)的頻
2009-05-21 14:37:0840993

CDMA的擴(kuò)頻增益,什么是擴(kuò)頻增益

CDMA的擴(kuò)頻增益,什么是擴(kuò)頻增益 通常在衡量擴(kuò)頻系統(tǒng)抗干擾能力的優(yōu)劣時(shí)
2009-05-20 10:48:295696

什么是擴(kuò)頻通信,擴(kuò)頻通信的定義

什么是擴(kuò)頻通信,擴(kuò)頻通信的定義 擴(kuò)頻通信,即擴(kuò)展頻譜通信技術(shù)(Spread Spectrum Communication),它的基本特點(diǎn)是其傳輸信息所用信號(hào)
2009-05-20 09:55:386433

擴(kuò)頻時(shí)鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計(jì)人員需要考慮的一個(gè)重要因素,擴(kuò)頻時(shí)鐘(CLK)為降低EMI提供了一個(gè)有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡(jiǎn)單公式。所提供
2009-05-05 10:58:36974

擴(kuò)頻時(shí)鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計(jì)人員需要考慮的一個(gè)重要因素,擴(kuò)頻時(shí)鐘(CLK)為降低EMI提供了一個(gè)有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡(jiǎn)單公式。所提供
2009-05-03 11:04:39652

擴(kuò)頻時(shí)鐘發(fā)生器

摘要:降低電磁干擾(EMI)是電子系統(tǒng)設(shè)計(jì)人員需要考慮的一個(gè)重要因素,擴(kuò)頻時(shí)鐘(CLK)為降低EMI提供了一個(gè)有效途徑。本文給出了擴(kuò)頻CLK的定義和估算EMI抑制性能的簡(jiǎn)單公式。所提供
2009-04-22 10:10:41306

如何實(shí)現(xiàn)高速時(shí)鐘信號(hào)的差分布線(xiàn)

如何實(shí)現(xiàn)高速時(shí)鐘信號(hào)的差分布線(xiàn) 在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問(wèn)題?差分布線(xiàn)方式是如何實(shí)現(xiàn)的?對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線(xiàn),如何實(shí)現(xiàn)差分布線(xiàn)?
2009-04-15 00:26:372963

擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真

擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真 近年來(lái),隨著經(jīng)濟(jì)的高速增長(zhǎng),無(wú)線(xiàn)通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號(hào)具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信
2008-10-16 08:56:02708

已全部加載完成