0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

標(biāo)簽 > CORDIC

CORDIC

+關(guān)注 0人關(guān)注

CORDIC算法即坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算方法,是J.D.Volder1于1959年首次提出,主要用于三角函數(shù)、雙曲線、指數(shù)、對(duì)數(shù)的計(jì)算。該算法通過基本的加和移位運(yùn)算代替乘法運(yùn)算,使得矢量的旋轉(zhuǎn)和定向的計(jì)算不再需要三角函數(shù)、乘法、開方、反三角、指數(shù)等函數(shù)。

文章: 16 個(gè)
瀏覽: 19947
帖子: 18 個(gè)

CORDIC簡(jiǎn)介

  CORDIC算法即坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算方法,是J.D.Volder1于1959年首次提出,主要用于三角函數(shù)、雙曲線、指數(shù)、對(duì)數(shù)的計(jì)算。該算法通過基本的加和移位運(yùn)算代替乘法運(yùn)算,使得矢量的旋轉(zhuǎn)和定向的計(jì)算不再需要三角函數(shù)、乘法、開方、反三角、指數(shù)等函數(shù)。

  坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算機(jī)CORDIC算法,通過移位和加減運(yùn)算,能遞歸計(jì)算常用函數(shù)值,如Sin,Cos,Sinh,Cosh等函數(shù),由J. Volder于1959年提出,首先用于導(dǎo)航系統(tǒng),使得矢量的旋轉(zhuǎn)和定向運(yùn)算不需要做查三角函數(shù)表、乘法、開方及反三角函數(shù)等復(fù)雜運(yùn)算。J. Walther在1974年用它研究了一種能計(jì)算出多種超越函數(shù)的統(tǒng)一算法。

查看詳情

cordic知識(shí)

展開查看更多

cordic技術(shù)

深度解析CORDIC算法原理

深度解析CORDIC算法原理

CORDIC算法的思想是通過迭代的方法,使得累計(jì)旋轉(zhuǎn)過的角度的和無限接近目標(biāo)角度。它是一種數(shù)值計(jì)算逼近的方法,運(yùn)算只有移位和加減。

2024-04-29 標(biāo)簽:算法函數(shù)CORDIC 2353 0

怎樣使用CORDIC算法求解角度正余弦呢?

怎樣使用CORDIC算法求解角度正余弦呢?

CORDIC(Coordinate Rotation Digital Computer)算法即坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算方法,是J.D.Volder1于1959年...

2023-08-31 標(biāo)簽:fpga寄存器向量機(jī) 2374 0

CORDIC算法的原理及具體應(yīng)用

CORDIC(Coordinate Rotation Digital Computer)算法即坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算方法,是J.D.Volder1于1959年...

2019-11-13 標(biāo)簽:cordic矢量 6588 0

SoPC與CORDIC算法相結(jié)合的通用調(diào)制解調(diào)器設(shè)計(jì)方案

SoPC與CORDIC算法相結(jié)合的通用調(diào)制解調(diào)器設(shè)計(jì)方案

軟件無線電要求在通用硬件平臺(tái)上通過運(yùn)行不同軟件實(shí)現(xiàn)多種調(diào)制解調(diào)方式,這就要求為信號(hào)的調(diào)制及解調(diào)建立通用模型。當(dāng)代無線通信中,理論上各種通信信號(hào)都可采用正...

2019-03-24 標(biāo)簽:SoPC解調(diào)器CORDIC 1272 0

基于CORDIC的高速Sobel算法實(shí)現(xiàn)

基于CORDIC的高速Sobel算法實(shí)現(xiàn)

為提高圖像邊緣檢測(cè)的處理速度,提出一種基于CORDIC的高速Sobel算法實(shí)現(xiàn)。

2018-10-05 標(biāo)簽:CORDICsobel 3527 0

基于FPGA的數(shù)控振蕩器的設(shè)計(jì)

數(shù)控振蕩器(NCO)因具有頻率精度高、轉(zhuǎn)換時(shí)間短、頻譜純度高以及頻率相位易編程等特點(diǎn),而被廣泛應(yīng)用于軟件無線電數(shù)字上、下變頻以及各種頻率和相位數(shù)字調(diào)制解...

2017-11-23 標(biāo)簽:cordic數(shù)控振蕩器 3488 0

FPGA基于CORDIC算法的求平方實(shí)現(xiàn)

CORDIC是在沒有專用乘法器(最小化門數(shù)量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉(zhuǎn)一個(gè)較...

2017-02-11 標(biāo)簽:FPGACORDIC 5763 0

用CORDIC IP產(chǎn)生SINE波形

用CORDIC IP產(chǎn)生SINE波形

以ISE10.1軟件為例,其集成的CORDIC算法IP為V3.0版本,具體步驟如下:

2017-02-11 標(biāo)簽:IPCORDICSINE 2795 0

cordic算法verilog實(shí)現(xiàn)(復(fù)雜版)

cordic算法verilog實(shí)現(xiàn)(復(fù)雜版)

module cordic (clk,rst_n,ena,phase_in,sin_out,cos_out,eps); parameter DATA_W...

2017-02-11 標(biāo)簽:verilogcordic 4302 0

cordic算法verilog實(shí)現(xiàn)(簡(jiǎn)單版)

cordic算法verilog實(shí)現(xiàn)(簡(jiǎn)單版)

cordic算法verilog實(shí)現(xiàn)(簡(jiǎn)單版)(轉(zhuǎn)載)module cordic(clk, phi, cos, sin); parameter W = ...

2017-02-11 標(biāo)簽:verilogcordic 3242 0

查看更多>>

cordic資料下載

Gowin CORDIC IP用戶指南立即下載

類別:電子資料 2022-09-15 標(biāo)簽:IPCORDIC

CORDIC算法詳述立即下載

類別:FPGA/ASIC 2015-04-21 標(biāo)簽:DSPFPGACORDIC

查看更多>>

cordic資訊

Codasip攜CORDIC加速器技術(shù)白皮書亮相RISC-V中國峰會(huì)

Codasip攜CORDIC加速器技術(shù)白皮書亮相RISC-V中國峰會(huì)

始創(chuàng)于2018年的RISC-V峰會(huì),從北美發(fā)展到中國再到歐洲大陸。自2023年起,北美,中國和歐洲三大峰會(huì)開始“三足鼎立”,進(jìn)而輻射覆蓋到全球RISC-...

2023-09-01 標(biāo)簽:嵌入式CORDICCORDIC算法 726 0

淺析在PYNQ框架下可視化的驗(yàn)證HLS算法實(shí)現(xiàn)

淺析在PYNQ框架下可視化的驗(yàn)證HLS算法實(shí)現(xiàn)

在完成項(xiàng)目的 HLS 優(yōu)化之后,若要對(duì)其進(jìn)行功能正確性的驗(yàn)證,通常我們先對(duì)設(shè)計(jì)進(jìn)行仿真,這樣比較方便看到設(shè)計(jì)的波形。

2021-05-02 標(biāo)簽:CORDICHLS 2079 0

基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

基于CORDIC算法2FSK調(diào)制器的FPGA設(shè)計(jì)

本文提出了應(yīng)用CORDIC(Coordinate Rotation Digital Computer)算法實(shí)時(shí)計(jì)算正弦值的方案,并基于CORDIC算法在...

2011-05-31 標(biāo)簽:FPGA2FSK調(diào)制器 1768 0

基于CORDIC算法和FPGA的數(shù)字頻率校正的實(shí)現(xiàn)

基于CORDIC算法和FPGA的數(shù)字頻率校正的實(shí)現(xiàn)

  O 引言   在無線電接收機(jī)系統(tǒng)中,由于會(huì)受到發(fā)射機(jī)運(yùn)動(dòng)、接收機(jī)運(yùn)動(dòng)和標(biāo)準(zhǔn)頻率隨時(shí)間動(dòng)態(tài)變化等因素的影響,其接收機(jī)接收信號(hào)往往會(huì)發(fā)生頻率偏移,因而

2010-11-16 標(biāo)簽:FPGACORDIC 1727 0

CORDIC理論分析

  1、CORDIC 理論   1.1、 坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算機(jī)CORDIC   坐標(biāo)旋轉(zhuǎn)數(shù)字計(jì)算機(jī)CORDIC(COordinate Rotati...

2010-07-28 標(biāo)簽:CORDIC 1804 0

查看更多>>

cordic數(shù)據(jù)手冊(cè)

相關(guān)標(biāo)簽

相關(guān)話題

換一批
  • Protues
    Protues
    +關(guān)注
    Proteus軟件是英國Lab Center Electronics公司出版的EDA工具軟件(該軟件中國總代理為廣州風(fēng)標(biāo)電子技術(shù)有限公司)。它不僅具有其它EDA工具軟件的仿真功能,還能仿真單片機(jī)及外圍器件。
  • 靜電防護(hù)
    靜電防護(hù)
    +關(guān)注
    為防止靜電積累所引起的人身電擊、火災(zāi)和爆炸、電子器件失效和損壞,以及對(duì)生產(chǎn)的不良影響而采取的防范措施。其防范原則主要是抑制靜電的產(chǎn)生,加速靜電泄漏,進(jìn)行靜電中和等。
  • Altium Designer
    Altium Designer
    +關(guān)注
  • FPGA芯片
    FPGA芯片
    +關(guān)注
    FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • ArduBlock
    ArduBlock
    +關(guān)注
    ArduBlock軟件是Arduino官方編程環(huán)境的第三方軟件,目前必須依附于Arduino軟件下運(yùn)行,區(qū)別于Arduino文本式編程環(huán)境,ArduBlock是以圖形化積木搭建的方式編程的,這樣的方式會(huì)使編程的可視化和交互性加強(qiáng),編程門檻降低,即使沒有編程經(jīng)驗(yàn)的人也可以嘗試給Arduino控制器編寫程序。
  • AD10
    AD10
    +關(guān)注
  • 識(shí)別
    識(shí)別
    +關(guān)注
  • FPGA開發(fā)板
    FPGA開發(fā)板
    +關(guān)注
    FPGA開發(fā)板在基于MCU、定制ASIC和體積龐大的電線束來實(shí)現(xiàn)引擎及控制電子的系統(tǒng)方案已發(fā)展至接近其技術(shù)和應(yīng)用極限,汽車工業(yè)正面臨新的設(shè)計(jì)挑戰(zhàn)。過去汽車電子產(chǎn)品的開發(fā)周期是漫長的,而許多汽車制造商現(xiàn)正致力于在更短的時(shí)間內(nèi),裝備消費(fèi)者所需的新一代汽車。
  • PCB封裝
    PCB封裝
    +關(guān)注
    pcb封裝就是把 實(shí)際的電子元器件,芯片等的各種參數(shù)(比如元器件的大小,長寬,直插,貼片,焊盤的大小,管腳的長寬,管腳的間距等)用圖形方式表現(xiàn)出來,以便可以在畫pcb圖時(shí)進(jìn)行調(diào)用。
  • QUARTUS II
    QUARTUS II
    +關(guān)注
    Quartus II 是Altera公司推出的綜合性CPLD/FPGA開發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • PCB封裝庫
    PCB封裝庫
    +關(guān)注
  • 語音交互
    語音交互
    +關(guān)注
  • AD09
    AD09
    +關(guān)注
  • PDN
    PDN
    +關(guān)注
  • QuickPcb
    QuickPcb
    +關(guān)注
  • Artix-7
    Artix-7
    +關(guān)注
      Artix-7 系列:相對(duì)于 Spartan-6 系列而言,Artix-7 系列功耗降低了一半, 成本降低了 35%,采用小型化封裝、統(tǒng)一的 Virtex 系列架構(gòu),能滿足低成本大批量市場(chǎng)的性能要求,這也正是此前 ASSP、ASIC 和低成本 FPGA 所針對(duì)的市場(chǎng)領(lǐng)域。
  • VHDL代碼
    VHDL代碼
    +關(guān)注
  • Protel 99 se
    Protel 99 se
    +關(guān)注
  • powerlink
    powerlink
    +關(guān)注
  • candence
    candence
    +關(guān)注
  • 面包板
    面包板
    +關(guān)注
    面包板是由于板子上有很多小插孔,專為電子電路的無焊接實(shí)驗(yàn)設(shè)計(jì)制造的。由于各種電子元器件可根據(jù)需要隨意插入或拔出,免去了焊接,節(jié)省了電路的組裝時(shí)間,而且元件可以重復(fù)使用,所以非常適合電子電路的組裝、調(diào)試和訓(xùn)練。
  • 特性阻抗
    特性阻抗
    +關(guān)注
    特性阻抗又稱特征阻抗,它不是直流電阻,屬于長線傳輸中的概念。特性阻抗是射頻傳輸線影響無線電波電壓、電流的幅值和相位變化的固有特性,等于各處的電壓與電流的比值,用V/I表示。在射頻電路中,電阻、電容、電感都會(huì)阻礙交變電流的流動(dòng),合稱阻抗。電阻是吸收電磁能量的,理想電容和電感不消耗電磁能量。
  • AXI
    AXI
    +關(guān)注
    AXI是一種總線協(xié)議,該協(xié)議是ARM公司提出的AMBA3.0協(xié)議中最重要的部分,是一種面向高性能、高帶寬、低延遲的片內(nèi)總線。它的地址/控制和數(shù)據(jù)相位是分離的,支持不對(duì)齊的數(shù)據(jù)傳輸,同時(shí)在突發(fā)傳輸中,只需要首地址,同時(shí)分離的讀寫數(shù)據(jù)通道、并支持Outstanding傳輸訪問和亂序訪問,并更加容易進(jìn)行時(shí)序收斂。AXI是AMBA中一個(gè)新的高性能協(xié)議。
  • 驅(qū)動(dòng)電流
    驅(qū)動(dòng)電流
    +關(guān)注
  • 時(shí)鐘源
    時(shí)鐘源
    +關(guān)注
    時(shí)鐘源用來為環(huán)形脈沖發(fā)生器提供頻率穩(wěn)定且電平匹配的方波時(shí)鐘脈沖信號(hào)。它通常由石英 晶體振蕩器和與非門組成的正反饋振蕩電路組成,其輸出送至環(huán)形脈沖發(fā)生器。
  • FPGA教程
    FPGA教程
    +關(guān)注
  • Kintex-7
    Kintex-7
    +關(guān)注
      Kintex-7系列:Kintex-7 系列是一種新型 FPGA,能以不到 Virtex-6 系列一半的價(jià)格實(shí)現(xiàn)與其相當(dāng)性能,性價(jià)比提高了一倍,功耗降低了一半。
  • AD采樣
    AD采樣
    +關(guān)注
      AD轉(zhuǎn)換采樣頻率指完成一次從模擬轉(zhuǎn)換到數(shù)字的AD轉(zhuǎn)換所需時(shí)間的倒數(shù),模擬量可以是電壓、電流等電信號(hào),也可以是壓力、溫度、濕度、位移、聲音等非電信號(hào);而AD分辨率指數(shù)字量變化一個(gè)最小量時(shí)模擬信號(hào)的變化量。
  • 紅外觸摸屏
    紅外觸摸屏
    +關(guān)注
  • Protel DXP
    Protel DXP
    +關(guān)注
換一批

關(guān)注此標(biāo)簽的用戶(0人)

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題