電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>通信網(wǎng)絡(luò)>通信設(shè)計(jì)應(yīng)用>設(shè)計(jì)一個(gè)低抖動(dòng)時(shí)鐘的高速數(shù)據(jù)轉(zhuǎn)換器-Design a Low

設(shè)計(jì)一個(gè)低抖動(dòng)時(shí)鐘的高速數(shù)據(jù)轉(zhuǎn)換器-Design a Low

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

ADI推出完全可編程的抖動(dòng)衰減雙路時(shí)鐘轉(zhuǎn)換器IC--AD9559

ADI最近推出一款完全可編程的抖動(dòng)衰減雙路時(shí)鐘轉(zhuǎn)換器IC(集成電路)AD9559
2012-08-03 09:30:221039

16位Σ-Δ A/D轉(zhuǎn)換器AD7705與微控制的接口設(shè)計(jì)

8位寄存,用于設(shè)置工作模式、校準(zhǔn)方式、增益等等。第3個(gè)時(shí)鐘寄存器,它也是個(gè)可讀/寫(xiě)的8位寄存,用于設(shè)置有關(guān)AD7705運(yùn)行頻率參數(shù)和A/D轉(zhuǎn)換輸出更新速率。第4個(gè)數(shù)據(jù)寄存,它是個(gè)16位
2012-08-23 19:56:41

24位A/D轉(zhuǎn)換器CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?

24位A/D轉(zhuǎn)換器CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?
2021-04-14 07:04:13

32通道16位D/A轉(zhuǎn)換器MAX5631怎么樣?

MAX5631是美國(guó)MAXIM公司生產(chǎn)的種32通道高速度采樣保持D/A轉(zhuǎn)換器。它這個(gè)32通道16位D/A轉(zhuǎn)換器MAX5631怎么樣?
2021-04-14 06:49:11

A/D轉(zhuǎn)換器的分類(lèi)及簡(jiǎn)介

是將輸入電壓轉(zhuǎn)換成時(shí)間(脈沖寬度信號(hào))或頻率(脈沖頻率),然后由定時(shí)/計(jì)數(shù)獲得數(shù)字值。優(yōu)點(diǎn)是具有高分辨率,缺點(diǎn)是由于轉(zhuǎn)換精度依賴(lài)于積分時(shí)間,因此轉(zhuǎn)換速率。逐次比較型(如TLC0831)??逐次比較型A/D由個(gè)比較和DA轉(zhuǎn)換器通過(guò)逐次比較邏輯構(gòu)成,從MSB開(kāi)始,順序地對(duì)每位將輸入電壓與內(nèi)置D
2021-12-10 08:15:10

A/D轉(zhuǎn)換器的工作原理是什么?

將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的電路,稱(chēng)為模數(shù)轉(zhuǎn)換器(簡(jiǎn)稱(chēng)a/d轉(zhuǎn)換器或adc,analog to digital converter),A/D轉(zhuǎn)換的作用是將時(shí)間連續(xù)、幅值也連續(xù)的模擬量轉(zhuǎn)換為時(shí)間離散、幅值也離散的數(shù)字信號(hào),因此,A/D轉(zhuǎn)換般要經(jīng)過(guò)取樣、保持、量化及編碼4個(gè)過(guò)程。
2019-10-22 09:01:02

個(gè)抖動(dòng)時(shí)鐘源的參考設(shè)計(jì),不看肯定后悔

本文為高速數(shù)據(jù)轉(zhuǎn)換器提供了個(gè)抖動(dòng)時(shí)鐘源的參考設(shè)計(jì),目標(biāo)是在時(shí)鐘頻率高達(dá)2GHz時(shí),邊沿間抖動(dòng)《 100fs。對(duì)于1GHz模擬輸出頻率,所產(chǎn)生的抖動(dòng)信噪比SNR為:-20 × log(2 × π × f × tj) = -64dB。
2021-04-15 06:28:19

個(gè)雙14位高速 D/A轉(zhuǎn)換器ISL5927

ISL5927是個(gè)雙14位,260+MSPS(兆采樣每秒),CMOS,高速,低功耗,D/A(數(shù)字到模擬)轉(zhuǎn)換器,專(zhuān)門(mén)設(shè)計(jì)用于高性能通信系統(tǒng),如base使用2.5G或3G蜂窩協(xié)議的收發(fā)站。特征功率。233兆瓦,130毫秒每秒輸出20毫安可調(diào)滿(mǎn)標(biāo)度輸出電流。2mA至20mA保證增益匹配
2020-10-10 17:27:58

種基于A/D和DSP的高速數(shù)據(jù)采集技術(shù)

設(shè)計(jì)通過(guò)兩個(gè)“與”門(mén)分別對(duì)A/D轉(zhuǎn)換器和FIFO的寫(xiě)時(shí)鐘進(jìn)行控制,因?yàn)锳D6644從模擬輸入開(kāi)始到該次轉(zhuǎn)換數(shù)據(jù)出現(xiàn)在輸出口上需要4個(gè)時(shí)鐘周期,并且在高速度采樣時(shí)導(dǎo)線(xiàn)的延時(shí)效果會(huì)非常明顯,若把A/D轉(zhuǎn)換器
2012-12-25 15:45:49

抖動(dòng)高精度時(shí)鐘發(fā)生器MAX3625B相關(guān)資料分享

概述:MAX3625B是MAXIM公司生產(chǎn)的款提供三路輸出的抖動(dòng),高精度時(shí)鐘發(fā)生器。該MAX3625B是為網(wǎng)絡(luò)應(yīng)用而優(yōu)化的抖動(dòng),高精度時(shí)鐘發(fā)生器。該器件集成個(gè)晶體振蕩和鎖相環(huán)(PLL)時(shí)鐘
2021-05-18 07:39:05

時(shí)鐘抖動(dòng)會(huì)對(duì)高速ADC的性能有什么影響?

對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。那么時(shí)鐘抖動(dòng)會(huì)對(duì)高速ADC的性能有什么影響呢?
2021-04-08 06:00:04

時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響

了各種委員會(huì)和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開(kāi)發(fā)標(biāo)準(zhǔn)的目標(biāo)(數(shù)據(jù)吞吐量和通信距離)確定抖動(dòng)預(yù)算;同時(shí)還要考慮到組成通信鏈路的模塊的局限性。 圖1通信鏈路—抖動(dòng)組件圖1 顯示了集成有個(gè)嵌入式時(shí)鐘的典型高速通信鏈路
2018-09-19 14:23:47

時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響

數(shù)據(jù)吞吐量和通信距離)確定抖動(dòng)預(yù)算;同時(shí)還要考慮到組成通信鏈路的模塊的局限性。圖 1 通信鏈路—抖動(dòng)組件 圖 1 顯示了集成有個(gè)嵌入式時(shí)鐘的典型高速通信鏈路。每個(gè)子系統(tǒng)(時(shí)鐘、發(fā)送、通道和接收機(jī)
2022-11-23 06:59:24

時(shí)鐘發(fā)生器性能對(duì)數(shù)據(jù)轉(zhuǎn)換器的影響

時(shí)鐘發(fā)生器、相位噪聲和抖動(dòng)對(duì)數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)的動(dòng)態(tài)范圍和線(xiàn)性度的影響。文中將就時(shí)鐘抖動(dòng)對(duì)轉(zhuǎn)換器SNR的影響進(jìn)行理論分析,同時(shí)介紹運(yùn)用ADI高性能時(shí)鐘發(fā)生器得到的仿真結(jié)果。ADI開(kāi)發(fā)了個(gè)獨(dú)特
2018-10-18 11:29:03

時(shí)鐘發(fā)生器的相位噪聲和抖動(dòng)性能為什么會(huì)影響到數(shù)據(jù)轉(zhuǎn)換器?

系統(tǒng)設(shè)計(jì)師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時(shí)鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時(shí)鐘發(fā)生器的相位噪聲和抖動(dòng)性能,數(shù)據(jù)轉(zhuǎn)換器動(dòng)態(tài)范圍和線(xiàn)性度性能可能受到嚴(yán)重的影響。
2019-07-30 07:57:42

高速數(shù)據(jù)轉(zhuǎn)換器與基帶處理連接的寬帶接收系統(tǒng)設(shè)計(jì)

描述此參考設(shè)計(jì)面向目前使用 FPGA 或 ASIC 將高速數(shù)據(jù)轉(zhuǎn)換器連接到基帶處理的寬帶接收系統(tǒng)開(kāi)發(fā)人員,他們需要縮短產(chǎn)品上市時(shí)間,同時(shí)增強(qiáng)性能并大大降低成本、功率和尺寸。此參考設(shè)計(jì)包括首個(gè)廣泛
2018-09-20 09:07:06

高速數(shù)據(jù)轉(zhuǎn)換器的優(yōu)勢(shì)

無(wú)論是設(shè)計(jì)測(cè)試和測(cè)量設(shè)備還是汽車(chē)激光雷達(dá)模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉(zhuǎn)換器的硬件設(shè)計(jì)人員都面臨高頻輸入、輸出、時(shí)鐘速率和數(shù)字接口的嚴(yán)峻挑戰(zhàn)。問(wèn)題可能包括與您的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相連
2022-11-07 07:53:41

高速轉(zhuǎn)換器時(shí)鐘分配器件的端接

使用 時(shí)鐘分配器件1 或者扇出緩沖為ADC 和DAC 提供時(shí)鐘時(shí),需要考慮印刷電路板上的走線(xiàn)和輸出端接,這是信號(hào)衰減的兩個(gè)主要時(shí)鐘走線(xiàn)與信號(hào)擺幅PCB 上的走線(xiàn)類(lèi)似于低通濾波,當(dāng)時(shí)鐘信號(hào)沿著走線(xiàn)
2018-10-17 15:12:30

高速轉(zhuǎn)換器如何簡(jiǎn)化RF信號(hào)鏈?

HighSpeedMkt,ADI高速轉(zhuǎn)換器業(yè)務(wù)部門(mén)工程師在之前的博客中,我突出介紹了高速轉(zhuǎn)換器創(chuàng)新改變我們世界的三種方式——高速轉(zhuǎn)換器的創(chuàng)新從三個(gè)方面改變世界高速轉(zhuǎn)換器在其他方面也發(fā)揮著作用。隨著
2018-10-31 10:59:20

高速轉(zhuǎn)換器應(yīng)用指南及需要注意的事項(xiàng)

設(shè)計(jì)人員有各種模數(shù)轉(zhuǎn)換器(ADC)可以選擇,數(shù)字數(shù)據(jù)輸出類(lèi)型是選擇過(guò)程中需要考慮的項(xiàng)重要參數(shù)。目前,高速轉(zhuǎn)換器三種最常用的數(shù)字輸出是互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、低壓差分信號(hào)(LVDS)和電流
2020-12-01 06:00:00

高速轉(zhuǎn)換器的創(chuàng)新從三個(gè)方面改變世界

HighSpeedMkt,ADI高速轉(zhuǎn)換器業(yè)務(wù)部門(mén)工程師新高速轉(zhuǎn)換器采用深亞微米CMOS技術(shù)和專(zhuān)有架構(gòu),有望實(shí)現(xiàn)業(yè)界領(lǐng)先的高動(dòng)態(tài)范圍關(guān)鍵參數(shù)性能。這將從以下三個(gè)方面推動(dòng)下一個(gè)千兆赫茲帶寬、軟件
2018-10-11 11:27:43

高速轉(zhuǎn)換器的種類(lèi)及特定應(yīng)用的具體特點(diǎn)

設(shè)計(jì)人員有各種模數(shù)轉(zhuǎn)換器(ADC)可以選擇,數(shù)字數(shù)據(jù)輸出類(lèi)型是選擇過(guò)程中需要考慮的項(xiàng)重要參數(shù)。目前,高速轉(zhuǎn)換器三種最常用的數(shù)字輸出是互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)、低壓差分信號(hào)(LVDS)和電流
2020-11-17 08:30:00

高速模數(shù)轉(zhuǎn)換器轉(zhuǎn)換誤差率分析

高速模數(shù)轉(zhuǎn)換器轉(zhuǎn)換誤差率解密
2021-04-06 06:15:12

高速模數(shù)轉(zhuǎn)換器轉(zhuǎn)換誤碼率分析

高速模數(shù)轉(zhuǎn)換器轉(zhuǎn)換誤碼率解密
2020-12-22 07:34:03

AD9125-M5372-EBZ,用于A(yíng)D9125雙通道,16位,抖動(dòng)正弦波或方波時(shí)鐘可作為信號(hào)源使用

AD9125-M5372-EBZ,用于A(yíng)D9125雙通道,16位,1 GSPS,TxDAC +數(shù)模轉(zhuǎn)換器的評(píng)估板。要運(yùn)行評(píng)估板,用戶(hù)必須使用電源,時(shí)鐘源,數(shù)字數(shù)據(jù)源,并能夠在頻譜分析儀或示波器上觀(guān)察DAC輸出。抖動(dòng)正弦波或方波時(shí)鐘可作為信號(hào)源使用。評(píng)估板帶有軟件,允許用戶(hù)對(duì)SPI端口進(jìn)行編程
2019-09-16 10:45:16

AD轉(zhuǎn)換器中的時(shí)鐘有什么作用?

AD轉(zhuǎn)換器中的時(shí)鐘有什么作用呢?在網(wǎng)上找了很多答案,說(shuō)了大堆都沒(méi)有說(shuō)到點(diǎn)子上,就是說(shuō)單純這個(gè)時(shí)鐘的作用是什么呢?我在原理圖中使用過(guò)AD7988,上面寫(xiě)著在SCLK的上升沿捕捉數(shù)據(jù),在下降沿讀取數(shù)據(jù)。但是說(shuō),就單純的講這個(gè)時(shí)鐘有什么作用呢?麻煩路過(guò)的各位大佬幫忙解答下,謝謝!!!
2019-10-17 17:16:14

ADS7807低功耗16位采樣模數(shù)轉(zhuǎn)換器數(shù)據(jù)手冊(cè)

采樣模數(shù)轉(zhuǎn)換器。它包含個(gè)完整的16位,電容為基礎(chǔ),逐次逼近寄存(SAR)A/D轉(zhuǎn)換器與采樣和保持,時(shí)鐘,參考,和微處理接口與并行和串行輸出驅(qū)動(dòng)。  ADS7807可以在25微秒的時(shí)間內(nèi)獲取16
2020-07-20 16:58:14

GSPS ADC的最理想時(shí)鐘高速數(shù)字轉(zhuǎn)換器應(yīng)用平臺(tái)

Xilinx Virtex 4 和高性能時(shí)鐘合成器 LMX2531 來(lái)滿(mǎn)足 9 位 ENOB 高速數(shù)字轉(zhuǎn)換器的系統(tǒng)要求。主要特色2 個(gè) GSPS 模數(shù)轉(zhuǎn)換通道大于 9 位 ENOB 超寬輸入頻率范圍面向測(cè)試和測(cè)量系統(tǒng)的低成本雙通道高速數(shù)字轉(zhuǎn)換器原型
2018-12-17 16:16:17

LTC2208IUP#PBF標(biāo)準(zhǔn)高速模數(shù)轉(zhuǎn)換器

`LTC2208IUP#PBF標(biāo)準(zhǔn)高速模數(shù)轉(zhuǎn)換器>20 MSPSLTC2208 是款130Msps、采樣 16 位 A/D 轉(zhuǎn)換器,專(zhuān)為對(duì)具有高達(dá) 700MHz 輸入頻率的高頻、寬
2020-11-18 11:33:36

NXP高速轉(zhuǎn)換器與Xilinx FPGA實(shí)現(xiàn)互通會(huì)產(chǎn)生哪些影響?

恩智浦半導(dǎo)體(NXP Semiconductors)近日宣布,其推出的支持JESD204A標(biāo)準(zhǔn)的CGV? 系列數(shù)據(jù)轉(zhuǎn)換器,與Xilinx? 高性能Virtex?-6 FPGA及低成本Spartan
2019-08-09 06:08:11

個(gè)轉(zhuǎn)換器同步方法和整合多個(gè)轉(zhuǎn)換器

板。這確保時(shí)鐘將在到達(dá)各轉(zhuǎn)換器時(shí)同步。 脈沖發(fā)生(HFS 9009)的任務(wù)是產(chǎn)生SYSREF信號(hào)。特別針對(duì)這個(gè)任務(wù)來(lái)選擇脈沖發(fā)生,因?yàn)樗峁┑亩鄠€(gè)差分信號(hào)有相當(dāng)抖動(dòng),且能夠使個(gè)差分輸出
2018-09-03 14:48:59

為什么我們需要模數(shù)轉(zhuǎn)換器?哪個(gè)ADC轉(zhuǎn)換器更好?

?!?△ADC主要用于高精度數(shù)據(jù)采集,尤其應(yīng)用于數(shù)字音響系統(tǒng)、多媒體、地震勘探儀器、聲納等電子測(cè)量領(lǐng)域。下面簡(jiǎn)要介紹主要ADC類(lèi)型。逐次逼近型 ADC逐次逼近型ADC被廣泛使用。它包括個(gè)比較、個(gè)數(shù)模轉(zhuǎn)換器
2023-02-15 18:16:05

了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響

DN1013- 了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2019-07-17 06:41:39

什么是高速轉(zhuǎn)換器

高速轉(zhuǎn)換器是什么
2021-03-04 07:26:53

使用高速轉(zhuǎn)換器時(shí)有哪些PCB布局布線(xiàn)規(guī)則?

使用高速轉(zhuǎn)換器時(shí),有哪些重要的PCB布局布線(xiàn)規(guī)則?
2021-04-21 06:58:58

分享個(gè)74HC165D補(bǔ)充型輸出 并行或串行至串行移位寄存

允許通過(guò)將Q7輸出連接到下級(jí)的DS輸入來(lái)擴(kuò)展并串轉(zhuǎn)換器。 時(shí)鐘輸入是門(mén)控OR結(jié)構(gòu),其允許個(gè)輸入用作有效時(shí)鐘使能(CE)輸入。CP和CE輸入的引腳分配是任意的,為了布局方便,可以顛倒。對(duì)于可預(yù)測(cè)
2023-08-04 17:39:53

分享款不錯(cuò)的高精度高速A/D轉(zhuǎn)換器時(shí)鐘穩(wěn)定電路設(shè)計(jì)

模擬設(shè)計(jì)中必須要考慮的因素有哪些?高精度高速A/D轉(zhuǎn)換器時(shí)鐘穩(wěn)定電路設(shè)計(jì)
2021-04-14 06:54:35

高速度、高精度A/D轉(zhuǎn)換器中,比較器使用規(guī)則?

電壓比較是對(duì)輸入信號(hào)進(jìn)行鑒幅與比較的電路,其功能是比較個(gè)模擬信號(hào)和另一個(gè)模擬信號(hào)(參考信號(hào)),并以輸出比較得到的二進(jìn)制信號(hào)。其在A/D轉(zhuǎn)換器、數(shù)據(jù)傳輸器、切換功率調(diào)節(jié)等設(shè)備中有著廣泛的應(yīng)用。在
2019-07-08 07:44:28

在選擇高速A/D轉(zhuǎn)換器時(shí),設(shè)計(jì)師必須考慮的因素是什么?

在選擇高速A/D轉(zhuǎn)換器時(shí),設(shè)計(jì)師必須考慮的因素是什么?用于評(píng)定A/D的最常用性能參數(shù)有哪些?
2021-04-14 06:34:22

基于級(jí)聯(lián)PLL的超低噪聲精密時(shí)鐘抖動(dòng)濾除技術(shù)仿真和研究設(shè)計(jì)

本文針對(duì)全方位的信號(hào)路徑系統(tǒng)中的高速全差分運(yùn)放及高頻寬14位模擬/數(shù)字轉(zhuǎn)換器的隨機(jī)及固定時(shí)鐘抖動(dòng),具體分析、研究了超低噪聲兼時(shí)鐘抖動(dòng)濾除技術(shù)。研究選用雙級(jí)聯(lián)PLLatinum架構(gòu),配置高性能壓控振蕩(VCXO),很好地實(shí)現(xiàn)了降噪和時(shí)鐘抖動(dòng)濾除的作用。
2019-07-05 07:47:46

如何去設(shè)計(jì)多通道串行A/D轉(zhuǎn)換器的控制?

本文設(shè)計(jì)了種基于FPGA的高速串行輸入/輸出A/D轉(zhuǎn)換器的控制
2021-05-07 06:51:37

如何實(shí)現(xiàn)抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)?

采樣時(shí)鐘抖動(dòng)對(duì)ADC信噪比的性能有什么影響?如何實(shí)現(xiàn)抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)?
2021-04-14 06:49:20

如何測(cè)量扇出緩沖中的附加抖動(dòng)

如果您在通信行業(yè)工作,那么您可能很熟悉抖動(dòng)對(duì)系統(tǒng)性能的影響。抖動(dòng)不僅會(huì)降低數(shù)據(jù)轉(zhuǎn)換器的性能,而且還可在高速數(shù)字系統(tǒng)中產(chǎn)生誤碼。憑直覺(jué)判斷,給時(shí)鐘增加噪聲會(huì)增大系統(tǒng)其它部分的噪聲。因此我總是試圖通過(guò)
2022-11-21 07:25:28

如何采用可編程邏輯器件和A/D轉(zhuǎn)換器組成高速數(shù)據(jù)采集卡?

CLC5958的內(nèi)部結(jié)構(gòu)及基本特性CLC5958應(yīng)用的注意事項(xiàng)有哪些采用可編程邏輯器件和A/D轉(zhuǎn)換器組成的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案
2021-04-15 06:50:05

寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

寬帶轉(zhuǎn)換器傳送和獲取數(shù)據(jù)暴露了個(gè)非常大的設(shè)計(jì)問(wèn)題,即現(xiàn)有I/O技術(shù)帶寬的限制導(dǎo)致轉(zhuǎn)換器產(chǎn)品需要使用的引腳數(shù)更多。其結(jié)果便是PCB設(shè)計(jì)隨著互連密度的增加而更復(fù)雜。其挑戰(zhàn)在于進(jìn)行大量高速數(shù)據(jù)信號(hào)走線(xiàn)的同時(shí)
2021-11-03 07:00:00

彌合高速數(shù)據(jù)轉(zhuǎn)換器連續(xù)波和調(diào)制信號(hào)測(cè)量的區(qū)別

之間存在的差異具有定的挑戰(zhàn)。 CW 信號(hào)和調(diào)制信號(hào)之間存在兩種差異,會(huì)影響高速數(shù)據(jù)轉(zhuǎn)換器的行為。首先,CW 信號(hào)沒(méi)有帶寬——能量被限定在某個(gè)單頻率;而調(diào)制信號(hào)有帶寬,能量分布于某個(gè)頻率范圍。其中
2022-11-23 07:30:26

怎么將相位噪聲轉(zhuǎn)換抖動(dòng)?

高信噪比=ADC孔徑抖動(dòng)嗎?在設(shè)計(jì)中,為了避免降低ADC的性能,工程師般會(huì)采用抖動(dòng)極低的采樣時(shí)鐘。然而,用于產(chǎn)生采樣時(shí)鐘的振蕩常常用相位噪聲而非時(shí)間抖動(dòng)來(lái)描述特性。那么,有木有方法將振蕩相位噪聲轉(zhuǎn)換為時(shí)間抖動(dòng)呢?
2019-08-13 06:27:54

找尋個(gè)升壓式DCDC轉(zhuǎn)換器

需要個(gè)輸入范圍,輸出在190v以上的DCDC轉(zhuǎn)換器
2016-09-09 10:48:20

杜絕高速轉(zhuǎn)換器帶寬條款

有許多以轉(zhuǎn)換器的帶寬為中心的混淆規(guī)范。我應(yīng)該使用什么帶寬條款來(lái)為我的下一個(gè)設(shè)計(jì)選擇合適的轉(zhuǎn)換器?當(dāng)開(kāi)始個(gè)新的設(shè)計(jì)時(shí),首先需要確定的參數(shù)是帶寬。帶寬將提供設(shè)計(jì)方向,并允許設(shè)計(jì)人員開(kāi)始
2018-10-26 11:07:11

淺析高速轉(zhuǎn)換器轉(zhuǎn)FPGA串行接口

標(biāo)準(zhǔn)在性能上都比老的接口標(biāo)準(zhǔn)要高,它們依然缺少個(gè)關(guān)鍵因素:鏈路上串行數(shù)據(jù)的確定延遲。 該時(shí)序關(guān)系受模數(shù)轉(zhuǎn)換器的延遲影響,定義為輸入信號(hào)采樣邊沿的時(shí)刻直至模數(shù)轉(zhuǎn)換器輸出數(shù)字表示這段時(shí)間內(nèi)的時(shí)鐘周期
2018-12-25 09:27:33

測(cè)量時(shí)鐘緩沖的附加抖動(dòng)

需求。作為該最新博客系列的開(kāi)篇文章,我將幫助您了解如何正確測(cè)量時(shí)鐘緩沖的附加抖動(dòng)。為什么抖動(dòng)很重要?在當(dāng)今數(shù)據(jù)通信、有線(xiàn)及無(wú)線(xiàn)基礎(chǔ)設(shè)施以及其它高速應(yīng)用等高級(jí)系統(tǒng)中,時(shí)鐘抖動(dòng)是整體系統(tǒng)性能的關(guān)鍵因素。要
2018-09-13 14:38:43

用于高速數(shù)據(jù)轉(zhuǎn)換器的串行接口有哪些選擇?

用于高速數(shù)據(jù)轉(zhuǎn)換器的串行接口有哪些選擇?
2021-04-09 06:55:28

終結(jié)高速轉(zhuǎn)換器帶寬術(shù)語(yǔ)

使用額定全功率帶寬的某或部最高頻率部分,否則動(dòng)態(tài)性能(SNR/SFDR)會(huì)下降。為了確定高速模數(shù)轉(zhuǎn)換器的采樣帶寬,請(qǐng)查閱數(shù)據(jù)手冊(cè),或者咨詢(xún)應(yīng)用支持人員,因?yàn)橛袝r(shí)候采樣帶寬并未明確給出。通常,數(shù)據(jù)手冊(cè)會(huì)規(guī)
2018-10-26 11:41:04

結(jié)束高速轉(zhuǎn)換器帶寬條款

有許多以轉(zhuǎn)換器帶寬為中心的混淆規(guī)范。為了為我的下一個(gè)設(shè)計(jì)選擇合適的轉(zhuǎn)換器,應(yīng)使用什么帶寬條款?在開(kāi)始新設(shè)計(jì)時(shí),首先需要決定的參數(shù)是帶寬。帶寬將提供設(shè)計(jì)方向,并允許設(shè)計(jì)人員開(kāi)始創(chuàng)作成功之路?;旧?/div>
2018-10-22 16:55:30

評(píng)估高性能 ADC,為何需要個(gè)抖動(dòng)時(shí)鐘?

SNR 性能的影響以及怎樣降低個(gè)噪聲時(shí)鐘源的抖動(dòng)。作為基線(xiàn),DC1826A-A時(shí)鐘輸入采用個(gè)羅德與施瓦茨 SMB100A RF 發(fā)生來(lái)驅(qū)動(dòng),并由 Stanford Research SR1 提供
2018-07-19 16:23:22

請(qǐng)問(wèn)下如何用高速A/D轉(zhuǎn)換器測(cè)量脈沖波形?

如何用高速A/D轉(zhuǎn)換器測(cè)量脈沖波形?
2021-04-15 06:19:21

請(qǐng)問(wèn)怎么設(shè)計(jì)高速數(shù)據(jù)采集系統(tǒng)?

怎么設(shè)計(jì)高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22

誰(shuí)來(lái)講解下高級(jí)動(dòng)態(tài)性能模數(shù)轉(zhuǎn)換器是什么?

高級(jí)動(dòng)態(tài)性能模數(shù)轉(zhuǎn)換器是什么?有什么優(yōu)勢(shì)?LVDS為什么是最適用于高速數(shù)據(jù)轉(zhuǎn)換器?
2021-04-12 06:54:47

高速信號(hào)、時(shí)鐘數(shù)據(jù)捕捉:數(shù)據(jù)轉(zhuǎn)換

高速信號(hào)、時(shí)鐘數(shù)據(jù)捕捉:數(shù)據(jù)轉(zhuǎn)換系統(tǒng)背后的運(yùn)作原理— 作者:Ian King 美國(guó)國(guó)家半導(dǎo)體公司應(yīng)用技術(shù)工程師隨著仿真/數(shù)字轉(zhuǎn)換器數(shù)據(jù)轉(zhuǎn)換取樣率提高至每秒千兆個(gè)取
2009-09-25 10:42:190

高速A/D轉(zhuǎn)換器設(shè)計(jì)時(shí)鐘

高速ADC(>1 GSPS)需要一種低抖動(dòng)的采樣時(shí)鐘,以保持信噪比(SNR)。這些8比特和10比特轉(zhuǎn)換器具有由量化噪聲設(shè)置的最佳情形的噪聲基底。對(duì)滿(mǎn)量程正弦波進(jìn)行采樣的N比特ADC,SNR的
2009-09-30 10:04:0520

高速ADC的低抖動(dòng)時(shí)鐘設(shè)計(jì)

本文主要討論采樣時(shí)鐘抖動(dòng)對(duì)ADC 信噪比性能的影響以及低抖動(dòng)采樣時(shí)鐘電路的設(shè)計(jì)。
2009-11-27 11:24:0715

高速互聯(lián)鏈路中參考時(shí)鐘抖動(dòng)分析與測(cè)量

高速互聯(lián)鏈路中參考時(shí)鐘抖動(dòng)分析與測(cè)量 在高速互聯(lián)鏈路中,發(fā)送器的參考工作時(shí)鐘抖動(dòng)是影響整個(gè)
2010-04-15 14:01:3919

設(shè)計(jì)一個(gè)低抖動(dòng)時(shí)鐘高速數(shù)據(jù)轉(zhuǎn)換器-Design a Low

Abstract: High-speed applications using ultra-fast data converters in their design often require
2009-05-08 10:44:25757

轉(zhuǎn)換器時(shí)鐘技術(shù)向高速數(shù)據(jù)時(shí)鐘發(fā)展

無(wú)線(xiàn)基礎(chǔ)設(shè)施、寬帶和儀器儀表應(yīng)用通常需要高性能的時(shí)鐘電路,它們主要需要時(shí)鐘的器件是高速數(shù)據(jù)轉(zhuǎn)換器。這些系統(tǒng)的時(shí)鐘電路所需的幾個(gè)關(guān)鍵性能指標(biāo)包括低相位噪聲和抖
2009-07-06 18:37:55449

ADI推出可編程的抖動(dòng)衰減型時(shí)鐘轉(zhuǎn)換器芯片

ADI推出2個(gè)可編程的抖動(dòng)衰減型時(shí)鐘轉(zhuǎn)換器IC集成電路AD9557和AD9558。
2011-10-29 17:17:25885

[5.24.1]--5.24AD轉(zhuǎn)換器簡(jiǎn)介及原理(

A/D轉(zhuǎn)換器
jf_90840116發(fā)布于 2022-12-23 15:59:22

[5.28.1]--5.28AD轉(zhuǎn)換器的開(kāi)關(guān)控制、時(shí)鐘、通道選擇

A/D轉(zhuǎn)換器
jf_90840116發(fā)布于 2022-12-23 16:04:09

高速ADC時(shí)鐘抖動(dòng)的影響的了解

了解高速ADC時(shí)鐘抖動(dòng)的影響將高速信號(hào)數(shù)字化到高分辨率要求仔細(xì)選擇一個(gè)時(shí)鐘,不會(huì)妥協(xié)模數(shù)轉(zhuǎn)換器的采樣性能(ADC)。 在這篇文章中,我們希望給讀者一個(gè)更好的了解時(shí)鐘抖動(dòng)及其影響高速模數(shù)轉(zhuǎn)換器的性能
2017-05-15 15:20:5913

基于改進(jìn)延遲鎖相環(huán)的高速抖動(dòng)時(shí)鐘電路的開(kāi)發(fā)與設(shè)計(jì)

時(shí)鐘產(chǎn)生抖動(dòng)(jitter)會(huì)使發(fā)生抖動(dòng)時(shí)鐘信號(hào)與未發(fā)生抖動(dòng)時(shí)鐘信號(hào)在時(shí)域上存在偏差,從而使模數(shù)轉(zhuǎn)換器的采樣頻率發(fā)生紊亂,最終導(dǎo)致模數(shù)轉(zhuǎn)換器采樣的不穩(wěn)定性,使輸出信號(hào)存在頻譜毛刺,導(dǎo)致誤碼率上升
2017-11-11 18:22:269

數(shù)據(jù)轉(zhuǎn)換器時(shí)鐘發(fā)生器件對(duì)系統(tǒng)性能的影響

系統(tǒng)設(shè)計(jì)師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時(shí)鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時(shí)鐘發(fā)生器、相位噪聲和抖動(dòng)性能,數(shù)據(jù)轉(zhuǎn)換器、動(dòng)態(tài)范圍和線(xiàn)性度性能可能受到嚴(yán)重的影響。
2017-11-17 02:00:58752

電路設(shè)計(jì)時(shí)鐘高速數(shù)據(jù)轉(zhuǎn)換器正確選擇使用的小技巧資料概述

在電路設(shè)計(jì)中,涉及到使用高性能、高速模數(shù)轉(zhuǎn)換器(ADC),如ADS5500,主要的一個(gè)注意事項(xiàng)是時(shí)鐘方案。關(guān)于要使用的時(shí)鐘類(lèi)型(正弦或正方形)、電壓電平或抖動(dòng)的問(wèn)題是常見(jiàn)的。本文的目的是解釋支持電路設(shè)計(jì)者做出正確選擇的一般理論。
2018-05-16 14:51:3815

級(jí)聯(lián)式PLL時(shí)鐘抖動(dòng)濾除技術(shù)實(shí)現(xiàn)的設(shè)計(jì)說(shuō)明

本文針對(duì)全方位的信號(hào)路徑系統(tǒng)中的高速全差分運(yùn)放及高頻寬14位模擬/數(shù)字轉(zhuǎn)換器的隨機(jī)及固定時(shí)鐘抖動(dòng),具體分析、研究了超低噪聲兼時(shí)鐘抖動(dòng)濾除技術(shù)。研究選用雙級(jí)聯(lián)PLLatinum架構(gòu),配置高性能壓控振蕩器(VCXO),很好地實(shí)現(xiàn)了降噪和時(shí)鐘抖動(dòng)濾除的作用。
2020-09-23 10:45:002

模數(shù)轉(zhuǎn)換器的性能及時(shí)鐘抖動(dòng)對(duì)其造成的影響分析

對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。
2020-08-01 11:26:111116

高速模數(shù)轉(zhuǎn)換器的性能分析及時(shí)鐘抖動(dòng)會(huì)對(duì)其造成什么影響

對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。
2020-08-20 14:25:16792

AN-1221: 使用ADF4002 PLL產(chǎn)生高速模數(shù)轉(zhuǎn)換器所需的極低抖動(dòng)編碼(采樣)時(shí)鐘

AN-1221: 使用ADF4002 PLL產(chǎn)生高速模數(shù)轉(zhuǎn)換器所需的極低抖動(dòng)編碼(采樣)時(shí)鐘
2021-03-19 08:59:0013

AD9000:高速6位A/D轉(zhuǎn)換器數(shù)據(jù)

AD9000:高速6位A/D轉(zhuǎn)換器數(shù)據(jù)
2021-04-20 13:04:111

DN1013-了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響

DN1013-了解時(shí)鐘抖動(dòng)對(duì)高速ADC的影響
2021-05-11 18:22:190

超低抖動(dòng)時(shí)鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉(zhuǎn)換器的信噪比

超低抖動(dòng)時(shí)鐘發(fā)生器和分配器最大限度地提高數(shù)據(jù)轉(zhuǎn)換器的信噪比
2021-05-18 20:57:300

高速鏈路時(shí)鐘抖動(dòng)規(guī)范基礎(chǔ)知識(shí)

作者:John Johnson,德州儀器? ? 本文介紹時(shí)鐘抖動(dòng)對(duì)高速鏈路性能的影響。我們將重點(diǎn)介紹抖動(dòng)預(yù)算基礎(chǔ)。 ? 用于在更遠(yuǎn)距離對(duì)日益增長(zhǎng)的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來(lái)自
2021-11-22 15:52:211284

高速模數(shù)轉(zhuǎn)換器ADC基礎(chǔ)知識(shí)

本文件的目的是介紹與高速模數(shù)轉(zhuǎn)換器(ADC)。本文件詳細(xì)介紹了抽樣理論,數(shù)據(jù)表規(guī)格、ADC選擇標(biāo)準(zhǔn)和評(píng)估方法、時(shí)鐘抖動(dòng)等常見(jiàn)問(wèn)題系統(tǒng)級(jí)問(wèn)題。此外,一些最終用戶(hù)希望擴(kuò)展通過(guò)實(shí)現(xiàn)交織、平均或抖動(dòng)技術(shù)實(shí)現(xiàn)ADC。的好處和關(guān)注點(diǎn)本文討論了交織、平均和抖動(dòng)ADC
2022-09-20 14:23:493

時(shí)鐘抖動(dòng)解秘—高速鏈路時(shí)鐘抖動(dòng)規(guī)范基礎(chǔ)知識(shí)

時(shí)鐘抖動(dòng)解秘—高速鏈路時(shí)鐘抖動(dòng)規(guī)范基礎(chǔ)知識(shí)
2022-11-07 08:07:301

高速數(shù)據(jù)轉(zhuǎn)換器設(shè)計(jì)低抖動(dòng)時(shí)鐘

在設(shè)計(jì)中使用超快速數(shù)據(jù)轉(zhuǎn)換器高速應(yīng)用通常需要非常干凈的時(shí)鐘信號(hào),以確保外部時(shí)鐘源不會(huì)對(duì)系統(tǒng)的整體動(dòng)態(tài)性能產(chǎn)生不需要的噪聲。因此,選擇合適的系統(tǒng)組件至關(guān)重要,這有助于產(chǎn)生低相位抖動(dòng)時(shí)鐘。以下應(yīng)用筆記可作為選擇合適的元件的寶貴指南,以設(shè)計(jì)適用于超快速數(shù)據(jù)轉(zhuǎn)換器的基于PLL的低相位噪聲時(shí)鐘發(fā)生器。
2023-02-25 10:50:482307

時(shí)鐘抖動(dòng)的影響

抖動(dòng)和相位噪聲是晶振的非常重要指標(biāo),本文主要從抖動(dòng)和相位噪聲定義及原理出發(fā),闡述其在不同場(chǎng)景下對(duì)數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉(zhuǎn)換器和射頻系統(tǒng)的影響。 1.?抖動(dòng)和相位噪聲 1.1.?抖動(dòng)
2023-03-10 14:54:32658

時(shí)鐘抖動(dòng)的影響

抖動(dòng)和相位噪聲是晶振的非常重要指標(biāo),本文主要從抖動(dòng)和相位噪聲定義及原理出發(fā),闡述其在不同場(chǎng)景下對(duì)數(shù)字系統(tǒng)、高速串行接口、數(shù)據(jù)轉(zhuǎn)換器和射頻系統(tǒng)的影響。
2023-03-26 09:09:11693

時(shí)鐘發(fā)生器性能對(duì)數(shù)據(jù)轉(zhuǎn)換器的影響

時(shí)鐘發(fā)生器件的選擇上往往少有考慮。目前市場(chǎng)上有性能屬性大相徑庭的眾多時(shí)鐘發(fā)生器。然而,如果不慎重考慮時(shí)鐘發(fā)生器、相位噪聲和抖動(dòng)性能,數(shù)據(jù)轉(zhuǎn)換器、動(dòng)態(tài)范圍和線(xiàn)性度性能可能受到嚴(yán)重的影響。...
2023-11-28 14:33:570

已全部加載完成