完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > Vi
視覺識別系統(tǒng) (簡稱VI,英文Visual Identity的縮寫 )是運(yùn)用系統(tǒng)的、統(tǒng)一的視覺符號系統(tǒng)。視覺識別是靜態(tài)的識別符號具體化、視覺化的傳達(dá)形式,項(xiàng)目最多,層面最廣,效果更直接。視覺識別系統(tǒng)屬于CIS中的VI,用完整、體系的視覺傳達(dá)體系,將企業(yè)理念、文化特質(zhì)、服務(wù)內(nèi)容、企業(yè)規(guī)范等抽象語意轉(zhuǎn)換為具體符號的概念,塑造出獨(dú)特的企業(yè)形象。
文章:12個(gè) 瀏覽:21012次 帖子:2個(gè)
LabVIEW多線程編程解析 LabVIEW的VI優(yōu)先級和并行循環(huán)等相關(guān)知識
軟件開發(fā)過程中總會遇到需要多線程同步運(yùn)行的情況,尤其是一些復(fù)雜的測試系統(tǒng)和大型項(xiàng)目,僅靠單線程運(yùn)行的程序是遠(yuǎn)遠(yuǎn)無法滿足用戶需求的,甚至可以說在復(fù)雜測試系...
LabVIEW 網(wǎng)絡(luò)講壇:新增VI和函數(shù)
本篇從更緊密的與計(jì)算機(jī)系統(tǒng)接觸,更強(qiáng)大的數(shù)學(xué)運(yùn)算和信號處理功能,以及更有效的數(shù)據(jù)表達(dá)三個(gè)方面講解LabVIEW 2009新增的VI和函數(shù)。
2018-06-22 標(biāo)簽:labviewni計(jì)算機(jī)系統(tǒng) 3530 0
通過事件回調(diào)注冊函數(shù)(Register Event Callback)注冊一個(gè)回調(diào)VI,在事件發(fā)生時(shí)會運(yùn)行該回調(diào)VI,通常用于注冊和處理.NET和Act...
LabVIEW的subVI詳細(xì)介紹和如何創(chuàng)建一個(gè)子VI的說明立即下載
類別:通信網(wǎng)絡(luò) 2019-02-19 標(biāo)簽:顯示器LabVIEWVI 4872 0
頻譜監(jiān)測與信號智能系統(tǒng)的系統(tǒng)組件詳解
頻譜監(jiān)測和信號智能涉及使用工具和技術(shù)來分析無線電頻譜。頻譜監(jiān)測為用戶、監(jiān)管機(jī)構(gòu)及情報(bào)小組提供了關(guān)于頻譜正在如何被使用的有用信息。從監(jiān)管的角度來看,頻譜監(jiān)...
FPGA VI或程序生成規(guī)范的引用的基礎(chǔ)教程
主VI可用于與運(yùn)行在FPGA終端上的FPGA VI或位文件通信。主VI可運(yùn)行在計(jì)算機(jī)上或RT終端上。每個(gè)主VI必須打開運(yùn)行在FPGA終端上的FPGA V...
FPGA接口VI和函數(shù)中關(guān)閉FPGA VI引用的執(zhí)行詳解
所屬選板: FPGA接口VI和函數(shù) 必需: FPGA接口 關(guān)閉FPGA VI的引用并可選擇重置該VI的執(zhí)行。默認(rèn)情況下,“關(guān)閉FPGA VI引用”函數(shù)可...
FPGA中主控VI等待和確認(rèn)信號終端與等待和確認(rèn)多個(gè)中斷步驟教程
某些FPGA終端允許通過FPGA VI生成中斷以通知主控VI事件。例如,數(shù)據(jù)已準(zhǔn)備好、產(chǎn)生錯(cuò)誤或任務(wù)完成。如要判定終端是否支持中斷,請?jiān)L問FPGA終端屬...
什么是Windows Vista操作系統(tǒng) Vista是微軟下一代操作系統(tǒng),以前叫做Longhorn(微軟當(dāng)初內(nèi)部的代號)。22日微軟對外宣布正式名稱...
FPGA VI中不同的Xilinx內(nèi)核生成器IP設(shè)計(jì)實(shí)現(xiàn)與子模板說明
所屬選板:FPGA模塊VI和函數(shù) 必需:FPGA模塊。本主題的內(nèi)容可能與您所安裝的LabVIEW選板不匹配,LabVIEW選板上顯示的對象取決于操作系統(tǒng)...
Numonyx宣布與Virident 建立戰(zhàn)略關(guān)系
Numonyx宣布與Virident 建立戰(zhàn)略關(guān)系,為數(shù)據(jù)中心提供節(jié)能的高性能系統(tǒng) Numonyx與Virident Systems近日宣布雙方已經(jīng)簽...
全新WEBENCH Visualizer設(shè)計(jì)工具
全新WEBENCH Visualizer設(shè)計(jì)工具 美國國家半導(dǎo)體公司 (NS)宣布推出一套稱為WEBENCH® Visualizer設(shè)計(jì)工具。...
Windows Vista 不動(dòng)了如何處理 解決方案 要解決此問題,請使用啟動(dòng)修復(fù)工具。啟動(dòng)修復(fù)工具可
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |